本实用新型涉及电子通信设备领域,具体涉及一种光纤bypass网卡。
背景技术:
在一些数据安全的应用场合,外网的数据都要先经过数据安全中心主机来对数据包处理或过滤后才允许内网的用户访问。万一安全中心的主机发生了故障,包括软件死机或硬件关机等等,那么内部就将全部无法访问外网,这是实际应用场景不允许的;因此bypass网卡此时就发生了作用,它可以把外网的数据直接bypass旁路到内网交换机上,来避免断网的问题发生。
目前国内bypass网卡主要是rj45网口的,这种网卡基本都是最高千兆的,而且功能极其简单,就是断电后bypass,即在设备没有通电的情况下bypass功能打开,设备一旦通电后bypass立即调整为关闭状态,其无法处理由于软件死机造成的故障。
技术实现要素:
为了解决上述问题,本实用新型提供了一种光纤bypass网卡,具体方案如下:
包括连接在基础卡上的印刷电路板,所述印刷电路板上板载有功能芯片和散热片,所述功能芯片包括控制芯片u6、与所述控制芯片u6连接的微处理器芯片u2、两个与所述控制芯片u6连接的存储器芯片u5和u7、与所述控制芯片u6连接的电源芯片组、两个与所述控制芯片u6连接的反相芯片u10和u11、与所述控制芯片u6连接的降压转换芯片u14、与所述控制芯片u6连接的双路双边模拟开关u15、与所述控制芯片u6连接的时钟电路以及若干与所述控制芯片u6连接的接口。
进一步地,所述电源芯片组包括与所述控制芯片u6连接的同步降压转换芯片u8和与所述控制芯片u6连接的第一稳压芯片u13。
进一步地,所述印刷电路板上还板载有与所述微处理芯片u2连接的第二稳压芯片u1、与所述微处理芯片u2连接的恒压芯片组以及与所述微处理芯片u2连接的双色led灯珠d1。
进一步地,所述恒压芯片组包括两个低压差线性稳压器u3和u4以及bp开关j1,
所述低压差线性稳压器u3的第一引脚串联第一电容c1后接地,所述低压差线性稳压器u3的第二引脚接地,所述低压差线性稳压器u3的第三引脚串联有第一电阻r1后接地,所述低压差线性稳压器u3的第五引脚与所述bp开关j1的第一引脚连接;
所述低压差线性稳压器u4的第一引脚串联第二电容c2后接地,所述低压差线性稳压器u4的第二引脚接地,所述低压差线性稳压器u4的第三引脚串联有第二电阻r2后接地,所述低压差线性稳压器u4的第五引脚与所述bp开关j1的第十引脚连接;
所述bp开关j1的第五引脚、第六引脚、第九引脚均接地,所述bp开关j1的第八引脚与所述微处理芯片u2连接;
所述低压差线性稳压器u3的第五引脚还连接有并联的第一二极管d1和第三电容c3,所述第一二极管d1和所述第三电容c3的末端均接地;所述低压差线性稳压器u4的第五引脚还连接有并联的第二二极管d2和第四电容c4,所述第二二极管d2和所述第四电容c4的末端均接地。
进一步地,所述时钟电路包括外接晶振x1,所述外接晶振x1的第一引脚和第三引脚与所述控制芯片u6连接,所述外接晶振x1的第一引脚还串联第三电容c3后接地,所述外接晶振x1的第三引脚还串联第四电容c4后接地,所述外接晶振x1的第二引脚和第四引脚接地。
进一步地,所述若干接口包括与所述控制芯片u6连接的pcie接口j2、两个与所述控制芯片u6连接的光纤接口j3和j4以及两个与所述控制芯片u6连接的主板接口j5和j6。
本实用新型的有益效果在于:本实用新型提供的光纤bypass网卡,采用10g、25gsfp接口,充分满足大量数据传输的场合;并能在系统发生故障的时候(无论是软件还是硬件故障),可以迅速切换成旁路模式。
附图说明
图1.本实用新型实施例1的连接示意图,
图2.本实用新型时钟电路的连接示意图,
图3.本实用新型实施例2的连接示意图,
图4.本实用新型恒压芯片组的连接示意图
具体实施方式
下面结合附图和实施例对本实用新型作进一步的描述,下列实施例仅用于解释本实用新型的实用新型内容,不用于限定本实用新型的保护范围。
实施例1
如图1所示,一种光纤bypass网卡,包括连接在基础卡上的印刷电路板,印刷电路板上板载有功能芯片和散热片,功能芯片包括控制芯片u6(intel82599)、与控制芯片u6连接的微处理器芯片u2(atmega88)、两个与控制芯片u6连接的存储器芯片u5(at25128a)和u7(at25f1024)、与控制芯片u6连接的电源芯片组、两个与控制芯片u6连接的反相芯片u10(74aup2g04)和u11(74aup2g04)、与控制芯片u6连接的降压转换芯片u14(tps54327)、与控制芯片u6连接的双路双边模拟开关u15(sn74lvc2g66)、与控制芯片u6连接的时钟电路以及若干与控制芯片u6连接的接口。
电源芯片组包括与控制芯片u6连接的同步降压转换芯片u8(tps54618)和与控制芯片u6连接的第一稳压芯片u13(78l05)。
若干接口包括与控制芯片u6连接的pcie接口j2、两个与控制芯片u6连接的光纤接口j3和j4以及两个与控制芯片u6连接的主板接口j5和j6。
如图2,时钟电路包括外接晶振x1,外接晶振x1的第一引脚和第三引脚与控制芯片u6连接,外接晶振x1的第一引脚还串联第三电容c3后接地,外接晶振x1的第三引脚还串联第四电容c4后接地,外接晶振x1的第二引脚和第四引脚接地。其作用是给控制芯片提供一个与控制芯片运行速度匹配的时钟频率。
本申请采用了intel公司的控制芯片,因此在网卡功能方面支持intel网卡的所有特性,支持dpdk、sr-iov等等功能;还可以在突然掉电、操作系统死机、应用程序死机时,通过软件设定实现网卡工作在bypass(旁路)、disc(断连)、tpl(双口同步连接)、normal(正常网卡)等模式功能之间切换。内置watchdog(看门狗)控制器,在指定的时间内不喂狗,则自动进入bypass或者disc模式。软件可灵活设置看门狗超时时间(0-3276800ms)。
此外,本申请还支持:1)开机以及关机bypass、disc模式设定(旁路、断连或者正常网卡)功能;2)上电或者关机时,延时bypass功能,延时时间0-120秒,可自行设定时间;3)提供ioctl调用方式来控制bypass网卡的各种功能;4)提供bypasslib库,来方便用户快速把网卡控制集成到用户的应用中;5)提供proc内核虚拟文件控制方式,方便用户用shell控制设备;6)提供sample例子,快速掌握lib库使用方法;7)提供通过网卡slot槽位控制方式,更灵活方便系统管理员使用。
实施例2
如图3所示,本实施例与实施例1的区别在于:印刷电路板上还板载有与微处理芯片u2连接的第二稳压芯片u1(rt9198-33pj5r)、与微处理芯片u2连接的恒压芯片组以及与微处理芯片u2连接的双色led灯珠d3。
如图4,恒压芯片组包括两个低压差线性稳压器u3(rt9198-33pj5r)和u4(rt9198-33pj5r)以及bp开关j1,
低压差线性稳压器u3的第一引脚串联第一电容c1(4.7uf)后接地,低压差线性稳压器u3的第二引脚接地,低压差线性稳压器u3的第三引脚串联有第一电阻r1(10k)后接地,低压差线性稳压器u3的第五引脚与bp开关j1的第一引脚连接;
低压差线性稳压器u4的第一引脚串联第二电容c2(4.7uf)后接地,低压差线性稳压器u4的第二引脚接地,低压差线性稳压器u4的第三引脚串联有第二电阻r2(10k)后接地,低压差线性稳压器u4的第五引脚与bp开关j1的第十引脚连接;
bp开关j1的第五引脚、第六引脚、第九引脚均接地,bp开关j1的第八引脚与微处理芯片u2连接。
低压差线性稳压器u3的第五引脚还连接有并联的第一二极管d1(in4148)和第三电容c3(4.7uf),第一二极管d1和第三电容c3的末端均接地;低压差线性稳压器u4的第五引脚还连接有并联的第二二极管d2(in4148)和第四电容c4(4.7uf),第二二极管d2和第四电容c4的末端均接地。
本实施例中所有的电阻电容均为0402封装。
通过上述的恒压芯片组,在微处理芯片工作时为其提供一个恒定的稳定电压,保证微处理芯片的正常工作;并且通过双色led灯珠将微处理芯片的工作状态表现出来(也就是网卡此时的工作模式)。
综上,仅为本实用新型之较佳实施例,不以此限定本实用新型的保护范围,凡依本实用新型专利范围及说明书内容所作的等效变化与修饰,皆为本实用新型专利涵盖的范围之内。