号改变错误校正长度时或当在接口 10的每端使用匹配的滤波器时)时,该接口链路控制非常有用。当被编程的收发器没有能力确定信道质量或没有关于信道条件(例如电缆长度)的信息时,接口链路控制还可用于通知收发器信道情况。
[0019]参照图2,其示出了根据本发明的一实施例的器20的细节。在BX DATA IN(接收器数据输入)处接收一接口信号,并且将该信号提供给可能包含也可能不包含一均衡滤波器21A的接收器电路21。接收器电路21的输出通常传递给一系列采样锁存器24,并且从采样锁存器24将数据提供给样本存储器25。采样锁存器24和样本存储器25用于“过采样”接收的信号,从而在存在高频抖动的情况下可更精确地确定信号的边缘。
[0020]边缘检测逻辑26检测接收到的信号(通常包含时钟位和数据位)的一个或两个边缘,并且向相位控制27提供早/晚信息,相位控制27转而控制釆样锁存器24以补偿低频抖动。数据选择28提取数据,并且可使用错误检测和校正电路29进一步最小化接收到的信号的误码率。
[0021]数字复杂性控制电路23向各上述模块提供一个或多个控制信号,以根椐信道需求选择较高或较低的功耗。该选择可以如参照图1所述为静态的或静态/可编程的,或者基于眼测量图电路22的输出(或其它合适的信道质量指示器)是动态的。眼测量图提供了对接收电路21的信号质量输出的测量,给出了抖动对误码率的影响的指示。各电路的功耗可通过减小总的复杂性或电路使用的直接功率等级进行调整,并且可被分别的控制位或单个控制位控制。例如,使用的釆样锁存器24的数量与采样锁存器块24的功耗成比例,样本存储器25的大小、相位控制电路27和边缘检测逻辑26的分辨率、错误校正和检测29的深度都与它们的功耗成比例。任何一个或所有上述电路块的功耗都可以是可选择的,并且可以被独立地或共同地控制在一个或多个功耗等级上。
[0022]收发器20的发射器部分包括一可选的错误校正编码电路31、一可选的均衡滤波器32和一用于在接口 TX DATA OUT(发射器数据输出)上传送数据的驱动器33。数字复杂性控制23也可控制发射器电路的复杂性,例如驱动器33的电流、均衡滤波器32的长度或错误校正编码31的长度。
[0023]还示出数字复杂性控制23与一用于控制功耗的可选的远程复杂性控制链路34相连接。可接收和解码在RX DATA IN处接收到的指令,以经由数据选择28的输出控制&器20内的电路块的复杂性。还示出数字复杂性控制与用于将复杂性控制信息发送给一远程收发器的发射器电路相连接。这些远程控制特征是可选的,并且它们的实现依赖于是否能够和希望通过接口信道发送和接收控制信息。
[0024]参照图3,其示出用于控制图2的接口电路中的功耗的技术。SELECT Η)可用于控制向通过电源控制晶体管39或等效装置与电源连接的块的供电,/SELECT RST经由用作时钟禁止电路的门37B或等效装置禁止一时钟,SELECT RST使寄存器37B保持在复位状态。SEL在复杂块37和替代块38〔当复杂块电路37被启用时其通常将被禁止)之间选择。图3中示出的电路是示意性的,而不是包括大量寄存器和门的上述#器电路的典型。但是所示出的技术可共同地或有选择性地应用以禁止上述接收器的复杂部分中的功耗。因为只要不存在泄漏通路,消除现代数字电路中的时钟或状态改变对功耗的影响可与去除供电对功耗的影响相同,所以任何上述技术都是足够的。另一种功率减小机制是状态机电路的简化,其中可与在复杂块37和替代块38之间进行选择类似地选择状态机,或通过禁止某些状态寄存器(并且相应地改变组合反馈逻辑)。
[0025]现参照图4,其用流程图示出了根据本发明的一实施例的控制方法。首先,测量接口信道质量(步骤40),并且如果接口信道质量足以支持收发器内的较低功耗状态(判定41),则选择较低的双器复杂性(步骤42)并且可选地通过接口将选择信息发送给任何连接的远程收发器(步骤43)。上述方法包括可选步骤40和43,以示出包括自动测量和可选的远程收发器的远程控制的完整功能。但是,应理解这些可选步骤对于实施本发明不是必需的。
【主权项】
1.一种功耗降低的接口收发器及其管理方法,包括耦合到一个或多个接口信号并且具有可选择的功耗的至少一个接口电路,与所述至少一个接口电路相耦合的用于接收选择信号的选择输入,借此可由所述选择输入的逻辑状态选择所述一个或多个接口电路的复杂性等级,其特征在于,所述至少一个接口电路包括发射器电路、接收器电路,所述发射器电路包括与所述选择输入相连接并且具有数量可选择的多个分接头的数字均衡滤波器,并且可根椐所述选择输入的所述逻辑状态选择所述多个分接头的所述数量,所述发射器电路包括可变的功率输出,并且可根据所述选择输入的所述逻辑状态选择所述可变的功率输出的等级,所述接收器电路包括具有多个分接头并且与所述选择输入相连接的数字均衡滤波器,并且可根据所述选择输入的所述逻辑状态选择所述多个分接头的所述数量,所述接收器电路包括具有可选择的分辨率并且与所述选择愉入相连接的相位控制电路,并且可根据所述选择输入的所述逻辑状态选择所述可选择的分辨率,所述接收器电路包括用于处理所述一个或多个接口信号并与所述选择输入相连接的样本存储器,所述样本存储器具有可选择的有效尺寸,并且可根据所述选择输入的所述逻辑状态选择所述可选择的有效尺寸,所述接收器电路包括具有可选择的采样窗口用于处理从一个所述接口信号接收到的位并与所述选择输入相连接的信号处理块,并且可根据所述选择输入的所述逻辑状态选择所述可选择的采样窗口,所述接收器电路包括具有可选择的校正深度并且与所述选择输入相连接的错误校正电路,并且可根据所述选择输入的所述逻辑状态选择所述可选择的校正深度。2.根据权利要求1所述的一种功耗降低的接口收发器及其管理方法,其特征在于,该方法包括,接收指示可以降低所述接口收发器的功耗的指示,以及响应于所述接收步骤,选择所述接收器的复杂性,测量耦合到所述接口收发器的接口信号的质量,判定所述质量是否高于阈值等级;以及响应于判定所述质量高于阈值等级,产生所述指示,所述指示的状态发送给远程收发器。
【专利摘要】本发明公开一种功耗降低的接口收发器及其管理方法,包括耦合到一个或多个接口信号并且具有可选择的功耗的至少一个接口电路,与所述至少一个接口电路相耦合的用于接收选择信号的选择输入,借此可由所述选择输入的逻辑状态选择所述一个或多个接口电路的复杂性等级,其特征在于,所述至少一个接口电路包括发射器电路、接收器电路,所述发射器电路包括与所述选择输入相连接并且具有数量可选择的多个分接头的数字均衡滤波器,并且可根椐所述选择输入的所述逻辑状态选择所述多个分接头的所述数量。本发明接收器简单,发射器功耗较少。
【IPC分类】H04B1/38
【公开号】CN105375940
【申请号】CN201410406746
【发明人】何阳, 米奇
【申请人】西安慧泽知识产权运营管理有限公司
【公开日】2016年3月2日
【申请日】2014年8月19日