线性均衡器的制造方法
【技术领域】
[0001]本发明是关于一种线性均衡器,特别是关于一种离散时间(DISCRETE-HME)线性均衡器。
【背景技术】
[0002]线性均衡器接收一输入信号并输出一输出信号。其中,输入信号的第一频率成份被抑制,而输入信号的第二频率成份则被增强。通常,较低频成份会被抑制,而较高频成份会被增强。如此有效地修正在实际应用中常存在于输入信号中的频散(frequencydispers1n)。线性均衡器能使用有限脉冲响应(finite impulse response ;FIR)滤波器实现。在美国专利公告第8255449号中,其揭示一种作为线性均衡器的连续时间有限脉冲响应滤波器。然而,对于连续时间有限脉冲响应滤波器,当滤波器的阶数增加时,整体电路速度就会降低。因而限制了能实际实施的滤波器的阶数。并且,同样的问题都会出现在各种类型的连续时间滤波器中。
[0003]因此,期望能有一种线性均衡器,其能允许滤波的阶数增加但又不会实质减少整体电路频宽。
【发明内容】
[0004]根据本发明的线性均衡器是利用离散时间取样方法搭配电容性耦合来等化信号。
[0005]根据本发明的线性均衡器能允许多个第一阶均衡器叠接设置,以形成不会大幅牺牲整体电路速度的高阶均衡器。
[0006]在一示范性实施例中,一种线性均衡器包括一第一开关、一第一缓冲器、一第二开关以及一第二缓冲器。第一开关依据一时脉的第一相位将一输入信号取样成一第一取样信号。第一缓冲器接收第一取样信号并输出一保持信号。第二开关依据此时脉的第二相位将保持信号取样成一第二取样信号。第二缓冲器接收第二取样信号并输出一输出信号。电容提供在保持信号与输出信号之间的电容性耦合。其中,此电容是配置以定义此线性均衡器的转移函数。
[0007]在一示范性实施例中,一种线性均衡器包括多重取样保持(sample and hold)电路以及一电容耦合矩阵电路。此多重取样保持电路以串接的方式配置,用以接收一输入信号并输出多重保持信号与多重输出信号。电容耦合矩阵电路提供保持信号与输出信号的电容性耦合。其中,电容耦合矩阵电路用以决定此线性均衡器的一转移函数。
【附图说明】
[0008]图1为根据本发明一实施例的线性均衡器的示意图。
[0009]图2为缓冲器的一实施例的示意图。
[0010]图3为根据本发明另一实施例的线性均衡器的示意图。
[0011]其中,附图标记说明如下:
[0012]线性均衡器
[0013]110 第一开关
[0014]111第一取样信号
[0015]120第一缓冲器
[0016]130 第二开关
[0017]131第二取样信号
[0018]140第二缓冲器
[0019]150 电容
[0020]160取样保持电路
[0021]Vjlf入信号
[0022]VH保持信号
[0023]V。输出信号
[0024]CK1 第一时脉
[0025]CK2 第二时脉
[0026]200缓冲器
[0027]211电流源
[0028]212电流源
[0029]213NM0S 晶体管
[0030]214NM0S 晶体管
[0031]215负载电阻
[0032]216负载电阻
[0033]217源极退化电阻
[0034]VDD供应电压
[0035]Vx+第一端信号
[0036]Vx _第二端信号
[0037]VY+第一端信号
[0038]VY_第二端信号
[0039]300线性均衡器
[0040]310取样保持电路
[0041]320取样保持电路
[0042]330取样保持电路
[0043]390电容耦合矩阵电路
[0044]卩^呆持信号
[0045]¥?2保持信号
[0046]¥?3保持信号
[0047]Vjll 出信号
[0048]¥。2输出信号
[0049]¥。3输出信号
【具体实施方式】
[0050]本发明是关于一种线性均衡器。以下的详细描述公开本发明各种可实行的实施例,但应了解的是本发明可以多种方法实现,并不限于下述的特定范例或实现此些范例的任意特征的特定方法。在其他实例中,并未显示或描述公众所知悉的细节,以避免混淆本发明的技术特征。
[0051]在本文中,于使用差动信号时,一信号为包括以图标「+ J表不的第一端信号以及以图标「一」表示的第二端信号的一电压,并且此信号定义为第一端信号的电压减去第二端信号的电压。举例来说,一输入信号包括一第一端信号V 1+以及一第二端信号V J _,并且输入信号L等于V 1+— V工_。为了简洁起见,于此简单表示为%,但应能了解的是当输入信号L为差动电压时,第一端信号V 1+与第二端信号V工_皆应涉入。此外,为求简洁,同时以单端拓扑来呈现差动电路的示意图,其应为常例且为本领域技术人员毫无疑虑能得知。
[0052]图1为根据本发明一实施例的线性均衡器的示意图。参照图1,线性均衡器100包括一取样保持电路(sample and hold circuit ;S/H circuit) 160以及一电容150。取样保持电路160接收一输入信号并输出一保持信号V H与一输出信号V。。电容150提供保持信号VH与输出信号V。之间的电容性親合。取样保持电路160包括一第一开关110、一第一缓冲器120、一第二开关130以及一第二缓冲器140。第一开关110耦接在线性均衡器100的输入端与第一缓冲器120之间。第一缓冲器120耦接在第一开关110与第二开关130之间,而第二缓冲器140耦接在第二开关130与线性均衡器100的输出端之间。电容150耦接在第一缓冲器120的输出端与线性均衡器100的输出端之间。第一开关110依据一第一时脉CK1将输入信号¥工取样成一第一取样信号111。第一缓冲器120接收第一取样信号111并输出保持信号VH。第二开关130依据一第二时脉CK2取样保持信号VH以提供一第二取样信号131。第二时脉CK2互补于(如,逻辑反转)第一时脉CK1。第二缓冲器140接收第二取样信号131并输出输出信号V。。保持信号VH为具有由第一缓冲器120的增益所决定的比例因子的输入信号%的的样本。第二取样信号131为保持信号VH的样本。电容150提供保持信号VH与输出信号V。之间的交流(alternating current ;AC)親合,借以有效地将保持信号VH的微分重叠在输出信号V。上。因此,输出信号V。为(具有由第一缓冲器120的增益乘上第二缓冲器140的增益所决定的第一比例因子的)输入信号%与(具有由电容150的值与第一缓冲器120的增益所决定的第二比例因子的)输入信号%的微分加总。数学上,此线性均衡器100的转移函数能以下列式(1)所示的Z转换所表示之。
[0053]V。(z) = (z) z i+g2[1 - z (z)式(1)
[0054]于此,gl为大致由第一缓冲器120的增益与第二缓冲器140的增益所决定的第一比例因子,并且g2为大致由第一缓冲器120的增益与电容150的值所决定的第二比例因子。式(1)为第一阶线性均衡器的转移函数。电容150的值越大导