基于循环缓冲器的速率匹配的制作方法_5

文档序号:9846463阅读:来源:国知局
处理器706或多个处理器(未示出)的一部分。
[0064]图8是在无线通信环境中有助于执行基于循环缓冲器的速率匹配的系统800的示图。系统800包括基站802(例如接入点,…),后者具有通过多个接收天线806从一个或多个接入终端804接收信号的接收机810,以及通过发射天线808向一个或多个接入终端804发射信号的发射机824。接收机810可以从接收天线806接收信息,并且可操作地关联至对接收信息进行解调的解调器812。通过相对于图7描述的处理器类似的处理器814来分析所解调的符号,所述处理器连接至存储器816,该存储器816用于存储要发送至接入终端804(或不同的基站(未示出))的数据或从接入终端804(或不同的基站(未示出))接收的数据和/或与执行本文所述的各个动作和功能相关的任意其它适合信息。处理器814还可耦合至交织器818,后者生成系统比特的随机化序列,生成第一种奇偶校验比特的随机化序列,以及生成第二种奇偶校验比特的随机化序列。例如,可以在turbo码编码器输出的至少一个编码块中包括系统比特、第一种奇偶校验比特和第二种奇偶校验比特。
[0065]交织器818可操作地耦合至交错器820,后者将第一种奇偶校验比特的随机化序列和第二种奇偶校验比特的随机化序列进行组合,以生成第一种奇偶校验比特和第二种奇偶校验比特的经过交错的随机化序列。例如,交错器820可以在从中生成的第一种奇偶校验比特和第二种奇偶校验比特的输出序列中将第一种奇偶校验比特和第二种奇偶校验比特进行交替。此外,尽管没有示出,但是可理解,基站802可包括:turbo码编码器,其基本类似于图2的turbo码编码器204;比特类型分离器,其基本类似于图2的比特类型分离器206;和/或映射器,其基本类似于图2的映射器212。交织器818和交错器820(和/或映射器(未示出))可提供要发送至调制器822的数据。例如,要发送的数据可以是环绕循环缓冲器的比特。根据该实例,系统比特的随机化序列可以首先环绕循环缓冲器,然后第一种奇偶校验比特和第二种奇偶校验比特的经过交错的随机化序列可以环绕循环缓冲器。因此,根据资源可用性,可发送系统比特的一部分或全部。此外,如果发送了系统比特的全部,则可发送第一种奇偶校验比特和第二种奇偶校验比特的一部分或全部。调制器822可以对帧进行复用以用于发射机824通过天线808发送到接入终端804。尽管示出为与处理器814分离,但是可以理解,交织器818、交错器820和/或调制器822可以是处理器814或多个处理器(未示出)的一部分。
[0066]图9示出示例性无线通信系统900。为了简洁起见,无线通信系统900描绘出一个基站910和一个接入终端950。然而,可以理解,系统900可包括多于一个基站和/或多于一个接入终端,其中附加基站和/或接入终端可基本类似于或不同于以下所述的示例性基站910和接入终端950。此外,可以理解,基站910和/或接入终端950可使用本文描述的系统(图1-2、7-8和10)和/或方法(图4-6),以有助于在其间进行无线通信。
[0067]在基站910,从数据源912向发射(TX)数据处理器914提供多个数据流的业务数据。根据实例,每个数据流可以在各个天线上进行发送。TX数据处理器914基于对业务数据流选择的特定编码方案对该数据流进行格式化、编码和交织,以提供编码数据。
[0068]使用正交频分复用(OFDM)技术将每个数据流的编码数据与导频数据进行复用。附加地或可选地,导频符号可以是频分复用的(FDM)、时分复用的(TDM)或码分复用的(CDM)。导频数据通常是已知的数据模式,它以已知的方式处理并可在接入终端950用于估计信道响应。可基于对每个数据流选择的特定调制方案(例如二进制相移键控(BPSK)、正交相移键控(QPSK)、M-相移键控(M-PSK)、M-正交幅度调制(M-QAM)等)对该数据流的复用的导频和编码数据进行调制(例如符号映射),以提供调制符号。可通过处理器930执行或提供的指令来确定对于每个数据流的数据速率、编码和调制。
[0069]可向TX MHTO处理器920提供针对数据流的调制符号,所述处理器还可处理调制符号(例如进行0FDM)。然后,TX M頂O处理器920向Nt发射机(TMTR)922a至922t提供Nt调制符号流。在各个实施例中,TX MHTO处理器920对数据流的符号以及对发送符号的天线使用波束成形加权。
[0070]每个发射机922接收和处理各个符号流,以提供一个或多个模拟信号,并进一步调节(例如放大、过滤、上变频)模拟信号,以提供适用于在MMO信道上传输的调制信号。此外,分别从Nt天线924a至924t发送来自发射机922a至922t的Nt调制信号。
[0071]在接入终端950,通过Nr天线952a至952r接收发射的调制信号,并向各个接收机(RCVR)954a至954r提供从每个天线952接收的信号。每个接收机954调节(例如过滤、放大和下变频)各个信号,对调节的信号进行数字化以提供采样,并进一步处理采样以提供相应的“接收”符号流。
[0072]RX数据处理器960可从Nr接收机954接收Nr个符号流并基于特定的接收机处理技术处理Nr个接收的符号流,以提供Nt个“检测的”符号流。RX数据处理器960可解调、解交织和解码每个检测的符号流,以恢复针对数据流的业务数据。RX数据处理器960的处理与基站910处的TX M頂O处理器920和TX数据处理器914执行的处理互补。
[0073]处理器970可定期确定要利用如上所述的哪些可用技术。此外,处理器970可形成包括矩阵索引部分和秩值部分的反向链路消息。
[0074]反向链路消息可包括关于通信链路和/或接收的数据流的各种信息。反向链路消息可通过TX数据处理器938处理,通过调制器980调制,通过发射机954a至954r调整,以及发射回基站910,其中所述TX数据处理器938还从数据源936接收针对多个数据流的业务数据。
[0075]在基站910,来自接入终端950的调制信号通过天线924接收,通过接收机922调整,通过解调器940解调,以及通过RX数据处理器942处理,以提取由接入终端950发送的反向链路消息。此外,处理器930可处理所提取的消息,以确定使用哪个预编码矩阵来确定波束成形权重。
[0076]处理器930和970可分别指导(例如控制、协调、管理等)基站910和接入终端950的操作。各个处理器930和970可以与存储程序代码和数据的存储器932和972关联。处理器930和970还可执行计算,以导出分别针对上行链路和下行链路的频率和冲激响应估计。
[0077]在一方面,逻辑信道可分成控制信道和业务信道。逻辑控制信道包括:广播控制信道(BCCH),其是用于广播系统控制信息的DL信道。此外,逻辑控制信道可包括:寻呼控制信道(PCCH),其是用于传送寻呼信息的DL信道。此外,逻辑控制信道可包括:多播控制信道(MCCH),其是用于发送多媒体广播和多播服务(MBMS)调度和针对一个或几个MTCH的控制信息的点对多点DL信道。通常,在建立无线电资源控制(RRC)连接之后,这个信道仅由接收MBMS(例如:旧的MCCH+MSCH)的UE使用。此外,逻辑控制信道可包括:专用控制信道(DCCH),其是发送专用控制信息并由具有RRC连接的UE使用的点对点双向信道。在一方面,逻辑业务信道可包括专用业务信道(DTCH),其是专用于一个UE的用于传送用户信息的点对点双向信道。此外,逻辑业务信道可包括多播业务信道(MTCH),其是用于发送业务数据的点对多点DL信道。
[0078]在一方面,传输信道分成DL和UL13DL传输信道包括:广播信道(BCH)、下行链路共享数据信道(DL-SDCH)和寻呼信道(PCH)。通过在整个小区上广播并映射至用于其它控制/业务信道的物理层(PHY)资源,PCH可用于支持UE省电(例如,由网络向UE指示不连续接收(DRX)周期等)AL传输信道包括随机访问信道(RACH)、请求信道(REQCH)、上行链路共享数据信道(UL-SDCH)和多个PHY信道。
[0079]PHY信道包括一组DL信道和UL信道。例如,DL PHY信道包括:例如,共同导频信道(CPICH)、同步信道(SCH)、共同控制信道(CCCH )、共享DL控制信道(SDCCH )、多播控制信道(MCCH)、共享UL分配信道(SUACH)、确认信道(ACKCH)、DL物理共享数据信道(DL-PSDCH)、UL功率控制信道(UPCCH)、寻呼指示信道(PICH)和/或负载指示信道(LICH)。通过另一示例,ULPHY信道包括:例如物理随机访问信道(PRACH)、信道质量指示信道(CQICH)、确认信道(ACKCH)、天线子集指示信道(ASICH)、共享请求信道(SREQCH)、UL物理共享数据信道(UL-PSDCH)和/或宽带导频信道(BPICH)。
[0080]可以理解的是,本文描述的这些实施例可以用硬件、软件、固件、中间件、微码或其组合来实现。对于硬件实现,处理单元可以实现在一个或多个专用集成电路(ASIC)、数字信号处理器(DSP)、数字信号处理设备(DSPD)、可编程逻辑设备(PLD)、现场可编程门阵列(FPGA)、处理器、控制器、微控制器、微处理器、用于执行本申请所述功能的其它电子单元或其组合中。
[0081]当在软件、固件、中间件或微码、程序代码或代码段中实现实施例时,它们可存储在例如存储部件的机器可读介质中。代码段可表示过程、函数、子程序、程序、例程、子例程、模块、软件分组、类、或指令、数据结构或程序语句的任意组合。代码段可通过传送和/或接收信息、数据、自变量、参数或存储器内容来耦合至另一代码段或硬件电路。可使用包括存储器共享、消息传递、令牌传递、网络传输等任意适合方式来传递、转发或发送信息、自变量、参数、数据等。
[0082]对于软件实现,可通过执行本文所述功能的模块(例如过程、函数等)来实现本文所述的技术。软件代码可存储在存储器单元中并通过处理器执行。存储器单元可以在处理器中或在处理器外部实现,在后一种情况下存储器单元可经由本领域已知的各种手段以
当前第5页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1