本发明涉及一种显示装置,更具体地,涉及能够表达与给定像素数据能够表达的灰度值数量相比而言具有更多灰度值的灰度的显示装置。
背景技术:
通过各种技术不断地开发各种类型的显示装置。显示装置可以被配置成使用LCD(液晶显示器)、PDP(等离子体显示面板)、OLED(有机发光二极管)或AMOLED(有源矩阵有机发光二极管)来表达图像。
为了表达图像,这样的显示装置包括定时控制器和驱动电路。定时控制器提供与从外部提供给驱动电路的输入信号对应的传输(Tx)数据,并且Tx数据可以包含像素数据和定时控制信号。驱动电路接收从定时控制器传输的Tx数据,并响应于像素数据和定时控制信号而驱动显示面板。驱动电路可以被制成单个芯片,或定时控制器和驱动电路可以被制成一个芯片。
为了改善显示面板的图像质量,需要增加表达一个像素所需的像素数据中包括的比特数。当增加像素数据中包括的比特数时,必须以比像素数据具有少量比特时更高的速率操作驱动电路。这意味着必须增加驱动电路的操作频率。因此,当增加像素数据中包括的比特数时,不可避免地增加了驱动电路的功耗。
此外,为了处理具有大量比特的像素数据,驱动电路具有复杂的配置,并且芯片必须制成为大尺寸。因此,设计驱动电路时存在困难,同时增加了制造成本。
技术实现要素:
各个实施方式针对能够表达与给定像素数据能够表达的灰度值数量相比具有更多灰度值的灰度的显示装置及其驱动电路。
此外,各个实施方式针对能够使用与对应于待表达的图像质量所需的灰度值的比特数相比具有更少比特的像素数据,实现所述待表达的图像质量的显示装置及其驱动电路。
此外,各个实施方式针对能够通过使用具有较少量比特的像素数据以低操作频率实现所期望图像质量,从而减少驱动电路的功耗的显示装置及其驱动电路。
此外,各个实施方式针对能够使用具有较少量比特的像素数据从而实现能够减小芯片尺寸、方便配置和设计并减少制造成本的驱动电路的显示装置及其驱动电路。
在一实施方式中,显示装置可以包括:被配置为提供像素数据和控制选项的定时控制器;和被配置为根据像素数据和控制选项的组合输出一输出电压的驱动电路,所述输出电压具有包括比由像素数据表达的灰度值的数量更多量灰度值的灰度。
在另一实施方式中,显示装置的驱动电路可以包括:数字单元,其被配置为对像素数据进行一系列数字处理并输出对应于像素数据的数字信号;和模拟单元,其被配置为对应于数字信号进行一系列模拟处理并输出对应于数字信号的输出电压。数字单元和模拟单元中的至少任何一个可以组合控制选项和像素数据,并且根据控制选项和像素数据的组合,输出电压可以具有包括比由像素数据表达的灰度值的数量更多量灰度值的灰度。
在另一实施方式中,显示装置的驱动电路可以包括:锁存单元,其被配置为至少锁存像素数据并提供锁存信息;电平移位器单元,其被配置为至少对锁存信息进行电平移位并输出数字信号;γ电路,其被配置为提供灰度电压;数模转换器,其被配置为至少接收电平移位器单元的输出信号、选择对应于电平移位器单元的输出信号的灰度电压并输出所选择的灰度电压作为模拟电压;和缓冲单元,其被配置为输出模拟电压作为输出电压。锁存单元、电平移位器单元、γ电路、数模转换器和缓冲单元中的任一个都可以组合控制选项和像素数据。在锁存单元、电平移位器单元、γ电路、数模转换器和缓冲单元中,位于控制选项和像素数据的组合之前的电路可以被配置为对应于像素数据中包括的比特数,组合了 控制选项和像素数据或对应于组合结果进行操作的电路可以被配置为对应于比像素数据的比特数更多量的比特。
在另一实施方式中,显示装置的驱动电路可以包括:数字单元,其被配置为对在其中恢复的像素数据进行一系列数字处理并输出对应于像素数据的数字信号;和模拟单元,其被配置为对应于数字信号进行一系列模拟处理并输出对应于数字信号的输出电压。模拟单元可以包括数模转换器,其被配置为响应于数字信号选择灰度电压并输出所选择的灰度电压作为模拟电压。数模转换器选择对应于通过添加数字信号和控制选项得到的比特数的灰度电压并输出所选择的灰度电压作为模拟电压。
在另一实施方式中,显示装置的驱动电路可以包括:数字单元,其被配置为对在其中恢复的像素数据进行一系列数字处理并输出对应于像素数据的数字信号;和模拟单元,其被配置为对应于数字信号进行一系列模拟处理并输出对应于数字信号的输出电压;和控制选项提供单元,其被配置为提供控制选项。数字单元和模拟单元中的至少任何一个组合控制选项和像素数据。
附图说明
图1是图示了根据本发明一实施方式的显示装置的方块图;
图2是图示了图1中的定时控制器的方块图;
图3至图7是图示了图1中的驱动电路的实施方式的方块图;
图8是图示了控制选项应用于γ电路(gama circuit,伽马电路)的方块图;
图9至图12是图示了在可编程γ电路的情况下应用控制选项的实施方式的方块图;
图13是图示了根据本发明另一实施方式的电压变化的图。
具体实施方式
在下文中,将结合附图详细描述本发明的实施方式。本说明书和权利要求中所使用的术语不限于典型的字典定义,而必须解释成符合本发明的技术构思的含义和概念。
本说明书中描述的实施方式和附图中图示的配置是本发明的优选实 施方式,且不代表本发明全部的技术构思。因此,在提交本申请时可提供能够替代所述实施方式和配置的各种等同和修改。
例如,为了将像素表达为1024灰度,需要10比特像素数据。灰度用来区分像素的亮度,且1024灰度表示以1024级的亮度表达像素。1024灰度可以包括彼此具有不同值的1024个灰度值,并且灰度值可以表达为电压。本发明的实施方式提供用于使用具有少于10比特的像素数据(或特别是8比特的像素数据)表达具有1024灰度的像素的技术。
图1是图示了根据本发明的实施方式的显示装置的方块图。
根据本发明的实施方式的显示装置包括定时控制器10、驱动电路20和显示面板50。
定时控制器10响应于从外部接收的输入信号(未示出)而输出像素数据DATA和控制选项CTRL。
定时控制器10可以以数据包的形式传输像素数据DATA和控制选项CTRL。数据包中包含的像素数据DATA和控制选项CTRL可以实施为一个数据流。像素数据DATA和控制选项CTRL可以包含在Tx数据中并串联传输。Tx数据可以包括定时控制信号以及像素数据DATA和控制选项CTRL,并且定时控制信号可以包括时钟信号等。
定时控制器10可以将像素数据DATA和控制选项CTRL分开传输。在这种情况下,可以以数据包的形式传输像素数据DATA,而控制选项CTRL可以以引脚选项的形式与像素数据DATA分开传输。引脚选项可以指示通过驱动电路20的引脚和单独的信号线提供控制选项CTRL。
为了表达具有1024灰度的像素,根据本实施方式的显示装置使用8比特像素数据和2比特控制选项。因此,定时控制器10向驱动电路20提供8比特像素数据和2比特控制选项。
驱动电路20接收包含像素数据DATA和控制选项CTRL的Tx数据。
驱动电路20使用8比特像素数据DATA和2比特控制选项CTRL生成输出电压Dout,并向显示面板50提供该输出电压Dout。驱动电路20可以组合2比特控制选项CTRL和8比特像素数据DATA。根据组合结果,驱动电路20可以生成输出电压Dout以响应于8比特像素数据DATA表达对应于10比特的灰度。
更具体地,所述8比特像素数据DATA不能表达具有1024个灰度级的像素。因此,根据本实施方式的驱动电路20可以将8比特像素数据DATA与2比特控制选项CTRL组合,并表达具有对应于10比特的灰度的像素。
显示面板50从驱动电路20接收用于各像素的输出电压Dout,并且显示屏幕。
图2是图示了图1中的定时控制器10的方块图。
定时控制器10可以包括控制单元12、像素数据处理单元14、控制选项处理单元16和输出单元18。
控制单元12接收从外部提供的输入信号。控制单元12将输入信号中包含的像素数据和控制选项划分开,将像素数据提供给数据处理单元14并将控制选项提供给控制选项处理单元16。如上所述,输入信号可以包括用于以10比特表达像素的信息,所述10比特信息中的8比特可以划分为像素数据,并且所述10比特信息中的2比特可以划分为控制选项。控制选项可以设定为先前选自所述10比特信息的2比特。
像素数据处理单元14从控制元件12接收并行的8比特像素数据DATA,将该8比特像素数据DATA转换成串行数据并向输出单元18提供该串行数据。
控制选项处理单元16从控制元件12接收并行的2比特控制选项CTRL,将该2比特控制选项CTRL转换成串行数据并向输出单元18提供该串行数据。
也就是说,像素数据处理单元14和控制选项处理单元16中的每一个可以包括用于将输入的并行信号转换成串行数据的并串转换器。
输出单元18可以接收像素数据处理单元14的像素数据和控制选项处理单元16的控制选项CTRL,并以数据包的形式向驱动电路20提供包含像素数据和控制选项的Tx数据。控制选项CTRL可以布置在各种位置。例如,控制选项CTRL可以放置在Tx数据内的像素数据DATA的前面或后面。在本实施方式中,可以在像素数据DATA之后传输控制选项CTRL。
图2图示了用于以数据包形式传输Tx数据的配置。另一方面,当通过单独的信号线将控制选项CTRL作为引脚选项提供给驱动电路20时,控制选项处理单元16可以通过单独的信号线向驱动电路20提供控制选项 CTRL。
图3示出通过单独的信号线向驱动电路20提供控制选项CTRL,并且图4示出将控制选项CTRL和像素数据DATA作为数据包提供给驱动电路20。图3和图4示出了相同的配置,除了用于提供控制选项CTRL的方法之外。根据图3和图4的配置,控制选项CTRL被应用于锁存单元22,并且通过锁存单元22改变灰度。图3示出接收器21仅将像素数据DATA提供给锁存单元22,并且锁存单元22接收从接收器21提供的像素数据DATA以及从定时控制器10通过信号线传输的控制选项CTRL,图4图示了接收器21提供像素数据DATA和控制选项CTRL。
参考图3,驱动电路20包括接收器21、锁存单元22、电平移位器单元24、数模转换器26、γ电路28和缓冲单元30。
接收器21接收定时控制器10的Tx数据,恢复包含在Tx数据中的8比特像素数据DATA并向锁存单元22提供所恢复的数据。
锁存单元22包括对应于10比特的锁存器(未示出),将从接收器21提供的8比特像素数据DATA和从定时控制器10提供的2比特控制选项CTRL储存在各自的锁存器中,并将10比特锁存信息并行输出至电平移位器单元24。如上所述,锁存单元22将2比特控制选项CTRL与8比特像素数据DATA组合。因此,灰度可以被表达为通过组合8比特像素数据DATA和2比特控制选项CTRL得到的10比特。锁存单元22输出其中组合了像素数据DATA和控制选项CTRL的10比特锁存信息。响应于从锁存单元22输出的10比特锁存信息,电平移位器单元24、数模转换器26、γ电路28和缓冲单元30被配置为处理该10比特信息。
电平移位器单元24向数模转换器26传输从锁存单元22提供的10比特锁存信息,并且该10比特锁存信息通过电平移位器单元24被电平移位,然后输出。
数模转换器26选择与从电平移位器单元24提供的10比特信号对应的灰度电压Vgray,并将所选择的灰度电压输出到缓冲单元30。此时,γ电路28向数模转换器26提供用于表达10比特灰度的灰度电压。
缓冲单元30将从数模转换器26输出的电压放大,并向显示面板50提供经放大的电压。
在驱动电路20中,锁存单元22和电平移位器单元24可以定义为数字单元,其对驱动电路20中恢复的像素数据进行一系列数字处理,并输出对应于像素数据的数字信号。所述一系列数字处理表示:包括锁存和电平移位中的一个或更多个的数字信号处理过程。数模转换器26、γ电路28和缓冲单元30可以定义为模拟单元,其执行对应于数字信号的一系列模拟处理并输出对应于数字信号的模拟信号。所述一系列模拟处理表示:包括模拟电压的电平改变、γ电压的电平改变和输出电压的电平改变中的一个或更多个的模拟信号处理过程。
在图3的驱动电路20中,在锁存单元22中组合像素数据DATA和控制选项CTRL。根据与像素数据DATA组合的控制选项CTRL的值,锁存单元22可以输出不同的锁存信息,甚至当输入相同的像素数据DATA时亦可如此。
更具体地,控制选项CTRL可以具有四种二进制值,例如(00)2,(01)2,(10)2和(11)2。因此,响应于具有相同值的8比特像素数据DATA,锁存单元22可以根据控制选项CTRL的二进制值输出锁存信息以表达四种灰度。因此,锁存单元22可以输出其中组合了8比特像素数据DATA和2比特控制选项CTRL的10比特锁存信息,并且驱动单元可以根据从锁存单元22输出的10比特锁存信息确定输出电压Dout。
就接收器21的配置和用于向锁存单元22提供控制选项CTRL的方法方面而言,图4的驱动电路与图3的驱动电路不同。当描述图4中的组件和操作时,将省去与图3相同的组件和操作的重复描述。
在图4中,接收器21接收来自定时控制器10的Tx数据,将包含在Tx数据中的8比特像素数据DATA和2比特控制选项CTRL恢复,并向锁存单元22提供所恢复的数据和控制选项。
如参考图3所述,锁存单元22组合2比特控制选项CTRL和8比特像素数据DATA。
图3和图4的驱动电路能够根据所述2比特控制选项CTRL和8比特像素数据的组合结果输出一输出电压Dout,该输出电压Dout能够表达与通过给定像素数据能够表达的灰度值数量相比而言具有更多灰度值的灰度。
进一步地,由于接收器21恢复具有少量比特的像素数据,因此驱动电路能够减少操作频率和功耗,简化用于恢复该接收器的像素数据的延迟电路的配置和设计,改善芯片尺寸并减少其制造成本。
尽管未图示,但是根据本实施方式的显示装置可以包括用于提供控制选项CTRL的控制选项提供单元,不同于图3和图4中的驱动电路。
控制选项提供单元可以配置在驱动电路20中。
控制选项提供单元以可以被配置为响应于外部输入而提供控制选项。在这种情况下,控制选项提供单元可以传输外部输入作为控制选项,或修改外部输入并提供所修改的信号作为控制选项。此时,外部输入可以包括设定为选项信号的值。
控制选项提供单元可以被配置为使用驱动电路20中设定的值生成控制选项并提供所生成的控制选项。
控制选项提供单元可以被配置为使用像素数据生成控制选项并提供所生成的控制选项。在这种情况下,控制选项提供单元可以使用像素数据中的一部分。
控制选项提供单元可以被配置为使用与像素数据的恢复有关的信号提供控制选项。在这种情况下,可以使用时钟信号、延迟信号或控制信号以提供控制选项。
图5至图12图示了根据本发明的其他实施方式的驱动电路。图5至图12的驱动电路可以包括用于传输控制选项CTRL作为引脚选项或数据包的配置。
图5的驱动电路包括接收器21、锁存单元22、电平移位器单元24、数模转换器26、γ电路28和缓冲单元30,如同图3的驱动电路。然而,图5的驱动电路与图3的驱动电路的不同在于控制选项CTRL被提供给电平移位器单元24。当描述图5中的组件和操作时,将省去与图3相同的组件和操作的重复描述。
当控制选项CTRL作为引脚选项提供时,可以从定时控制器10向电平移位器单元24提供控制选项CTRL。
此外,当以数据包的形式提供控制选项CTRL时,可以向电平移位器单元24提供由接收器21恢复的控制选项CTRL。
在图5的驱动电路中,电平移位器单元24输出对应于8比特像素数据和2比特控制选项的10比特信号。
因此,锁存单元22包括对应于8比特像素数据DATA的锁存器,并向电平移位器单元24提供对应于8比特像素数据DATA的锁存信息。
电平移位器单元24包括对应于10比特的电平移位器(未示出),对从锁存单元22提供的2比特控制选项CTRL和8比特像素数据DATA进行电平移位,并具有对应于10比特的输出。然后,数模转换器26、γ电路28和缓冲单元30可以具有对应于电平移位器单元24的10比特输出的配置。
因此,响应于具有相同值的8比特锁存信息,电平移位器单元24可以输出根据控制选项CTRL而改变的10比特信号。
更具体地,控制选项CTRL可以具有四种值,例如(00)2,(01)2,(10)2和(11)2。因此,即使当从锁存单元22提供具有相同值的8比特锁存信息时,电平移位器单元24可以根据控制选项CTRL的值输出10比特信号以表达四种不同的灰度。因此,驱动电路20的输出电压Dout可以由从电平移位器单元24输出的10比特输出信号确定。
图5的驱动电路还可以组合控制选项CTRL和像素数据DATA,从而表达与给定像素数据能够表达的灰度值数量相比而言具有更多灰度值的灰度。
此外,接收器21能够恢复具有少量比特的像素数据,并且锁存单元22可以锁存具有少量比特的像素数据。因此,图5的驱动电路能够减少操作频率和功耗,简化用于恢复接收器的像素数据的延迟电路或锁存器的配置,改善芯片尺寸,并减少其制造成本。
图6的驱动电路包括接收器21、锁存单元22、电平移位器单元24、数模转换器26、γ电路28和缓冲单元30,如同图3的驱动电路。然而,图6的驱动电路与图3的驱动电路的不同在于向数模转换器26提供控制选项CTRL。当描述图6中的组件和操作时,将省去与图3相同的组件和操作的重复描述。
当控制选项CTRL作为引脚选项提供时,可以从定时控制器10向数模转换器26提供控制选项CTRL。
此外,当以数据包的形式提供控制选项CTRL时,可以向数模转换器 26提供由接收器21恢复的控制选项CTRL。
在图6中的驱动电路中,通过数模转换器26确定灰度。
因此,锁存单元22包括对应于8比特像素数据DATA的锁存器,并将对应于8比特像素数据DATA的锁存信息提供给电平移位器单元24。
电平移位器单元24包括对应于8比特的电平移位器(未示出),对从锁存单元22提供的8比特像素数据DATA进行电平移位,并具有对应于8比特的输出。
数模转换器26具有对应于10比特的输入端,选择与2比特控制选项CTRL和电平移位器单元24的8比特输出的组合对应的灰度电压Vgray,并将所选择的灰度电压Vgray输出到缓冲单元30。
此外,γ电路28和缓冲单元30可以具有对应于电平移位器单元24的10比特输出的配置。
因此,响应于与具有相同值的8比特像素数据DATA对应的电平移位器单元24的输出,数模转换器26可以输出根据控制选项CTRL的值而改变的模拟电压。更具体地,控制选项CTRL可以具有四种二进制值,例如(00)2,(01)2,(10)2和(11)2。因此,虽然提供了与具有相同值的8比特像素数据DATA对应的电平移位器单元24的输出,但是数模转换器26可以根据控制选项CTRL的二进制值输出模拟电压以表达四种不同的灰度值。因此,驱动电路20的输出电压Dout可以由从数模转换器26输出的模拟电压确定。
图6的驱动电路还能够组合控制选项CTRL和像素数据DATA,从而表达与给定像素数据能够表达的灰度值数量相比而言具有更多灰度值的灰度。
此外,接收器21能够恢复具有少量比特的像素数据,锁存单元22能够锁存具有少量比特的像素数据,并且电平移位器单元24可以执行与具有少量比特的锁存信息对应的电平移位操作。因此,图6的驱动电路能够减少操作频率和功耗,简化用于恢复接收器的像素数据的延迟电路、锁存单元的锁存器和电平移位器单元24的电平移位器的配置,改善芯片尺寸,并减少其制造成本。
图7的驱动电路包括接收器21、锁存单元22、电平移位器单元24、数 模转换器26、γ电路28和缓冲单元30,如同图3的驱动电路。然而,图7的驱动电路与图3的驱动电路的不同在于向缓冲单元30提供控制选项CTRL。当描述图7中的组件和操作时,将省去与图3相同的组件和操作的重复描述。
当控制选项CTRL作为引脚选项提供时,可以从定时控制器10向缓冲单元30提供控制选项CTRL。
此外,当以数据包的形式提供控制选项CTRL时,可以向缓冲单元30提供由接收器21恢复的控制选项CTRL。
在图7中的驱动电路中,缓冲单元30输出根据控制选项CTRL的值改变的输出电压Dout。
因此,锁存单元22包括对应于8比特像素数据DATA的锁存器,并向电平移位器单元24提供对应于8比特像素数据DATA的锁存信息。
电平移位器单元24包括对应于8比特的电平移位器(未示出),对从锁存单元22提供的8比特像素数据DATA进行电平移位,并具有对应于8比特的输出。
数模转换器26具有对应于8比特的输入端,选择与电平移位器单元24的8比特输出对应的灰度电压Vgray,并将所选择的灰度电压输出到缓冲单元30。此时,γ电路28还可以配置为提供能够被表达为8比特的灰度电压。
虽然输入数模转换器26的模拟电压(所述模拟电压对应于具有相同值的8比特像素数据DATA),但缓冲单元30可以输出根据控制选项CTRL的值改变的输出电压Dout。
更具体地,控制选项CTRL可以具有四种二进制值,例如(00)2,(01)2,(10)2和(11)2。因此,虽然输入了数模转换器26的模拟电压(所述模拟电压对应于具有相同值的8比特像素数据DATA),但缓冲单元30可以根据控制选项CTRL的值输出一输出电压Dout以表达四种不同的灰度值。
如上所述,图7的驱动电路也能够表达与给定像素数据能够表达的灰度值数量相比具有更多灰度值的灰度。
接收器21能够恢复具有少量比特的像素数据,锁存单元22能够锁存具有少量比特的像素数据,电平移位器单元24能够对具有少量比特的锁 存信息进行电平移位操作,数模转换器26能够输出对应于电平移位器单元24的输出的模拟电压,其具有少量比特,并且γ电路28能够提供对应于少量比特的灰度电压。
因此,图7的驱动电路能够减少操作频率和功耗,简化用于恢复接收器的像素数据的延迟电路、锁存单元的锁存器、电平移位器单元24的电平移位器、数模转换器26和γ电路28的配置,改善芯片尺寸,并减少其制造成本。
图8图示了其中将控制选项CTRL提供给γ电路28的实施方式。
当控制选项CTRL作为引脚选项提供时,可以从定时控制器10向γ电路28提供控制选项CTRL。
此外,当以数据包的形式提供控制选项CTRL时,可以向γ电路28提供由接收器21恢复的控制选项CTRL。
在图8的实施方式中,γ电路28可以包括多路复用器单元28h和电阻器串28g。
电阻器串28g包括串联耦合的电阻器,并且被配置为将偏置电压分给全部的电阻器并对于各结点向多路复用器单元28h提供灰度电压。电阻器串28g可以将数量与对应于10比特的灰度对应的灰度电压提供给多路复用器单元28h。
多路复用器单元28h在电阻器串28g的灰度电压当中选择数量与对应于8比特的灰度对应的灰度电压Vgray,并将所选择的灰度电压传输给数模转换器26。根据控制选项CTRL的值,所选择的灰度电压Vgray可以改变。
控制选项CTRL可以选择性地具有四种二进制值诸如(00)2,(01)2,(10)2和(11)2。当控制选项CTRL具有(00)2的值时,多路复用器单元28h可以在最小灰度范围内选择灰度电压并输出所选择的电压。当控制选项CTRL变为(01)2,(10)2和(11)2时,多路复用器单元28h可以分别在不同灰度范围内选择灰度电压,并输出所选择的电压。当控制选项CTRL的值以(00)2,(01)2,(10)2和(11)2的顺序变化时,多路复用器单元28h可以在增大的灰度范围内选择灰度。
通过这种方式,从多路复用器单元28h输出的灰度电压可以根据控制 选项CTRL改变。
在这种情况下,接收器21、锁存单元22、电平移位器单元24和数模转换器26可具有对应于8比特像素数据DATA的配置,并且数模转换器26可以响应于电平移位器单元24的输出、对应于8比特像素数据DATA选择从多路复用器单元28h提供的灰度电压Vgray,并输出模拟电压。
此时,提供给数模转换器26的灰度电压Vgray具有根据控制选项CTRL而改变的灰度。因此,虽然输入了电平移位器单元24的相同输出,但数模转换器26可以根据改变了的灰度电压Vgray输出不同电平的模拟电压。因此,γ电路28的灰度电压选择结果可以反映到从数模转换器26输出的模拟电压。
如上所述,图8的驱动电路也能够表达与给定像素数据能够表达的灰度值数量相比具有更多灰度值的灰度。
此外,接收器21能够恢复具有少量比特的像素数据,锁存单元22能够锁存具有少量比特的像素数据,电平移位器单元24能够对具有少量比特的锁存信息进行电平移位操作,且数模转换器26能够输出对应于电平移位器单元24的输出的模拟电压,其具有少量比特。
因此,图8的驱动电路能够减少操作频率和功耗,简化用于恢复接收器的像素数据的延迟电路、锁存单元的锁存器、电平移位器单元24的电平移位器和数模转换器26的配置,改善芯片尺寸,并减少其制造成本。
本发明的实施方式可以应用到其中用可编程的γ电路实现γ电路28的情况中。可编程的γ电路可以被配置为根据γ数据提供灰度电压Vgray。在这种情况下,如图9至图12所示,本发明的实施方式可以被配置为向可编程的γ电路中包括的组件提供控制选项CTRL。在下文中,图9至图12中的可编程的γ电路将被称为γ电路。
图9是图示了图3的γ电路的方块图。
图9中的γ电路28可以将电压提供给数模转换器26,并执行对应于γ数据的γ校正。
γ电路28可以包括γ锁存单元28a、γ电平移位器单元28b、γ电阻器串28c、γ数模转换器28d、γ缓冲单元28e和电阻器串28f。
γ锁存单元28a锁存从定时控制器10或从外部提供的γ数据,然后将所 锁存的数据提供给γ电平移位器单元28b。
γ电平移位器单元28b根据γ数模转换器28d的大小对从γ锁存单元28a提供的锁存信息进行电平移位,并将移位的信息提供给γ数模转换器28d。
γ电阻器串28c包括串联连接的电阻器,并且被配置为将偏置电压分给全部的电阻器并提供用于各结点的灰度电压。γ电阻器串28c可以被配置为向γ数模转换器28d提供电压,这些数量的电压能够用于生成γ参考电压。
γ数模转换器28d可以被配置为提供用于表达正数值范围的最大值的第一参考γ电压、用于表达负数值范围的最小值的第二参考γ电压和用于表达正数值范围和负数值范围之间的中间值的第三参考γ电压。此时,可以将灰度分成正数值范围和负数值范围,第一和第三参考γ电压之间的电压范围可以定义为正数值范围,并且第二和第三参考γ电压之间的电压范围可以定义为负数值范围。
在上述的实施例中,γ数模转换器28d可以根据从γ电平移位器单元28b提供的信号选择性地输出从γ电阻器串28c提供的电压作为第一到第三参考γ电压。
各个γ缓冲单元28e被配置为将从γ数模转换器28d提供的第一到第三参考γ电压传输到电阻器串28f。
电阻器串28f包括串联连接的电阻器。在电阻器当中,跨接了第一和第三γ电压的电阻器可以通过相应结点提供用于表达正数值范围的灰度,且跨接了第二和第三γ参考电压的电阻器可以通过相应结点提供用于表达负数值范围的灰度。此时,电阻器串28f可以向数模转换器26提供数量与用于表达对应于8比特像素数据DATA的值对应的灰度电压Vgray。
根据γ电路28的配置,数模转换器26选择对应于8比特像素数据的灰度电压Vgray,并将所选择的模拟电压输出至缓冲单元30。
图9中的γ电路28被配置为向γ锁存单元28a提供控制选项CTRL。因此,灰度由γ锁存单元28a改变。
更具体地,γ锁存单元28a向γ电平移位器单元28b提供锁存信息,所述锁存信息通过将控制选项CTRL与γ数据组合而获得。
响应于反映了控制选项CTRL的锁存信息,γ数模转换器28d可以根据 从γ电平移位器单元28b提供的信号,选择性地输出从γ电阻器串28c提供的电压作为第一到第三参考γ电压。也就是说,从γ数模转换器28d输出的第一到第三参考γ电压可以根据控制选项CTRL改变。因此,改变了从电阻器串28f提供的γ电压Vgray的灰度。
数模转换器26输出具有根据控制选项CTRL改变的灰度的γ电压Vgray作为所选择的模拟电压,并且从数模转换器26输出的模拟电压的灰度具有改变后的值。
图10中的γ电路包括γ锁存单元28a、γ电平移位器单元28b、γ电阻器串28c、γ数模转换器28d、γ缓冲单元28e和电阻器串28f,如同图9的γ电路。然而,图10的γ电路与图9中的γ电路的不同在于向γ电平移位器单元28b提供控制选项CTRL。当描述图10中的组件和操作时,将省去与图9相同的组件和操作的重复描述。
在图10的γ电路中,灰度由γ电平移位器单元28b改变。
更具体地,γ电平移位器单元28b对2比特控制选项CTRL和从γ锁存单元28a提供的γ数据的锁存信息进行电平移位。
因此,虽然从γ锁存单元28a接收相同的锁存信息,但是γ电平移位器单元24可以输出响应于控制选项CTRL的值而改变的信号。也就是说,从γ数模转换器28d输出的第一到第三参考γ电压可以根据控制选项CTRL改变,并且从电阻器串28f提供的γ电压Vgray的灰度根据控制选项CTRL改变。
数模转换器26输出具有根据控制选项CTRL改变的灰度的γ电压Vgray作为所选择的模拟电压,并且从数模转换器26输出的模拟电压的值应用了改变后的灰度。
图11中的γ电路包括γ锁存单元28a、γ电平移位器单元28b、γ电阻器串28c、γ数模转换器28d、γ缓冲单元28e和电阻器串28f,如同图9的γ电路。然而,图11中的γ电路与图9中的γ电路的不同在于向γ数模转换器28d提供控制选项CTRL。当描述图11中的组件和操作时,将省去与图9相同的组件和操作的重复描述。
在图11的γ电路中,灰度由γ数模转换器28d改变。
更具体地,γ数模转换器28d输出根据2比特控制选项CTRL和γ电平移 位器单元28b的输出而选择的第一到第三参考γ电压,并且从电阻器串28f提供的γ电压Vgray的灰度根据控制选项CTRL改变。
数模转换器26输出具有根据控制选项CTRL改变的灰度的γ电压Vgray作为所选择的模拟电压,并且从数模转换器26输出的模拟电压的值已应用了改变后的灰度。
图12中的γ电路包括γ锁存单元28a、γ电平移位器单元28b、γ电阻器串28c、γ数模转换器28d、γ缓冲单元28e和电阻器串28f,如同图9的γ电路。然而,图12中的γ电路与图9中的γ电路的不同在于向γ缓冲单元28e提供控制选项CTRL。当描述图12中的组件和操作时,将省去与图9相同的组件和操作的重复描述。
在图12的γ电路中,灰度由γ缓冲单元28e改变。
γ缓冲单元28e响应于控制选项CTRL的值而改变第一到第三参考γ电压并输出改变后的参考γ电压。因此,从电阻器串28f输出的γ电压Vgray的灰度根据控制选项CTRL改变。因此,虽然输入了电平移位器单元24的相同的输出,但是数模转换器26可以根据改变的灰度电压Vgray输出不同电平的模拟电压。
图9到图12的γ电路可以使用控制选项CTRL进行灰度改变,并且驱动电路20可以表达与给定像素数据能够表达的灰度值数量相比具有更多灰度值的灰度。
图13图示了当根据控制选项CTRL改变灰度时,从驱动电路20输出的输出电压Dout的变化。
当提供相同的像素数据DATA时,可以根据控制选项CTRL的值以不同移位的电平输出输出电压Dout。
例如,当模拟单元中包括的组件中的任一个接收控制选项CTRL并将控制选项CTRL分成(00)2,(01)2,(10)2和(11)2时,根据控制选项CTRL的值,可以以不同电平(如70a、70b、70c和70d表示)输出输出电压Dout。
根据本发明的实施方式,显示装置及其驱动电路能够使用控制选项来表达与给定像素数据能够表达的灰度值数量相比具有更多灰度值的灰度。
此外,显示装置及其驱动电路能够使用控制选项来表达与像素数据 能够表达的灰度值的数量相比具有更多灰度值的灰度。因此,显示装置及其驱动电路能够减少驱动电路的操作频率和驱动电路的功耗,改善驱动电路的芯片尺寸,简化驱动电路的配置和设计,并减少驱动电路的制造成本。
当已在上文中描述了各种实施方式时,本领域技术人员将理解所描述的实施方式仅当作示例。因此,在这里描述的公开不应受限于基于描述的实施方式。