存储型显示装置及电子设备的制作方法

文档序号:12485320阅读:280来源:国知局
本发明涉及存储型显示装置以及电子设备。
背景技术
:已知若对使带电微粒分散于液体中而得的分散系统施加电场,则带电微粒会在液体中移动(泳动)。上述现象被称为电泳,近年来,利用上述电泳使期望的信息(图像)得以显示的电泳显示装置开始普遍地普及。例如专利文献1中公开了具备微囊型的电泳元件的电泳显示装置,上述微囊型的电泳元件包括像素电极、对置电极以及配置在像素电极与对置电极之间的微囊。微囊中封入有用于使电泳微粒在微囊内分散的分散介质、多个白色微粒、以及多个黑色微粒。现有技术文献专利文献1:日本特开2010-256919号公报技术实现要素:在专利文献1的装置中,针对每个像素而内置有存储器,根据存储器的内容而设定对像素电极施加的电压。具体而言,根据存储器的内容使多个支电源线的任一个与像素电极连接,由此将供给至该电源线的电压施加于像素电极。各行的多个支电源线与共用的多个干电源线连接,从多个干电源线向各行的多个支电源线供给电压。因此,在即使仅变更一部分的行的显示的情况下,也将该变更所需的电压供给至多个干电源线,并对所有的行的多个支电源线供给该电压。结果,在不执行显示的变更的行中,需要复杂的定序以使显示不被变更,重写时间会变长。另外,在不执行显示的变更的行中也需要进行存储器的内 容的重写等,结果导致消耗电力增大。本发明的目的在于提供能够实现在仅对一部分的行进行重写时向像素电极写入数据信号所需的时间的缩短和消耗电力的降低的存储型显示装置以及电子设备。用于解决问题的技术方案本发明是为了解决上述问题的至少一部分而完成的,能够作为以下方式或应用例而实现。本发明的存储型显示装置具备:第1控制线,其设置有n(n为2以上的整数)列;第2控制线,其设置有m(m为2以上的整数)行;以及显示部,其通过将显示元件夹持在一对基板间而构成,包括n×m个像素,所述存储型显示装置的特征在于,所述显示部具备:像素电极,其针对每个所述像素而形成;对置电极,其隔着所述显示元件与多个所述像素电极对置;像素开关元件,其与所述第1控制线及所述第2控制线连接,对向所述像素电极施加电源的状态进行切换;以及像素存储电路,其与该像素开关元件连接,所述存储型显示装置具备:支电源线,其用于按各行向所述像素电极供给电源;干电源线,其设置为对于针对各行的所述支电源线为共用,用于向所述支电源线供给电源;像素电极开关电路,其根据所述像素存储电路所存储的内容对所述支电源线与所述像素电极的连接状态进行切换;电源线开关电路,其分别连接在所述干电源线与针对各行的所述支电源线之间,对所述干电源线与针对各行的所述支电源线的连接状态分别进行选择;控制电路,其与有无所述像素存储电路所存储的内容的重写对应地按各行使所述干电源线与所述支电源线断开或连接;以及扫描线驱动电路,其向所述第2控制线输出信号,所述扫描线驱动电路配置在所述显示部的预定的端部侧,所述电源线 开关电路配置在所述显示部的与所述预定的端部不同的端部侧。由此,在存在对存储于像素存储电路的内容的重写的情况下,在与该像素存储电路对应的行中,只要借助控制电路使支电源线与干电源线连接即可。另外,在不存在对存储于像素存储电路的内容的重写的情况下,在与该像素存储电路对应的行中,只要借助控制电路使支电源线与干电源线断开即可。像素存储电路的内容的重写通过以下方式来执行:利用第2控制线使与该像素存储电路连接的像素开关形成为导通状态,从与该像素开关连接的第1控制线供给与重写相应的数据信号。例如在高电平的数据信号被写入至像素存储电路的情况下,像素电极开关电路将用于供给与高电平对应的电压的支电源线与像素电极设为连接状态。在与执行重写的像素存储电路对应的行中,使支电源线与干电源线连接,因此,从被供给与高电平对应的电压的干电源线向用于供给与高电平对应的电压的支电源线供给与高电平对应的电压,对像素电极施加与高电平对应的电压,执行与像素存储电路的内容相应的重写。另外,在低电平的数据信号被写入至像素存储电路的情况下,将用于供给与低电平对应的电压的支电源线与像素电极设为连接状态。在与执行重写的像素存储电路对应的行中,使支电源线与干电源线连接,因此,从被供给与低电平对应的电压的干电源线向用于供给与低电平对应的电压的支电源线供给与低电平对应的电压,对像素电极施加与低电平对应的电压,执行与像素存储电路的内容相应的重写。另一方面,在不执行像素存储电路的内容的重写的情况下,在与该像素存储电路对应的行中,使支电源线与干电源线断开。因此,即使在根据像素存储电路的内容而使支电源线与像素电极形成为连接状态的情况下,像素电极开关电路也不对支电源线供给电压,因此,结果对像素电极也不施加电压。因此,在与该存储电路对应的行中,不执行显示的变更。如上,只要仅在对像素存储电路的内容进行重写的行中使支电源线与干电源线连接、且进行基于第2控制线的像素开关元件的驱动即可,因此,重写时间得以缩短,并且消耗电力的降低得以实现。另外,将扫描线驱动电路配置于显示部的预定的端部侧,将电源线开关电路配置于显示部的与所述预定的端部不同的端部侧,由此能够使位于 显示部的预定的端部侧和与所述预定的端部不同的端部侧的边框(非显示区域)的尺寸几乎相等。在该情况下,例如将扫描线驱动电路配置于显示部的一端侧,将电源线开关电路配置于显示部的另一端侧,由此能够使位于显示部的一端侧和另一端侧的边框的尺寸几乎相等。此外,第1控制线是包含数据线等在内的概念,可以在各列设置有多个。另外,第2控制线是包含扫描线等在内的概念,可以在各行设置有多个。显示元件是包含电泳元件、液晶、电致变色元件等在内的概念。像素开关元件是包含晶体管、传输门等在内的概念。像素存储电路是包含电容器、锁存电路等在内的概念。支电源线可以在各行设置有多个,干电源线也可以与支电源线对应地设置有多个。在本发明的存储型显示装置中,优选地,所述扫描线驱动电路与所述电源线开关电路隔着所述显示部沿着所述行的方向配置。由此,能够使位于显示部的行的方向上的一端侧和另一端侧的边框(非显示区域)的尺寸几乎相等。本发明的存储型显示装置具备:第1控制线,其设置有n(n为2以上的整数)列;第2控制线,其设置有m(m为2以上的整数)行;以及显示部,其通过将显示元件夹持在一对基板间而构成,包括n×m个像素,其特征在于,所述显示部具备:像素电极,其针对每个所述像素而形成;对置电极,其隔着所述显示元件与多个所述像素电极对置;像素开关元件,其与所述第1控制线及所述第2控制线连接,对向所述像素电极施加电源的状态进行切换;以及像素存储电路,其与该像素开关元件连接,所述存储型显示装置具备:支电源线,其用于按各行向所述像素电极供给电源;干电源线,其设置为对于针对各行的所述支电源线为共用,用于向所述支电源线供给电源;像素电极开关电路,其根据所述像素存储电路所存储的内容对所述支电源线与所述像素电极的连接状态进行切换;电源线开关电路,其具有多个单位电源线开关电路,该单位电源线开关电路连接在所述干电源线与所述支电源线之间,对所述干电源线与所述支电源线的连接状态进行选择;以及控制电路,其与有无所述像素存储电路所存储的内容的重写对应地使所述干电源线与所述支电源线断开或连接,所述单位电源线开关电路分别配置在所述显示部的所述行的方向上的一端侧及另一端侧,配置在所述一端侧及所述另一端侧的所述单位电源线开关电路与同一所述行的所述支电源线连接。由此,同上所述,重写时间得以缩短,并且消耗电力的降低得以实现。另外,单位电源线开关电路分别配置于显示部的行的方向上的一端侧及另一端侧,该配置于一端侧及另一端侧的单位电源线开关电路与同一行的支电源线连接,因此,能够消除或减轻显示部的行的方向上的显示不均。本发明的存储型显示装置具备:第1控制线,其设置有n(n为2以上的整数)列;第2控制线,其设置有m(m为2以上的整数)行;以及显示部,其通过将显示元件夹持在一对基板间而构成,包括n×m个像素,其特征在于,所述显示部具备:像素电极,其针对每个所述像素而形成;对置电极,其隔着所述显示元件与多个所述像素电极对置;像素开关元件,其与所述第1控制线及所述第2控制线连接,对向所述像素电极施加电源的状态进行切换;以及像素存储电路,其与上述像素开关元件连接,所述存储型显示装置具备:支电源线,其用于按各行向所述像素电极供给电源;干电源线,其设置为对于针对各行的所述支电源线为共用,用于向所述支电源线供给电源;像素电极开关电路,其根据所述像素存储电路所存储的内容对所述支电源线与所述像素电极的连接状态进行切换;电源线开关电路,其具有多个单位电源线开关电路,该单位电源线开关电路连接在所述干电源线与所述支电源线之间,对所述干电源线与所述 支电源线的连接状态进行选择;以及控制电路,其与有无所述像素存储电路所存储的内容的重写对应地使所述干电源线与所述支电源线断开或连接,所述单位电源线开关电路配置在所述显示部的所述行的方向上的一端侧和另一端侧,并且,针对1个所述支电源线设置有1个。由此,同上所述,重写时间得以缩短,并且消耗电力的降低得以实现。另外,单位电源线开关电路配置于显示部的行的方向上的一端侧和另一端侧,因此,显示部的行的方向上的显示不均的方向在配置于所述一端侧的行和配置于所述另一端侧的行变为相反方向,该显示部的行的方向上的显示不均被抵消或者减轻。在本发明的存储型显示装置中,优选地,所述单位电源线开关电路交替地配置在所述显示部的所述行的方向上的一端侧和另一端侧。由此,显示部的行的方向上的显示不均的方向按每1行变为相反的方向,从而该显示部的行的方向上的显示不均被抵消或者减轻。在本发明的存储型显示装置中,优选地,所述电源线开关电路分别连接在所述干电源线与针对各行的所述支电源线之间,分别对所述干电源线与针对各行的所述支电源线的连接状态进行选择,所述控制电路与有无所述像素存储电路所存储的内容的重写对应地按各行使所述干电源线与所述支电源线断开或连接。由此,能够分别独立地对各像素进行控制。在本发明的存储型显示装置中,优选地,所述电源线开关电路分别连接在所述干电源线与针对多个行的所述支电源线之间,分别对所述干电源线与针对多个行的所述支电源线的连接状态进行选择,所述控制电路与有无所述像素存储电路所存储的内容的重写对应地按多个行使所述干电源线与所述支电源线断开或连接。由此,能够使电源线开关电路的结构简化,即,能够减小电源线开关电路的规模。由此,能够实现消耗电力的降低,并且能够减小显示部的外侧的边框(非显示区域)的尺寸。本发明的存储型显示装置具备:第1控制线,其设置有n(n为2以上的整数)列;第2控制线,其设置有m(m为2以上的整数)行;以及显示部,其通过将显示元件夹持在一对基板间而构成,包括n×m个像素,其特征在于,所述显示部具备:像素电极,其针对每个所述像素而形成;对置电极,其隔着所述显示元件而与多个所述像素电极对置;像素开关元件,其与所述第1控制线及所述第2控制线连接,对向所述像素电极施加电源的状态进行切换;以及像素存储电路,其与该像素开关元件连接,所述存储型显示装置具备:支电源线,其用于按各行向所述像素电极供给电源;干电源线,其设置为对于针对各行的所述支电源线为共用,用于向所述支电源线供给电源;像素电极开关电路,其根据所述像素存储电路所存储的内容对所述支电源线与所述像素电极的连接状态进行切换;电源线开关电路,其分别连接在所述干电源线与针对多个行的所述支电源线之间,分别对所述干电源线与针对多个行的所述支电源线的连接状态进行选择;以及控制电路,其与有无所述像素存储电路所存储的内容的重写对应地按多个行使所述干电源线与所述支电源线断开或连接。由此,同上所述,重写时间得以缩短,并且消耗电力的降低得以实现。另外,电源线开关电路构成为分别对干电源线与针对多个行的支电源线的连接状态进行选择,因此,能够使电源线开关电路的结构简化,即,能够减小电源线开关电路的规模。由此,能够实现消耗电力的降低,并且能够减小显示部的外侧的边框(非显示区域)的尺寸。在本发明的存储型显示装置中,优选地,具备:第1电源线,其与所述像素存储电路的高电位电源端子连接;第2电源线,其与所述像素存储电路的低电位电源端子连接;第1共用电源线,其连接有所述第1电源线;以及第2共用电源线,其连接有所述第2电源线,由在所述行的方向上相邻的2个所述像素兼用所述第1共用电源线和所述第2共用电源线中的至少一方。由此,能够减小行的方向上的像素间距,能够实现高精细化,另外还能够使电路构成简化。在本发明的存储型显示装置中,优选地,具备连接电路,该连接电路将对于所述干电源线为断开状态的所述支电源线与连接于所述共用电极的电源线连接。由此,在未对像素存储电路的内容执行重写的行中,施加于共用电极的电压经由支电源线而施加于像素电极。因此,像素电极与共用电极形成为相同的电位,显示不会被变更。在本发明的存储型显示装置中,优选地,所述像素存储电路为电容器。由此,根据积蓄于电容器的电压并利用像素电极开关电路来对支电源线与像素电极的连接状态进行切换。在本发明的存储型显示装置中,优选地,所述像素存储电路具备锁存电路。由此,根据写入至锁存电路的电压并利用像素电极开关电路来对支电源线与像素电极的连接状态进行切换。在本发明的存储型显示装置中,优选地,所述电源线开关电路具备传输门。由此,利用连接电阻低的传输门将施加于干电源线的电压可靠地供给至支电源线。在本发明的存储型显示装置中,优选地,具备:电源线存储电路,其与所述电源线开关电路连接,决定所述电源线开关电路的驱动状态;以及复位电路,其将该电源线存储电路的内容复位。由此,电源线开关电路基于写入至电源线存储电路的内容而形成为导通状态或截止状态。也就是说,根据写入至电源线存储电路的内容来决定干电源线与支电源线的连接状态。当执行显示的变更时,作为初始设定而利用复位电路使所有电源线存储电路的内容复位。因此,在初始设定时,所有干电源线与支电源线形成为断开状态,根据写入至电源线存储电路的 内容而使得与内容被重写的像素存储电路对应的行的支电源线与干电源线形成为连接状态。在本发明的存储型显示装置中,优选地,具备:存储开关元件,其在所述复位电路中与所述第2控制线连接,对供给写入至所述电源线存储电路的电压的电源线选择信号线与所述电源线存储电路的连接状态进行切换;以及门使能电路,在利用该存储开关元件使所述电源线存储电路与所述电源线选择信号线形成为连接状态时,该门使能电路使所述像素开关元件与所述第2控制线断开。由此,当执行电源线存储电路的复位时,从第2控制线供给使得存储开关元件形成为截止状态的电压,电源线选择信号线与电源线存储电路形成为连接状态,供给至电源线选择信号线的电压被写入至电源线存储电路。另外,当电源线选择信号线与电源线存储电路形成为连接状态时,利用门使能电路使像素开关元件与第2控制线断开。因此,当执行电源线存储电路的复位时,即使供给至第2控制线的电压变动,也不会对像素开关元件造成影响。本发明的电子设备的特征在于,具备本发明的存储型显示装置。由此,在电子设备中,即使在仅对一部分的行的显示进行变更的情况下,重写时间也得以缩短,并且可以实现消耗电力的降低。此外,电子设备是包含平板终端(tablet)、电子书、智能手机等在内的概念。附图说明图1是示出本发明的第1实施方式所涉及的存储型显示装置的主要构成的框图。图2是示出像素电路的构成例的图。图3是显示部的截面图。图4是微囊的构成图。图5是对微囊的工作进行说明的图。图6是对微囊的工作进行说明的图。图7是示出数据线驱动电路的一个构成例的图。图8是对执行重写的部分行进行说明的图。图9是部分行的重写显示所涉及的时序图。图10是示出第2实施方式所涉及的像素电路的构成例的图。图11是示出第3实施方式所涉及的像素电路的构成例的图。图12是示出第3实施方式所涉及的像素电路的构成例的图。图13是示出第3实施方式所涉及的像素电路的构成例的图。图14是示出变形例所涉及的存储型显示装置的主要构成的框图。图15是示出变形例所涉及的像素电路的构成例的图。图16是示出变形例所涉及的像素电路的构成例的图。图17是示出变形例所涉及的像素电路的构成例的图。图18是示出变形例所涉及的像素电路的构成例的图。图19是示出本发明的第4实施方式所涉及的存储型显示装置的主要构成的框图。图20是示出本发明的第5实施方式所涉及的存储型显示装置的主要构成的框图。图21是示出本发明的第6实施方式所涉及的存储型显示装置的主要构成的框图。图22是示出本发明的第7实施方式所涉及的存储型显示装置的主要构成的图案布局图。图23是示出本发明的第7实施方式所涉及的存储型显示装置的主要构成的图案布局图。图24是示出本发明的第8实施方式所涉及的存储型显示装置的主要构成的图案布局图。图25是示出本发明的第8实施方式所涉及的存储型显示装置的主要构成的图案布局图。图26是示出本发明的第9实施方式所涉及的存储型显示装置的主要构成的图案布局图。图27是示出本发明的第9实施方式所涉及的存储型显示装置的主要构 成的图案布局图。图28是电子设备(信息终端)的立体图。图29是电子设备(电子纸)的立体图。图30是示出比较例所涉及的存储型显示装置的主要构成的框图。图31是示出比较例所涉及的像素电路的构成例的图。图32是比较例所涉及的部分行的重写显示所涉及的时序图。附图标记的说明10…电泳面板;13…第1电源线;14…第2电源线;20…控制电路;25…存储电路;28…元件基板;29…对置基板;30…显示部;31…粘接剂层;32、321、323…扫描线;34、34a、34b…数据线;35…开关电路;36、37…传输门;40…驱动部;42…扫描线驱动电路;44…数据线驱动电路;44-1…移位寄存器;44-2…第1锁存电路;44-3…第2锁存电路;50…电泳元件;51…像素电极;52…共用电极;53…微囊;54…分散介质;55…白色微粒;56…黑色微粒;57…离子层;60…信号线;61…第1干电源线;62…第2干电源线;63、631、632…第1支电源线;64、641、642…第2支电源线;65…电源线;66…信号线;67…复位信号线;68…门使能线;80…支电源线选择电路;81…支电源线连接电路;801…单位支电源线连接电路;90、91…传输门;92…存储电路;93、94…电阻器;95…反相器(inverter);96、97…传输门;98…门使能电路;100…电泳显示装置;130…第1共用电源线;140…第2共用电源线;310…信息终端;312…操作件;314…显示部;320…电子纸;322…基板;500…电泳显示装置;510…电泳面板;25p1、25p2、36p、37p…P-MOS;25n1、25n2、36n、37n…N-MOS;C1、C2、Ca、Cb…电容器;GW…扫描信号;N1…输入端子;N2、N3…输出端子;P、P1、P2、P3…像素电路;s1~sn…采样信号;ST1…初始设定期间;ST2…编程期间;ST3…驱动期间;ST4…显示保持期间;ST2b…第2编程期间;ST3a…第1驱动期间;ST3b…第2驱动期间;Ts…选择开关;Tdra、Tdrb…驱动晶体管;Tra…选择开关;Trb…第1支电源 线选择开关;Trc…第2支电源线选择开关;Trd…选择开关;Tre…第1支电源线连接开关;Trf…第2枝电源线连接开关;Trg、Trh、Tsa、Tsb…选择开关;Vx…数据信号。具体实施方式以下,基于附图所示的优选实施方式对本发明的存储型显示装置以及电子设备进行详细说明。<第1实施方式>以下,对本发明的第1实施方式进行说明。图1是示出作为本发明的第1实施方式所涉及的存储型显示装置的一个例子的电泳显示装置100的主要构成的图。此外,以下,为了便于说明,如图1所示,将相互正交的2个轴设为X轴及Y轴(其它附图中也一样)。另外,将与X轴平行的方向还称为“X方向”、“行的方向”,将与Y轴平行的方向还称为“Y方向”、“列的方向”。即,X方向与行的方向的含义相同,Y方向与列的方向的含义相同。如图1所示,电泳显示装置100具备电泳面板10、以及控制电路20。电泳面板10具备:排列有多个像素电路P的显示部30;驱动各像素电路P的驱动部40;以及支电源线选择电路80。驱动部40具备扫描线驱动电路42以及数据线驱动电路44。控制电路20基于从上位装置供给的影像信号和/或同步信号等而统一控制电泳面板10的各部分。在显示部30形成有作为第2控制线的一个例子而沿X方向延伸的m根扫描线32、以及作为第1控制线的一个例子而沿Y方向延伸且与扫描线32交叉的n根数据线34(m、n为2以上的整数)。多个像素电路P配置于扫描线32与数据线34的交叉处且排列成纵m行×横n列的行列状。图2是示出像素电路P的构成例的图。在图2中,仅示出了位于第i行(1≤i≤m)的第j列(1≤j≤n)的1个像素电路(像素)P。如该图所示,像素电路P包括电泳元件50、选择开关Ts、存储电路25以及开关电 路35。作为像素开关元件的一例的选择开关Ts由N-MOS(NegativeMetalOxideSemiconductor;负型金属氧化物半导体)构成。选择开关Ts的栅极部与扫描线32连接,源极侧与数据线34连接,漏极侧与存储电路25连接。选择开关Ts用于在从扫描线驱动电路42经由扫描线32输入扫描信号的期间中,使数据线34与存储电路25连接,由此将从数据线驱动电路44经由数据线34输入的数据信号输入至存储电路25。作为像素存储电路的一例的存储电路25是锁存电路,由2个P-MOS(PositiveMetalOxideSemiconductor;正型金属氧化物半导体)25p1、25p2以及2个N-MOS25n1、25n2构成。P-MOS25p1、25p2的源极侧与第1电源线13连接,N-MOS25n1、25n2的源极侧与第2电源线14连接。因此,P-MOS25p1及P-MOS25p2的源极侧是存储电路25的高电位电源端子,N-MOS25n1及N-MOS25n2的源极侧是存储电路25的低电位电源端子。另外,作为像素电极开关电路的一例的开关电路35具备第1传输门36和第2传输门37。第1传输门36具备P-MOS36p和N-MOS36n。第2传输门37具备P-MOS37p和N-MOS37n。第1传输门36的源极侧与第1支电源线63连接,第2传输门37的源极侧与第2支电源线64连接。传输门36、37的漏极侧与像素电极51连接。存储电路25具备:与选择开关Ts的漏极侧连接的输入端子N1;以及与开关电路35连接的第1输出端子N2和第2输出端子N3。存储电路25的P-MOS25p1的栅极部以及N-MOS25n1的栅极部作为存储电路25的输入端子N1发挥作用。输入端子N1与选择开关Ts的漏极侧连接,并且与存储电路25的第1输出端子N2(P-MOS25p2的漏极侧以及N-MOS25n2的漏极侧)连接。进而,第1输出端子N2与第1传输门36的P-MOS36p的栅极部以及第2传输门37的N-MOS37n的栅极部连接。存储电路25的P-MOS25p2的栅极部以及N-MOS25n2的栅极部作 为存储电路25的第2输出端子N3发挥作用。第2输出端子N3与P-MOS25p1的漏极侧以及N-MOS25n1的漏极侧连接,并且与第1传输门36的N-MOS36n的栅极部以及第2传输门37的P-MOS37p的栅极部连接。存储电路25用于保持从选择开关Ts传送的数据信号并且向开关电路35输入数据信号。开关电路35基于从存储电路25输入的数据信号而择一性地选择第1及第2支电源线63、64中的任一个,作为与像素电极51连接的选择器发挥作用。此时,第1及第2传输门36、37根据数据信号的电平而只有一方工作。具体而言,若向存储电路25的输入端子N1输入低电平(L)作为数据信号,则从第1输出端子N2输出低电平(L),因此,与第1输出端子N2(输入端子N1)连接的晶体管中的、P-MOS36p工作,另外,与第2输出端子N3连接的N-MOS36n工作而驱动传输门36。因此,第1支电源线63与像素电极51被电连接。另一方面,若向存储电路25的输入端子N1输入高电平(H)作为数据信号,则从第1输出端子N2输出高电平(H),因此,与第1输出端子N2(输入端子N1)连接的晶体管中的、N-MOS37n工作,另外,与第2输出端子N3连接的P-MOS37p工作而驱动传输门37。因此,第2支电源线64与像素电极51被电连接。而且,第1支电源线63或者第2支电源线64经由工作的一方的传输门与像素电极51导通而对像素电极51施加电压。另外,存储电路25能够如以上那样将经由选择开关Ts输入的数据信号保持为电压,即便不进行每隔一定期间的刷新操作,也能够保持开关电路35的状态。因此,能够利用存储电路25的功能而保持像素电极51的电压。另外,由于能够设置将不同的信号输出的多个输出端子,因此,能够进行适合于开关电路35的构成的适当的控制。如图3所示,电泳元件50包括:相互面对的像素电极51和共用电极 52;以及配置在像素电极51与共用电极52之间的多个微囊53。在本实施方式中,共用电极52侧是观察侧的电极。此外,由于共用电极52是与像素电极51对置的电极,因此也称为对置电极,在本实施方式中,作为共用电极进行说明。作为显示元件的一例的电泳元件50由多个微囊53构成。使用粘接剂层31将电泳元件50固定于元件基板28与对置基板29之间。即,在电泳元件50与两基板28、29之间形成有粘接剂层31。此外,元件基板28侧的粘接剂层31是为了与像素电极51的面粘接而必须使用的,但对置基板29侧的粘接剂层31并非必须的。这是因为设想了如下情况:预先针对对置基板29,通过一贯的制造工序而制成共用电极52、多个微囊53以及对置基板29侧的粘接剂层31,然后将其作为电泳片材来处理,在该情况下,作为粘接剂层31所必须使用的仅是元件基板28侧的粘接剂层31。元件基板28例如是由玻璃、塑料等构成的基板。在元件基板28上形成有像素电极51,像素电极51按各个像素电路P形成为矩形。在各像素电极51之间的区域和/或像素电极51的下表面(元件基板28侧的层)形成有图1、2中示出的扫描线32、数据线34、第1支电源线63、第2支电源线64、第1电源线13、第2电源线14、选择开关Ts、存储电路25、开关电路35等,图示省略。由于对置基板29处于对图像进行显示的一侧,因此设为例如玻璃等具有透光性的基板。形成在对置基板29上的共用电极52使用具备透光性和导电性的材质,例如使用MgAg(镁银)、ITO(铟锡氧化物)、IZO(铟锌氧化物)等。此外,电泳元件50一般作为电泳片材处理,上述电泳片材预先在对置基板29侧形成,并包含到粘接剂层31为止。另外,在粘接剂层31侧粘贴有保护用的剥离纸。在制造工序中,针对另外制造出的形成有像素电极51和/或所述电路等的元件基板28,粘贴将剥离纸剥离后的该电泳片材,由此形成显示部30。 因此,在一般的构成中,粘接剂层31仅存在于像素电极51侧。图4是微囊53的构成图。微囊53例如具有50μm左右的粒径且由聚甲基丙烯酸甲酯、聚甲基丙烯酸乙酯等丙烯酸树脂、脲醛树脂、阿拉伯胶等具有透光性的高分子树脂形成。上述微囊53被夹持在共用电极52与上述的像素电极51之间,构成为在一个像素内纵横地排列有多个微囊53。以将微囊53的周围填埋的方式设置有将该微囊53进行固定的粘合剂(省略图示)。微囊53是球状体,在其内部封入有:作为用于使电泳微粒分散的溶剂的分散介质54;以及作为电泳微粒的多个白色微粒(电泳微粒)55和多个黑色微粒(电泳微粒)56的带电微粒。在本实施方式中,白色微粒带正电,黑色微粒带负电。此外,本发明并不局限于上述那样的方式,也可以使白色微粒带负电,使黑色微粒带正电。分散介质54是使白色微粒55和黑色微粒56分散于微囊53内的液体。作为分散介质54,例如能够举出在水、甲醇、乙醇、异丙醇、丁醇、辛醇、甲氧基乙醇等醇系溶剂、乙酸乙酯、乙酸丁酯等各种酯类、丙酮、甲基乙基酮、甲基异丁基酮等酮类、戊烷、己烷、辛烷等脂肪烃、环己烷、甲基环己烷等脂环烃、苯、甲苯、二甲苯、己基苯、庚基苯、辛基苯、壬基苯、癸基苯、十一烷基苯、十二烷基苯、十三烷基苯、十四烷基苯等具有长链烷基的苯类等芳香烃、二氯甲烷、三氯甲烷、四氯化碳、1,2-二氯乙烷等卤代烃、羧酸盐或者其它各种油类等的一种或者它们的混合物中配合了表面活性剂等而成的分散介质。白色微粒55例如是包含二氧化钛、氧化锌、三氧化锑等白色颜料的微粒(聚合物或者胶体),例如带正电。黑色微粒56例如是包含苯胺黑、炭黑等黑色颜料的微粒(聚合物或者胶体),例如带负电。因此,白色微粒55及黑色微粒56能够在分散介质54中利用由像素电极51与共用电极52之间的电位差所产生的电场而泳动。能够根据需要向上述这些颜料中添加包含电解质、表面活性剂、金属 皂、树脂、橡胶、油、清漆、化合物等的微粒的电荷控制剂、钛系偶联剂、铝系偶联剂、硅烷偶联剂等分散剂、润滑剂、稳定化剂等。利用溶剂中的离子将白色微粒55及黑色微粒56覆盖,在上述这些微粒的表面形成有离子层57。带电的白色微粒55及黑色微粒56与离子层57之间形成有双电层。众所周知,一般情况下,即便施加10kHz以上的频率的电场,白色微粒55和/或黑色微粒56等带电微粒对电场也几乎无反应,从而几乎不泳动。众所周知,带电微粒周围的离子与带电微粒相比,粒径小得多,因此若施加频率为10kHz以上的电场,则与电场相应地泳动。图5及图6是对微囊53的工作进行说明的图。此处,举出未形成有离子层57的理想的情况为例进行说明。在像素电极51与共用电极52的关系中,若将像素电极51设为低电位、且将共用电极52设为高电位,则带正电的白色微粒55借助由此产生的电场而在微囊53内向像素电极51侧泳动。另一方面,带负电的黑色微粒56在微囊53内向共用电极52侧泳动。由此,黑色微粒56会聚集在微囊53内的显示面侧(共用电极52侧),从作为观察侧的共用电极52侧观察上述像素电路P,可以识别出作为黑色微粒56的颜色的“黑色”。另一方面,在像素电极51与共用电极52的关系中,若将像素电极51设为高电位、且将共用电极52设为低电位,则带负电的黑色微粒56借助由此产生的电场而在微囊53内向像素电极51侧泳动。另一方面,带正电的白色微粒55在微囊53内向共用电极52侧泳动。由此,白色微粒55会聚集于微囊53的显示面侧(共用电极52侧),从作为观察侧的共用电极52侧观察上述像素电路P,可以识别出作为白色微粒55的颜色的“白色”。这样,将像素电极51与共用电极52之间的电压设定为与想要显示的灰度(明亮度)对应的值而使电泳微粒泳动,由此能够得到所需的灰度显示。此外,若停止向像素电极51与共用电极52之间施加电压,则电场消失,因此电泳微粒由于溶剂的粘性阻力而停止。电泳微粒能够利用溶剂的粘性阻力而在预定的位置长时间停留,因此具有在预定电压的施加停止后 也能够维持施加该预定电压时的显示状态的性质(记忆性)。此处,以白与黑的2种微粒进行了说明,但也可以是1种微粒或者3种以上的微粒,微粒的颜色也不局限于白与黑,可以是任意的有色微粒的组合。另外,并不局限于在微囊内封入微粒与分散介质的构成,例如可以是如下构造:在元件基板28上利用环氧树脂等形成分割为细小的空间的间隔壁,在其中填充微粒和分散介质,利用粘接剂层31将形成有共用电极52的对置基板29与间隔壁的顶部接合。返回至图1进行说明。扫描线驱动电路42与支电源线选择电路80隔着显示部30而配置于显示部30的X方向(行的方向)(图1中的左右方向)上的一端侧和另一端侧。即,扫描线驱动电路42配置于显示部30的图1中的右侧,支电源线选择电路80配置于其相对侧、即显示部30的图1中的左侧。由此,能够将位于显示部30的左右的边框(非显示区域)的尺寸设为基本均等。此外,在图示的结构中,扫描线驱动电路42配置于右侧,支电源线选择电路80配置于左侧,但并不局限于此,例如可以将扫描线驱动电路42配置于左侧,将支电源线选择电路80配置于右侧。或者,例如可以在由方形构成的显示部30的1边侧配置支电源线选择电路80,在所述1边以外的3条边中的任意边配置扫描线驱动电路42。即,只要将扫描线驱动电路42配置于显示部30的预定的端部侧、将支电源线选择电路80配置于显示部30的与所述预定的端部不同的端部侧即可。扫描线驱动电路42将扫描信号(信号)GW[1]~GW[m]向各扫描线32输出。此处,将向第i行的扫描线32输出的扫描信号记为GW[i]。扫描线驱动电路42仅在预定期间将扫描信号GW[i]设定为有效电平(高电平),由此属于第i行的n个像素电路P的选择开关Ts一齐变化为导通状态。扫描信号GW[i]向高电平转换意味着选择第i行的扫描线32。另外,扫描线驱动电路42通常逐个选择扫描线32而施加高电平的电压,但具有根据需要同时选择所有扫描线32并施加高电平的电压的功能。进而,扫描线驱动 电路42具有仅依次选择特定的扫描线32并施加高电平的电压的功能。数据线驱动电路44生成与扫描线驱动电路42所选择的1行(n个)的像素电路P对应的数据信号(信号)Vx[1]~Vx[n]并将其向各数据线34输出。此处,将向第j列的数据线34输出的数据信号记为Vx[j]。此处,假定对位于第i行的第j列的像素电路P供给数据信号Vx的情况。在该情况下,数据线驱动电路44与扫描线驱动电路42选择第i行的扫描线32的定时同步地将与对该像素电路P指定的灰度(“指定灰度”)对应的大小的电压信号作为数据信号Vx[j]向第j列的数据线34输出。另外,数据线驱动电路44还具有根据需要使所有数据线34变为高阻抗的功能。该数据信号Vx[j]经由导通状态的选择开关Ts(参照图2)而供给至该像素电路P的存储电路25的输入端子N1,存储电路25的内容被编程为指定灰度。由此,该像素电路P的电泳元件50的两端间的电压(像素电极51与共用电极52之间的电压)被设定为与该像素电路P的指定灰度对应的值。这样,驱动部40选择第i行的扫描线32,并且将与位于第i行的第j列的像素电路P的指定灰度对应的大小的数据信号Vx[j]向第j列的数据线34输出。该工作称为针对该像素电路P的数据信号Vx[j]的写入工作。图7是示出数据线驱动电路44的一构成例的图。如该图所示,数据线驱动电路44具备移位寄存器44-1、第1锁存电路44-2以及第2锁存电路44-3。移位寄存器44-1根据从控制电路20供给的时钟信号CK使触发脉冲SP移位,自与第1列的数据线34对应的第1级起直至与第n列的数据线34对应的第n级为止,依次输出采样信号s1~sn。第1锁存电路44-2自输入有采样信号s1~sn的级起依次在与该采样信号s1~sn对应的期间取入影像信号VIDEO,并将其向第2锁存电路44-3输出。此外,影像信号VIDEO从控制电路20向第1锁存电路44-2供给。第2锁存电路44-3在锁存脉冲LAT有效的定时,取入从第1锁存电 路44-2的各级供给的影像信号VIDEO(数据信号Vx[1]~Vx[n])并对其进行保持,将一行的量的数据信号Vx[1]~Vx[n]同时向第1列至第n列的数据线34供给。详细而言,在控制电路20的控制下,例如,将与第i行对应的一行的量的数据信号Vx[1]~Vx[n]从影像信号VIDEO取入至第1锁存电路44-2,然后使锁存脉冲LAT变为有效,将与第i行对应的一行的量的数据信号Vx[1]~Vx[n]同时向第1列至第n列的数据线34供给。与此同步,扫描线驱动电路42使扫描信号Gw[i]变为有效电平。由此,第i行上的全部像素电路P的存储电路25被编程为指定灰度。以下,对支电源线选择电路80的构成和工作进行说明。如图1所示,作为电源线开关电路的一例的支电源线选择电路80具备:栅极部与各扫描线32连接的选择开关Tra;与各选择开关Tra的漏极侧连接的电容器C1;漏极侧与各第1支电源线63连接的第1支电源线选择开关Trb;以及漏极侧与各第2支电源线64连接的第2支电源线选择开关Trc。作为存储开关元件的一例的选择开关Tra由N-MOS构成。选择开关Tra的栅极部与扫描线32连接,源极侧与作为电源线选择信号线的一例的信号线60连接,漏极侧与作为电源线存储电路的一例的电容器C1以及第1支电源线选择开关Trb和第2支电源线选择开关Trc的栅极部连接。选择开关Tra用于通过使信号线60与电容器C1连接而将电容器C1的电压设定为信号线60的电压VSEL。第1支电源线选择开关Trb由N-MOS构成。第1支电源线选择开关Trb的栅极部与电容器C1连接,源极侧与第1干电源线61连接,漏极侧与第1传输门36的源极侧连接。第1支电源线选择开关Trb用于通过使第1干电源线61与第1支电源线63连接而经由第1传输门36将像素电极51的电压设定为第1干电源线61的电压VEPS0。第2支电源线选择开关Trc由N-MOS(NegativeMetalOxideSemiconductor;负型金属氧化物半导体)构成。第2支电源线选择开关 Trc的栅极部与电容器C1连接,源极侧与第2干电源线62连接,漏极侧与第2传输门37的源极侧连接。第2支电源线选择开关Trc用于通过使第2干电源线62与第2支电源线64连接而经由第2传输门37将像素电极51的电压设定为第2干电源线62的电压VEPS1。接下来,参照附图对本实施方式所涉及的电泳显示装置100的驱动方法进行说明。图9是电泳显示装置100的驱动方法所涉及的时序图。在上述时序图中包括初始设定期间、编程期间、驱动期间、以及显示保持期间。此外,在以下说明中,如图8所示,对于在显示部30的一部分的行(以下,称为部分行。)中显示字母“A”的文字,且将该部分行中的显示变更为字母“B”的文字的情况进行说明。也就是说,在该例中,该部分行以外的行中的显示可以是任何显示,并且不被变更。此处,将本实施方式所使用的2个电压中的低电压作为基准(0V)并称为电压VL,将高电压称为电压VH。[初始设定期间]如图9所示,在初始设定期间ST1中,控制电路20施加电压VL作为信号线60的电压VSEL,对扫描线驱动电路42进行控制而向所有扫描线32供给电压VH。结果,所有选择开关Tra形成为导通状态,信号线60的电压VSEL、即电压VL被施加于所有电容器C1,电容器C1的电压变为电压VL。此外,在图9中,C1[1]~C1[m]中的括弧内的数字和文字表示是与第几行的扫描线32连接的电容器C1。因此,例如在记载为C1[1]~C1[m]的情况下,示出与第1行的扫描线32连接的电容器C1至与第m行的扫描线32连接的电容器C1。所有行的电容器C1的电压变为电压VL,由此使得第1支电源线选择开关Trb及第2支电源线选择开关Trc均形成为截止状态,第1干电源线61与第1支电源线63断开电连接,并且,第2干电源线62与第2支电源线64断开电连接。此外,初始设定期间ST1为1毫秒以下的非常短的期间。[编程期间]在进行显示的变更的情况下,需要重写作为像素存储电路的存储电路 25的内容。于是,控制电路20判定有无存储电路25中的内容的重写,将与存在内容的重写的存储电路25对应的行确定为部分行。而且,对于控制电路20而言,如图9所示,在编程期间ST2,控制电路20施加电压VH作为信号线60的电压VSEL,对扫描线驱动电路42进行控制而仅向所述部分行的扫描线32逐行地依次供给高电平电压VH。此外,在该例中,假定第1行至第j行为部分行来进行说明。也就是说,将显示图8所示的字母“A”及“B”的文字的行设为第1行至第j行的行。另外,控制电路20对扫描线驱动电路42进行控制,向部分行以外的行、也就是说向该例中的第j+1行至第m行的扫描线32持续供给电压VL。另外,控制电路20对数据线驱动电路44进行控制,向所述部分行的扫描线32逐行地依次供给电压VH。与此同步,向与该部分行的各像素电路P对应的数据线34,输出与各像素电路P中要显示的图像对应的数据信号。也就是说,数据线驱动电路44向为了显示字母“B”的文字而使黑色显示的像素电路P所对应的数据线34供给电压VL的数据信号,向为了显示字母“B”的文字而使白色显示的像素电路P所对应的数据线34供给电压VH的数据信号。向第1行至第j行的部分行的扫描线32依次供给电压VH,由此使得与第1行至第j行的扫描线32连接的图像电路P内的选择开关Ts形成为导通状态,与该选择开关Ts连接的数据线34的电压被写入至与该选择开关Ts连接的存储电路25。也就是说,在使黑色显示的图像电路P中,电压VL的数据信号写入至存储电路25,在使白色显示的图像电路P中,电压VH的数据信号写入至存储电路25。结果,在向存储电路25写入了电压VL的数据信号的情况下,与该存储电路25连接的传输门中的、第1传输门36形成为导通状态,第2传输门37形成为截止状态。因此,第1支电源线63形成为经由第1传输门36而与像素电极51导通的状态。另外,在向存储电路25写入了电压VH的情况下,与该存储电路25连接的传输门中的、第2传输门37形成为导通状态,第1传输门36形成为截止状态。因此,第2支电源线64形成为经由第2传输门37而与像素电极51导通的状态。另外,控制电路20针对所述部分行而使第1干电源线及第2干电源线与第1支电源线及第1支电源线连接,针对所述部分行以外的行而使第1干电源线及第2干电源线与第1支电源线及第1支电源线断开。也就是说,向所述部分行的扫描线32供给电压VH,由此使得与该扫描线32连接的选择开关Tra形成为导通状态,与该选择开关Tra连接的信号线60的电压VSEL、即电压VH被施加于与该选择开关Tra连接的电容器C1。结果,该电容器C1的电压变为电压VH。在该例中,电容器C1[1]~C1[j]的电压变为电压VH。因此,与该电容器C1[1]~C1[j]连接的第1支电源线选择开关Trb及第2支电源线选择开关Trc均形成为导通状态,第1干电源线61与第1支电源线63电连接,并且,第2干电源线62与第2支电源线64电连接。这样,与所述部分行对应的第1支电源线63和第2支电源线64会分别与第1干电源线61和第2干电源线62电连接。另一方面,由于向所述部分行以外的扫描线32供给电压VL,因此,与该扫描线32连接的选择开关Tra形成为截止状态,与该选择开关Tra连接的电容器C1的电压维持电压VL。在该例中,电容器C1[j+1]~C1[m]的电压维持电压VL。因此,与该电容器C1[j+1]~C1[m]连接的第1支电源线选择开关Trb及第2支电源线选择开关Trc均形成为截止状态,第1干电源线61与第1支电源线63断开电连接,并且,第2干电源线62与第2支电源线64断开电连接。这样,与所述部分行以外的行对应的第1支电源线63和第2支电源线64分别与第1干电源线61和第2干电源线62断开电连接。[驱动期间]接下来,如图9所示,在驱动期间ST3中,控制电路20施加电压VL作为第1干电源线61的电压VEPS0,施加电压VEPH作为第2干电源线62的电压VEPS1。此处,电压VEPH为比电压VH低的电压。这是因为,从支电源线选择开关Trb、Trc的栅极电压降低支电源线选择开关Trb、Trc的阈值电压的量,以便使支电源线选择开关Trb、Trc形成为导通状态。结果,与所述部分行对应的第1支电源线63和第2支电源线64分别与第 1干电源线61和第2干电源线62电连接,因此,第1行至第j行的第1支电源线63的电压VEP0[1]~电压VEP0[j]变为电压VL,第2支电源线64的电压VEP1[1]~电压VEP1[j]变为电压VEPH。此外,记载为电压VEP0[1]~电压VEP0[j]以及电压VEP1[1]~电压VEP1[j]的情况下的括弧中的数字及文字表示是第几行的第1支电源线63以及第2支电源线64的电压。如上述那样,在使黑色显示的像素电路P中,第1支电源线63的电压VEP0经由第1传输门36而被施加于像素电极51,因此,电压VL被施加于像素电极51。另外,在使白色显示的像素电路P中,第2支电源线64的电压VEP1经由第2传输门37被施加于像素电极51,因此电压VEPH被施加于像素电极51。另外,在驱动期间ST3中,利用控制电路20向各像素电路P的共用电极52输入以预定的周期使图9所示那样的电压VL与电压VEPH反复的脉冲状的信号。在本申请中将这种驱动方法称为“共用振幅驱动”。另外,共用振幅驱动的定义是指在驱动期间向共用电极52施加至少1个周期以上的使电压VEPH和电压VL反复的脉冲状的信号的驱动方法。根据共用振幅驱动,能够使黑色微粒和白色微粒更可靠地向希望的电极泳动,因此能够提高对比度。也就是说,在使黑色显示的像素电路P中,电压VL被施加于像素电极51,因此,共用电极52的电压Vcom在电压VL的期间在像素电极51与共用电极52之间不产生电位差,不引起电泳元件50的黑色微粒56以及白色微粒55的泳动。但是,在共用电极52的电压Vcom为电压VEPH的期间在像素电极51与共用电极52之间产生大的电位差,电泳元件50的带负电的黑色微粒56向共用电极52侧泳动,带正电的白色微粒55向像素电极51侧泳动。结果,在该像素电路P中显示黑色。另外,在使白色显示的像素电路P中,电压VEPH被施加于像素电极51,因此,在共用电极52的电压Vcom为电压VEPH的期间,在像素电极51与共用电极52之间不产生电位差,不引起电泳元件50的黑色微粒56以及白色微粒55的泳动。但是,在共用电极52的电压Vcom为电压VL的期间,在像素电极51与共用电极52之间产生大的电位差,电泳元 件50的带负电的黑色微粒56向像素电极51侧泳动,带正电的白色微粒55向共用电极52侧泳动。结果,在该像素电路P中显示白色。另一方面,与所述部分行以外的行对应的第1支电源线63和第2支电源线64分别与第1干电源线61和第2干电源线62断开电连接,因此,形成为高阻抗状态,进而,处于与第1支电源线63或第2支电源线64中的任一个导通的状态的像素电极51也形成为高阻抗状态,因此,在该像素电极51与共用电极52之间不产生电场,不引起电泳元件50的黑色微粒56以及白色微粒55的泳动。因此,所述部分行以外的行的显示不变化。[显示保持期间]接下来,如图9所示,在显示保持期间ST4中,控制电路20将共用电极52的电压Vcom、第1支电源线63的电压VEP0、以及第2支电源线64的电压VEP1都设定为电压VL,直至下一次的显示内容的重写为止。因此,在显示保持期间ST4中,向与所述部分行对应的像素电路P的像素电极51和共用电极52均施加电压VL,由此不产生电位差。在该情况下,利用电泳元件50的保持性能对所述部分行的显示进行保持。与所述部分行以外的行对应的第1支电源线63和第2支电源线64分别保持与第1干电源线61和第2干电源线62断开电连接的状态,因此,即使在显示保持期间ST4,显示也不变化。如上,在本发明中,根据存储于作为像素存储电路的存储电路25的内容,利用作为像素电极开关电路的开关电路35对第1支电源线63以及第2支电源线64与像素电极51的连接状态进行切换。另外,利用作为电源线开关电路的支电源线选择电路80,分别选择第1干电源线61及第2干电源线与针对各行的第1支电源线63及第2支电源线64的连接状态。而且,作为电源线开关电路的支电源线选择电路80由控制电路20控制。也就是说,控制电路20针对各行与有无存储于作为像素存储电路的存储电路25的内容的重写对应地使第1干电源线61及第2干电源线62与第1支电源线63及第2支电源线64断开或连接。具体而言,在存储于作为像素存储电路的存储电路25的内容被重写的所述部分行中,选择开关Tra形成 为导通状态,第1干电源线61及第2干电源线62与第1支电源线63及第2支电源线64连接,在该部分行中变更为根据数据信号的显示。结果,显示部30中的字母“A”的文字的显示变更为字母“B”的文字的显示。但是,在未执行存储于作为像素存储电路的存储电路25的内容的重写的所述部分行以外的行中,选择开关Tra形成为截止状态,第1干电源线61及第2干电源线62与第1支电源线63及第2支电源线64断开,不向该行的像素电路P施加电压,显示不变化。(比较例)接下来,对与本发明的实施方式比较的比较例进行说明。图30所示的比较例是示出现有的电泳显示装置500的主要构成的图。如该图所示,电泳显示装置500具备电泳面板510以及控制电路20。电泳面板510的构成与第1实施方式的电泳面板10的构成几乎相同,但在电泳面板510并未设置支电源线选择电路80。也就是说,在电泳面板510中,第1干电源线61和第1支电源线63、以及第2干电源线62和第2支电源线64始终电连接。图31是示出比较例的像素电路P的构成例的图。如图31所示,比较例的像素电路P的构成与第1实施方式的像素电路P的构成例相同,对于与图2所示的第1实施方式的像素电路P共用的部位标注同一附图标记。在比较例中,第1干电源线61和第1支电源线63、以及第2干电源线62和第2支电源线64始终电连接,因此,若为了仅重写所述部分行而将第1干电源线61的电压VEPS0设定为电压VL、且将第2干电源线62的电压VEPS1设定为电压VEPH,则不仅所述部分行中的第1支电源线63的电压VEP0和第2支电源线64的电压VEP1,所述部分行以外的行的第1支电源线63的电压VEP0和第2支电源线64的电压VEP1也分别被设定为第1干电源线61的电压VEPS0和第2干电源线62的电压VEPS1。结果,与上述的本发明的实施方式不同,在驱动期间中,不仅向所述部分行,还向所述部分行以外的行的像素电路P的像素电极51施加电压。因此,在比较例中,需要设定写入至存储电路25的数据信号、第1支电源线63的电压VEP0、第2支电源线64的电压VEP1、以及共用电极52的电 压Vcom,以便使得所述部分行以外的行的显示不变化。为使所述部分行以外的行的显示不变化,还可以考虑在编程期间向所述部分行以外的行的像素电路P的存储电路25写入与用于当前的显示的数据信号相同的数据信号,并在驱动期间与上述的实施方式同样地通过共用振幅驱动来维持当前的显示。但是,通过这样的处理,消耗电力会增大,控制也会变得复杂。因此,在比较例中采用如下驱动方法:在从字母“A”的显示向“B”的显示变化时,在所述部分行中持续显示白色的像素电路P和所述部分行以外的行的像素电路P中,向像素电极51和共用电极52施加相同的电压,由此不使电泳元件50的黑色微粒和白色微粒泳动而不使显示变化。因此,在比较例中,不使在所述部分行中显示白色的像素电路P直接变化为黑色,而是使显示字母“A”的文字的所述部分行的显示暂时都变为白色的显示。另外,在使字母“B”的文字显示时,在使黑色显示的像素电路P中在像素电极51与共用电极52之间产生电位差,在从字母“A”向“B”变化时也维持白色的显示的像素电路P、和所述部分行以外的行的像素电路P中,向像素电极51和共用电极52施加相同的电压,由此不使电泳元件50的黑色微粒和白色微粒泳动,不使显示变化。以下,参照附图对比较例的电泳显示装置500的具体的驱动方法进行说明。图32是电泳显示装置500的驱动方法所涉及的时序图。在该时序图中,包括第1编程期间、第1驱动期间、第2编程期间、第2驱动期间、以及显示保持期间。以下的驱动方法的说明与上述的本发明的实施方式相同,对在显示部30的所述部分行中显示字母“A”的文字、且将该部分行的显示变更为字母“B”的文字的情况进行说明。即使在比较例中,该部分行以外的行的显示也不变更。[第1编程期间]在所述部分行显示了字母“A”的文字的状态下,在第1编程期间,利用电压VL对全部所述部分行的显示字母“A”的黑色的像素电路P的存储电路25进行编程,利用电压VH对“A”的黑色以外的像素电路P和所述部分行以外的像素电路P的存储电路25进行编程。[第1驱动期间]如图32所示,在第1驱动期间ST3a中,控制电路20对第1干电源线61施加电压VEPH作为电压VEPS0,并施加电压VL作为第2干电源线62的电压VEPS1。另外,控制电路20施加电压VL作为共用电极52的电压Vcom。结果,对显示了黑色的像素电路P的像素电极51施加电压VEPH。因此,电泳元件50的带负电的黑色微粒56向像素电极51侧泳动,带正电的白色微粒55向共用电极52侧泳动。结果,在该像素电路P中,显示从黑色变化为白色。另一方面,对显示了白色的像素电路P以及所述部分行以外的行的像素电路P的像素电极51施加电压VL。因此,像素电极51与共用电极52变为相同的电位,电泳元件50的黑色微粒56及白色微粒55不泳动,显示不变化。通过进行以上那样的驱动,所述部分行的显示全部都变为白色的显示,所述部分行以外的行的显示不变化。[第2编程期间]在第2编程期间ST2b中,利用电压VL对所述部分行的显示字母“B”的黑色的像素电路P的存储电路25进行编程,利用电压VH对“B”的黑色以外的像素电路P和所述部分行以外的所有像素电路P的存储电路25进行编程。[第2驱动期间]如图32所示,在第2驱动期间ST3b中,控制电路20对第1干电源线61施加电压VL作为电压VEPS0,对第2干电源线62施加电压VEPH作为电压VEPS1。另外,控制电路20对共用电极52施加电压VEPH作为电压Vcom。结果,对与黑色对应的位置处的像素电路P的像素电极51施加电压VL。因此,电泳元件50的带正电的白色微粒55向像素电极51侧泳动,带负电的黑色微粒56向共用电极52侧泳动。结果,在该像素电路P中,显示从白色变化为黑色。另一方面,对与白色对应的位置处的像素电路P以及所述部分行以外的行的像素电路P的像素电极51施加电压VEPH。因此,像素电极51与 共用电极52变为相同的电位,电泳元件50的黑色微粒56及白色微粒55不泳动,显示不变化。通过进行以上那样的驱动,所述部分行的显示从均为白色的状态向显示字母“B”的文字的状态变化,所述部分行以外的行的显示不变化。这样,仅对所述部分行进行显示的重写。通过对以上那样的比较例和本发明的第1实施方式进行比较而明确可知,在进行所述部分行的显示的重写时,在比较例中,第1干电源线61与第1支电源线63、以及第2干电源线62与第2支电源线64在所有行中始终电连接,因此,需要进行所有像素电路P中的编程和驱动控制。结果,需要使所述部分行暂时都显示为白色、并使持续显示白色的像素电路P和所述部分行以外的行的像素电路P的显示不变化的工序,从而需要2个编程期间和2个驱动期间。与此相对,在本发明的第1实施方式中,在进行所述部分行的显示的重写时,所述部分行以外的行的第1支电源线63和第2支电源线64相对于第1干电源线61和第2干电源线62分别断开电连接,因此,不会对所述部分行以外的行的显示造成影响,在所述部分行中,能够将当前的显示直接重写为下一次的显示,具备1个编程期间和1个驱动期间即可。在第1实施方式中,需要初始设定期间,但初始设定期间为极短的期间,因此不会成为问题。因此,根据本发明,能够大幅地缩短所述部分行的显示的重写时间。结果,本发明还能够实现消耗电力的大幅降低。<第2实施方式>图10是示出第2实施方式的电泳显示装置中的1行的量的像素电路P以及支电源线选择电路80的构成的图。以下,对第2实施方式进行说明,以与上述的实施方式的不同点为中心进行说明,对于相同的事项,省略其说明。如图10所示,可以利用传输门90、91、作为电源线存储电路的一例的存储电路92、以及作为存储开关元件的一例的选择开关Tra来构成作为电源线开关电路的一例的支电源线选择电路80。在该例子中,取代电容器C1而设置有存储电路92,取代第1支电源线选择开关Trb及第2支电源线选择开关Trc而使用传输门90、91。在该电路中,当信号线60的电压 VSEL为电压VH时,向存储电路92写入电压VH,传输门90、91形成为导通状态,第1支电源线63及第2支电源线64与第1干电源线61及第2干电源线62连接。但是,当信号线60的电压VSEL为电压VL时,向存储电路92写入电压VL,传输门90、91形成为截止状态,第1支电源线63及第2支电源线64与第1干电源线61及第2干电源线62断开。即使在如此构成的情况下,也能够仅在进行重写的部分行中将第1干电源线61及第2干电源线62与第1支电源线63及第2支电源线64连接,在部分行以外的行中将第1干电源线61及第2干电源线62与第1支电源线63及第2支电源线64断开。通过形成为上述构成,能够将供给至第1干电源线61及第2干电源线62的电压VEH的上限提高至电压VH。于是,能够提高像素电极51与共用电极52之间的电场强度,能够实现更高速的重写。换个角度来看,由于能够使电压VH实现低电压化,因此能够实现低耗电化。另外,通过本实施方式也能够发挥与上述的第1实施方式同样的效果。<第3实施方式>图11是示出第3实施方式的电泳显示装置中的1行的量的各像素电路P以及支电源线选择电路80的构成的图。以下,对第3实施方式进行说明,以与上述的实施方式的不同点为中心进行说明,对于相同的事项,省略其说明。在第1实施方式中,使所述部分行以外的行的第1支电源线63以及第2支电源线64相对于第1干电源线61及第2干电源线62断开。在该构成中,还考虑了因漏电流等向所述部分行以外的行的像素电路P的像素电极51也施加某电压而使像素的显示色变化的情况。因此,在本实施方式中,设置作为连接电路的一例的支电源线连接电路81,该支电源线连接电路81在使得所述部分行以外的行的第1支电源线63以及第2支电源线64与第1干电源线61及第2干电源线62断开的同时与共用电极52的电源线65连接。例如,如图11所示,利用电阻器93、94构成支电源线连接电路81,并将其与共用电极52的电源线65连接。通过如此构成,所述部分行以外的行的第1支电源线63及第2支电源线64相对于第1干电源线61及第2干电源线62断开,并且借助支电源线连接电路81并经由电阻器93、94而与共用电极52的电源线65连接。因此,像素电极51变为与共用电极52相同的电位,所述部分行以外的行的显示不会变化。在图11所示的电路构成中,消耗电流增加,因此,可以如图12所示那样构成支电源线连接电路81。在图12所示的例子中,支电源线连接电路81由选择开关Trd、第1支电源线连接开关Tre、第2支电源线连接开关Trf构成。另外,在该例子中,具备施加利用反相器82使信号线60的电压VSEL反相后的电压的信号线66。选择开关Trd由N-MOS构成。选择开关Trd的栅极部与扫描线32连接,源极侧与信号线66连接,漏极侧与电容器C2、连接开关Tre、Trf的栅极部连接。选择开关Trd用于通过使信号线66与电容器C2连接而将电容器C2的电压设定为信号线66的电压、即使信号线60的电压VSEL反相后的电压。连接开关Tre、Trf由N-MOS构成。连接开关Tre、Trf的栅极部与电容器C2连接,源极侧与共用电极52的电源线65连接,漏极侧分别与第1支电源线63和第2支电源线64连接。连接开关Tre、Trf用于在第1支电源线63和第2支电源线64相对于第1干电源线61及第2干电源线62断开时使第1支电源线63、第2支电源线64与共用电极52的电源线65连接。通过如此构成,所述部分行以外的行的第1支电源线63以及第2支电源线64与第1干电源线61及第2干电源线62断开,并且借助支电源线连接电路81而与共用电极52的电源线65连接。因此,像素电极51变为与共用电极52相同的电位,所述部分行以外的行的显示不会变化。另外,如第2实施方式那样,在支电源线选择电路80由传输门90、91、存储电路92、选择开关Tra构成的情况下,可以如图13所示那样由传输门96、97构成支电源线连接电路81。在该电路中,当信号线60的电 压VSEL为电压VH时,向存储电路92写入电压VH,传输门90、91形成为导通状态,第1支电源线63及第2支电源线64与第1干电源线61及第2干电源线62连接。但是,当信号线60的电压VSEL为电压VL时,向存储电路92写入电压VL,传输门90、91形成为截止状态,第1支电源线63及第2支电源线64与第1干电源线61及第2干电源线62断开。但是,在向存储电路92写入了电压VL时,传输门96、97形成为导通状态,第1支电源线63及第2支电源线64与共用电极52的电源线65连接。因此,像素电极51变为与共用电极52相同的电位,所述部分行以外的行的显示不会变化。如上,根据本实施方式,即便在将所述部分行以外的行的第1支电源线63以及第2支电源线64与第1干电源线61及第2干电源线62断开时,也借助支电源线连接电路81而将第1干电源线61及第2干电源线62与共用电极52的电源线65连接,因此,像素电极51变为与共用电极52相同的电位,能够更可靠地防止所述部分行以外的行的显示的变化。另外,通过本实施方式也能够发挥与上述的第1实施方式同样的效果。<变形例>以下对变形例进行说明。以与上述的实施方式的不同点为中心进行说明,对于相同的事项,省略其说明。(变形例1)在上述的第1实施方式中,在初始设定期间,使信号线60的电压VSEL变为电压VL,利用扫描线驱动电路42选择所有扫描线32,将各行的电容器C1复位为电压VL。此时,所有像素电路内的选择开关Ts均形成为导通状态,该列的所有像素电路P的存储电路25的输入兼输出端子与选择开关Ts的源极侧电连接,有时根据各存储电路25的内容会产生不必要的消耗电流。为了避免上述情况,可以利用图14所示那样的电路构成而使所有行的电容器C1复位为电压VL。即,只要使电容器C1的两端与选择开关Trg的源极和漏极连接,并从复位信号线67向该选择开关Trg的栅极输入电 压VH的复位信号即可。这样,能够在利用扫描线驱动电路42使所有扫描线32为非选择的状态下将电容器C1复位。此外,信号线60的电压VSEL可以是任意的。此外,可以对图11及图12所示的第3实施方式的电路设置基于选择开关Trg的复位电路。另外,如图10及图13所示,在使用存储电路92取代电容器C1的情况下,可以如图15所示那样使用选择开关Trh将存储电路92的内容复位为电压VL。在该例子中,选择开关Trh的源极与存储电路92的输入兼输出端子连接,栅极部与复位信号线67连接,漏极与施加电压VSS的电源线连接。因此,通过在初始设定期间对复位信号线67施加电压VH,选择开关Trh形成为导通状态,存储电路92的输入兼输出端子变为电压VL,从而能够将存储电路92复位为电压VL。(变形例2)另外,可以如图16那样设置基于AND电路的门使能电路98,以便在初始设定时不向像素电路P侧传递栅极信号。在该例子中,门使能电路98的一方的输入与扫描线32连接,另一方的输入与门使能线68连接。在这种构成中,通过在初始设定期间对门使能线68施加电压VL,能够使得栅极信号不向像素电路P侧传递。此外,可以对图2所示的第1实施方式的电路、图11至图13所示的第3实施方式的电路、以及图15所示的变形例的电路设置门使能电路98。(变形例3)像素电路P可以是如图17或图18所示的构成。在图17的例子中,具备供给分别反相的数据信号的数据线34a、34b,与数据线34a、34b相对应,选择开关也设置有选择开关Tsa、Tsb,作为像素存储电路的电容器Ca、Cb分别与选择开关Tsa、Tsb连接。另外,驱动晶体管Tdra、Tdrb与电容器Ca、Cb连接。另外,驱动晶体管Tdra、Tdrb的源极侧与第1支电源线63及第2支电源线64分别连接,漏极侧与像素电极51连接。另外,如图18所示,选择开关也可以仅由选择开关Tsa、作为像素存储电路的电容器Ca、驱动晶体管Tdra构成。在该情况下,仅使用第1支 电源线63而无需第2支电源线64。<第4实施方式>图19是示出本发明的第4实施方式所涉及的存储型显示装置的主要构成的框图。以下对第4实施方式进行说明,以与上述的实施方式的不同点为中心进行说明,对于相同的事项,省略其说明。如图19所示,在本实施方式中,支电源线选择电路80具备多个单位支电源线选择电路(单位电源线开关电路)801,它们配置于显示部30的X方向(行的方向)上的一端侧以及另一端侧。单位支电源线选择电路801具备选择开关Tra、电容器C1、第1支电源线选择开关Trb以及第2支电源线选择开关Trc,它们如第1实施方式中所述那样连接,并分别选择第1干电源线61与第1支电源线63的连接状态、以及第2干电源线62与第2支电源线64的连接状态。而且,单位支电源线选择电路801在各行中分别配置于显示部30的X方向上的一端侧以及另一端侧,上述配置于一端侧以及另一端侧的2个单位支电源线选择电路801与同一行的第1支电源线63以及第2支电源线64连接。此外,信号线60、第1干电源线61以及第2干电源线62分别在中途分支为2部分,一方与配置于所述一端侧的单位支电源线选择电路801连接,另一方与配置于所述另一端侧的单位支电源线选择电路801连接。根据本实施方式,单位支电源线选择电路801在各行中分别配置于显示部30的X方向上的一端侧以及另一端侧,因此能够消除或者减轻显示部30的X方向上的显示不均。另外,通过本实施方式也能够发挥与上述的第1实施方式同样的效果。此外,本实施方式还能够应用于其它实施方式、变形例。<第5实施方式>图20是示出本发明的第5实施方式所涉及的存储型显示装置的主要构成的框图。以下对第5实施方式进行说明,以与上述的第1实施方式的不同点为中心进行说明,对于相同的事项,省略其说明。如图20所示,在本实施方式中,支电源线选择电路80具备多个单位支电源线选择电路(单位电源线开关电路)801,它们配置于显示部30的X方向(行的方向)上的一端侧以及另一端侧。单位支电源线选择电路801具备选择开关Tra、电容器C1、第1支电源线选择开关Trb以及第2支电源线选择开关Trc,它们如第1实施方式中所述那样连接,并分别选择第1干电源线61与第1支电源线63的连接状态、以及第2干电源线62与第2支电源线64的连接状态。另外,单位支电源线选择电路801交替地配置于显示部30的X方向上的一端侧与另一端侧。即,单位支电源线选择电路801在显示部30的X方向上的一端侧以隔1行的方式配置,在另一端侧以相隔1行且相对于所述一端侧错开1行的方式配置。此外,信号线60、第1干电源线61以及第2干电源线62分别在中途分支为2部分,一方与配置于所述一端侧的单位支电源线选择电路801连接,另一方与配置于所述另一端侧的单位支电源线选择电路801连接。根据本实施方式,显示部30的X方向上的显示不均的方向按每1行变为相反方向,由此将显示部30的X方向上的显示不均抵消或者减轻。另外,通过本实施方式也能够发挥与上述的第1实施方式同样的效果。此外,在本实施方式中,单位支电源线选择电路801以1行为单位交替地配置于显示部30的X方向上的一端侧和另一端侧,但并不局限于此,例如作为在1行中配置1个单位支电源线选择电路801的构成例,可以以多行为单位(例如以2行为单位)交替地配置单位支电源线选择电路801。另外,可以规则地(整齐地)交替配置单位支电源线选择电路801,另外,也可以不规则地交替配置。即,单位支电源线选择电路801只要配置于显示部30的行的方向上的一端侧与另一端侧、且相对于1个(1组)第1支电源线63以及第2支电源线64(1个支电源线)设置有1个即可。另外,本实施方式还能够应用于其它实施方式、变形例。<第6实施方式>图21是示出本发明的第6实施方式所涉及的存储型显示装置的主要构成的框图。以下对第6实施方式进行说明,以与上述的第1实施方式的不同点为中心进行说明,对于相同的事项,省略其说明。如图21所示,在本实施方式中,支电源线选择电路80具备多个单位支电源线选择电路(单位电源线开关电路)801,它们配置于显示部30的X方向(行的方向)上的一端侧。单位支电源线选择电路801具备选择开关Tra、电容器C1、第1支电源线选择开关Trb以及第2支电源线选择开关Trc,它们如第1实施方式中所述那样连接。而且,在本实施方式中,针对相邻的2行的像素电路P设置有1个单位支电源线选择电路801。在该情况下,扫描线32在中途分支为2部分,分支后的一方的扫描线321与属于所述2行中的一方的像素电路P连接,分支后的另一方的扫描线323与属于所述2行中的另一方的像素电路P连接。同样,第1支电源线63在中途分支为2部分,分支后的一方的第1支电源线631与属于所述2行中的一方的像素电路P连接,分支后的另一方的第1支电源线632与属于所述2行中的另一方的像素电路P连接。同样,第2支电源线64在中途分支为2部分,分支后的一方的第2支电源线641与属于所述2行中的一方的像素电路P连接,分支后的另一方的第2支电源线642与属于所述2行中的另一方的像素电路P连接。单位支电源线选择电路801分别选择第1干电源线61与第1支电源线631、632的连接状态、以及第2干电源线62与第2支电源线641、642的连接状态。这样,在本实施方式中,支电源线选择电路80分别连接于第1干电源线61与针对2行的第1支电源线631、632之间、第2干电源线62与针对 2行的第2支电源线641、642之间,分别选择第1干电源线61与针对2行的第1支电源线631、632的连接状态、第2干电源线62与针对2行的第2支电源线641、642的连接状态。另外,控制电路20以与存储于存储电路25的内容的重写的有无对应的方式按每2行使第1干电源线61与第1支电源线(即第1支电源线631、632)、第2干电源线62与第2支电源线(即第2支电源线641、642)断开或连接。此外,扫描信号(信号)GW[1]~GW[m′]中的m′为第1实施方式的扫描信号GW[1]~GW[m]中的m的1/2。根据本实施方式,能够减少单位支电源线选择电路801的数量,即,能够减小支电源线选择电路80的规模。由此,能够实现消耗电力的降低,并且能够减小显示部30的外侧的边框(非显示区域)的尺寸。另外,本实施方式例如在被执行重写的部分行的位置、行的数量确定的情况下特别有效,对执行同样的控制的多行进行统一设置1个单位支电源线选择电路801。另外,通过本实施方式也能够发挥与上述的第1实施方式同样的效果。此外,在本实施方式中,针对2行的像素电路P而设置有1个单位支电源线选择电路801,但并不局限于此,可以针对3行以上的像素电路P而设置1个单位支电源线选择电路801。另外,设置有1个单位支电源线选择电路801的多行可以不相邻。另外,本实施方式还能够应用于其它实施方式、变形例。<第7实施方式>图22及图23分别是示出本发明的第7实施方式所涉及的存储型显示装置的主要构成的图案布局图。以下对第7实施方式进行说明,以与上述的实施方式的不同点为中心进行说明,对于相同的事项,省略其说明。在本实施方式中,与1个像素对应的像素电路P1形成为图22所示的构成。另外,像素电路P1的第1电源线13与第1共用电源线130连接,第 2电源线14与第2共用电源线140连接。第1共用电源线130与电源的高电位侧连接,第2共用电源线140与电源的低电位侧或者地线连接。另外,第1共用电源线130沿Y方向延伸,并配置于像素电路P1的图22中的左侧,第2共用电源线140沿Y方向延伸,并配置于像素电路P1的图22中的右侧。另外,第1支电源线63及第2支电源线64分别沿X方向延伸,并在Y方向上配置于像素电路P1的内侧。电泳显示装置100具有排列成纵m行×横n列的行列状的所述像素电路P1。图23中示出了2行×2列的像素电路P1,图23中的左侧配置有图22所示的姿态的像素电路P1,图23中的右侧配置有使得图22所示的姿态的像素电路P1在X方向上反转后的像素电路。由此,能够由在X方向上相邻的2个像素电路P1、即2列的像素电路P1兼用第2共用电源线140。另外,虽未图示,但是,在图23中的右侧的像素电路P1的右侧,配置有使得该图23中的右侧的像素电路P1在X方向上反转后的像素电路、即图22所示的姿态的像素电路P1。由此,能够由在X方向上相邻的2个像素电路P1、即2列的像素电路P1兼用第1共用电源线130。如以上说明,根据本实施方式,能够由在X方向上相邻的2列的像素电路P1兼用第1共用电源线130及第2共用电源线140,由此,能够减小X方向上的像素间距,能够实现高精细化,另外还能够使电路构成简化。另外,通过本实施方式也能够发挥与上述的第1实施方式同样的效果。此外,本实施方式还能够应用于其它实施方式、变形例。<第8实施方式>图24及图25分别是示出本发明的第8实施方式所涉及的存储型显示装置的主要构成的图案布局图。以下对第8实施方式进行说明,以与上述的实施方式的不同点为中心进行说明,对于相同的事项,省略其说明。在本实施方式中,与1个像素对应的像素电路P2形成为图24所示的构成。另外,像素电路P2的第1电源线13与第1共用电源线130连接,第2电源线14与第2共用电源线140连接。第1共用电源线130与电源的高电位侧连接,第2共用电源线140与电源的低电位侧或者地线连接。另外,第1共用电源线130沿Y方向延伸,并配置于像素电路P2的图24中的左侧,第2共用电源线140沿Y方向延伸,并配置于像素电路P2的图24中的右侧。另外,第1支电源线63沿X方向延伸,并配置于像素电路P2的图24中的上侧。另外,第2支电源线64沿X方向延伸,并在Y方向上配置于像素电路P2的内侧。电泳显示装置100具有排列成纵m行×横n列的行列状的所述像素电路P2。图25中示出了2行×2列的像素电路P2,在图25中的左下方配置有图24所示的姿态的像素电路P2,在图25中的右下方配置有使得图24所示的姿态的像素电路P2在X方向上反转后的像素电路。另外,在图25中的左上方配置有使得图24所示的姿态的像素电路P2在Y方向上反转后的像素电路,在图25中的右上方配置有使得图24所示的姿态的像素电路P2在X方向及Y方向上分别反转后的像素电路。由此,能够由在X方向上相邻的2个像素电路P2、即2列的像素电路P2兼用第2共用电源线140。另外,能够由在Y方向上相邻的2个像素电路P2、即2行的像素电路P2兼用第1支电源线63。另外,虽未图示,但是,在图25中的右上方的像素电路P2的右侧,配置有使得该图25中的右上方的像素电路P2在X方向上反转后的像素电路、即使得图24所示的姿态的像素电路P2在Y方向上反转后的像素电路,在图25中的右下方的像素电路P2的右侧,配置有使得该图25中的右下方的像素电路P2在X方向上反转后的像素电路、即图24所示的姿态的像素电路P2。由此,能够由在X方向上相邻的2个像素电路P2、即2列的像素电 路P2兼用第1共用电源线130。此外,在本实施方式的情况下,所述单位支电源线选择电路801的第1支电源线选择开关Trb针对2行而设置有1个,第2支电源线选择开关Trc针对1行而设置有1个。如以上说明,根据本实施方式,能够由在X方向上相邻的2列的像素电路P2兼用第1共用电源线130及第2共用电源线140,并能够由在Y方向上相邻的2行的像素电路P2兼用第1支电源线63。由此,能够减小X方向上的像素间距以及Y方向上的像素间距,能够实现高精细化,另外还能够使电路构成简化。另外,通过本实施方式也能够发挥与上述的第1实施方式同样的效果。此外,可以将所述像素电路P2的在Y方向上的反转和所述像素电路P2的在X方向上的反转的任一方省略。另外,本实施方式还能够应用于其它实施方式、变形例。<第9实施方式>图26及图27分别是示出本发明的第9实施方式所涉及的存储型显示装置的主要构成的图案布局图。以下对第9实施方式进行说明,以与上述的实施方式的不同点为中心进行说明,对于相同的事项,省略其说明。在本实施方式中,与1个像素对应的像素电路P3形成为图26所示的构成。另外,像素电路P3的第1电源线13与第1共用电源线130连接,第2电源线14与第2共用电源线140连接。第1共用电源线130与电源的高电位侧连接,第2共用电源线140与电源的低电位侧或者地线连接。另外,第1共用电源线130沿Y方向延伸,并配置于像素电路P3的图26中的左侧,第2共用电源线140沿Y方向延伸,并配置于像素电路P3的图26中的右侧。另外,第1支电源线63沿X方向延伸,并配置于像素电路P3的图26中的上侧。另外,第2支电源线64沿X方向延伸,并配置于像素电路P3的图26中的下侧。电泳显示装置100具有排列成纵m行×横n列的行列状的所述像素电路P3。图27中示出了2行×2列的像素电路P3,在图27中的左上方配置有图26所示的姿态的像素电路P3,在图27中的右上方配置有使得图26所示的姿态的像素电路P3在X方向上反转后的像素电路。另外,在图27中的左下方配置有使得图26所示的姿态的像素电路P3在Y方向上反转后的像素电路,在图27中的右下方配置有使得图26所示的姿态的像素电路P3分别在X方向及Y方向上反转后的像素电路。由此,能够由在X方向上相邻的2个像素电路P3、即2列的像素电路P3兼用第2共用电源线140。另外,能够由在Y方向上相邻的2个像素电路P3、即2行的像素电路P3兼用第2支电源线64。另外,虽未图示,但是,在图27中的右上方的像素电路P3的右侧配置有使得该图27中的右上方的像素电路P3在X方向上反转后的像素电路、即图26所示的姿态的像素电路P3,在图27中的右下方的像素电路P3的右侧配置有使得该图27中的右下方的像素电路P3在X方向上反转后的像素电路、即使得图26所示的姿态的像素电路P3在Y方向上反转后的像素电路。由此,能够由在X方向上相邻的2个像素电路P3、即2列的像素电路P3兼用第1共用电源线130。另外,虽未图示,但是,在图27中的左下方的像素电路P3的下侧配置有使得该图27中的左下方的像素电路P3在Y方向上反转后的像素电路、即图26所示的姿态的像素电路P3,在图27中的右下方的像素电路P3的下侧配置有使得该图27中的右下方的像素电路P3在Y方向上反转后的像素电路。由此,能够由在Y方向上相邻的2个像素电路P3、即2行的像素电路P3兼用第1支电源线63。此外,在本实施方式的情况下,所述单位支电源线选择电路801的第1支电源线选择开关Trb以及第2支电源线选择开关Trc分别针对2行而 设置有1个。如以上说明,根据本实施方式,能够由在X方向上相邻的2列的像素电路P3兼用第1共用电源线130及第2共用电源线140,并能够由在Y方向上相邻的2行的像素电路P3兼用第1支电源线63及第2支电源线64。由此,能够减小X方向上的像素间距以及Y方向上的像素间距,能够实现高精细化,另外还能够使电路构成简化。另外,通过本实施方式也能够发挥与上述的第1实施方式同样的效果。此外,可以将所述像素电路P3的Y方向上的反转以及所述像素电路P3的X方向上的反转的任一方省略。另外,本实施方式还能够应用于其它实施方式、变形例。(应用例)以下举例示出应用了本发明的电子设备。图28及图29中示出采用了以上举例示出的电泳显示装置100的电子设备的外观。图28是利用了电泳显示装置100的便携式的信息终端(电子书籍)310的立体图。如图28所示,信息终端310构成为包括:操作件312,其供利用者操作;以及电泳显示装置100,其在显示部314对图像进行显示。若对操作件312进行操作,则显示部314的显示图像被变更。图29是利用了电泳显示装置100的电子纸320的立体图。如图29所示,电子纸320构成为包括在可挠性的基板(片材)322的表面所形成的电泳显示装置100。应用本发明的电子设备并不限定于以上示例。例如,能够在手机、钟表(手表)、便携型的音响再生装置、电子手册、触摸面板搭载型的显示装置等各种电子设备中采用本发明的电泳显示装置(存储型显示装置)。另外,本发明的显示元件并不限定于电泳元件,还能够应用于电致变色元件、液晶元件等。因此,本发明的存储型显示装置并不限定于电泳显示装置,还能够应用于具有存储性的电致变色显示装置、或者液晶显示装置。另外,作为电子设备的例子,也能够在使用电致变色显示装置或者液晶显示装置的信息终端、手机、钟表(手表)、便携型的音响再生装置、电 子手册、触摸面板搭载型的显示装置等各种电子设备中采用本发明的存储型显示装置。以上基于图示的实施方式对本发明的存储型显示装置以及电子设备进行了说明,但本发明并不限定于此,各部分的构成能够置换为具有同样功能的任意构成。另外,可以附加其它任意的构成物。另外,本发明可以通过对上述各实施方式、上述各变形例中的任意的2个以上的构成(特征)进行组合而形成。当前第1页1 2 3 
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1