一种显示方法、显示装置及具有存储功能的装置与流程

文档序号:17334772发布日期:2019-04-05 22:21阅读:288来源:国知局
一种显示方法、显示装置及具有存储功能的装置与流程

本发明涉及显示技术领域,特别是涉及一种显示方法、显示装置及具有存储功能的装置。



背景技术:

显示装置在进行画面显示时,其显示屏会依据显示装置的刷新频率,固定采集显示信号,并将显示信号输出到显示装置的显示单元上进行显示。

但本发明的发明人在长期的研发工作中发现,在现有技术中,显示信号除了包含用于显示的显示数据之外,还包含过渡信号,该过渡信号可以用于标识,如告知显示数据传输开启与结束的标识、传输状态标识等,也可以用于其它控制作用。但随着显示信号的采集频率的增加,显示装置的功率会明显增加,会降低显示装置的续航能力。



技术实现要素:

本发明主要解决的技术问题是提供一种显示方法、显示装置及具有存储功能的装置,以降低显示装置的功耗,提高显示装置的续航能力。

为解决上述技术问题,本发明采用的一个技术方案是:提供一种显示方法,用于驱动显示装置显示画面,所述显示方法包括:获取所述显示装置的前一帧画面和当前帧画面;判断所述当前帧画面和所述前一帧画面是否相同;若是,则获取所述当前帧画面的显示数据,并根据所述显示数据显示所述当前帧画面。

其中,所述获取所述当前帧画面的显示数据包括:通过第一mipi信号获取所述显示数据,所述第一mipi信号包括所述显示数据。

其中,所述显示方法进一步包括:若所述当前帧画面和所述前一帧画面不同,则获取第二mipi信号,并根据所述第二mipi信号显示所述当前帧画面,所述第二mipi信号包括过渡数据和所述显示数据。

其中,所述通过第一mipi信号获取所述显示数据包括:调整所述第二mipi信号,以获得所述第一mipi信号;所述调整所述第二mipi信号包括:删除所述第二mipi信号的所述过渡数据。

其中,所述过渡数据包括hs-prepare、hs-zero、hs-sync、hs-trail及hs-exit数据。

其中,所述第一mipi信号的频率f满足以下关系:

f=f*h*v*bpp/(lanes*2);

其中,f为所述显示装置的帧频,h为所述显示装置的有效显示宽度,v为所述显示装置的有效显示高度,bpp为所述显示装置的rgb显示数据宽度,lanes为所述第一mipi信号的数据传输通道组数,每组所述数据传输通道包括2个所述数据传输通道。

其中,所述lanes为4。

为解决上述技术问题,本发明采用的又一个技术方案是:提供一种显示装置。所述显示装置包括:处理器,用于获取所述显示装置的前一帧画面和当前帧画面,并判断所述当前帧画面和所述前一帧画面是否相同;若是,则获取所述当前帧画面的显示数据;显示屏,用于根据所述显示数据显示所述当前帧画面。

其中,所述处理器通过第一mipi信号获取所述显示数据,所述第一mipi信号包括所述显示数据。

为解决上述技术问题,本发明采用的另一个技术方案是:提供一种具有存储功能的装置。所示具有存储功能的装置其上存储有程序数据,其特征在于,所述程序数据被执行时实现上述方法中的步骤。

本发明的有益效果是:区别于现有技术,本发明实施例显示方法用于驱动显示装置显示画面,该显示方法包括:获取显示装置的前一帧画面和当前帧画面;判断当前帧画面和前一帧画面是否相同;若是,则获取当前帧画面的显示数据,并根据显示数据显示当前帧画面。通过这种方式,能够在显示与前一帧画面相同的当前帧画面时,将显示信号中的过渡数据删除,而只获取当前帧画面的显示数据,利用该显示数据显示当前帧画面,能够降低显示信号的采集频率,因此能够减少显示装置的功耗,提高显示装置的续航能力。

附图说明

图1是本发明显示装置第一实施例的结构示意图;

图2是本发明显示方法第一实施例的流程示意图;

图3是本发明显示方法第二实施例的流程示意图;

图4a是图3实施例的第二mipi信号的波形图;

图4b是图3实施例的第一mipi信号的波形图;

图5是本发明显示装置第二实施例的结构示意图;

图6是本发明具有存储功能的装置一实施例的结构示意图。

具体实施方式

如图1所示,随着显示技术的不断发展,用户对显示画面的质量要求也越来越高,为提高用户体验,显示屏103的刷新频率也在不断增加,但随着显示屏103刷新频率的增加,主板102向显示屏103传送显示数据的频率,及显示信号的采集频率也就越大,显示装置101的功耗也就会明显增加。

为解决上述问题,本发明提出一种显示方法,能够减少显示装置101的功耗。请参阅图2,图2是本发明显示方法第一实施例的流程示意图。本实施例显示方法用于驱动显示装置101显示画面,本实施例显示方法具体包括以下步骤:

s201:获取显示装置的前一帧画面和当前帧画面。

本实施例在显示装置101进行当前帧画面显示时,主板102获取显示装置101所显示的前一帧画面和当前帧画面的画面信息;该画面信息可以是前一帧画面和当前帧画面的图像内容,也可以是前一帧画面和当前帧画面的显示数据信息。

s202:判断当前帧画面和前一帧画面是否相同,若是,则进入步骤s203。

在本实施例中,主板102根据获取的画面信息判断当前帧画面与前一帧画面是否相同,若二者的图像内容或显示数据信息相同,则可以判定当前帧画面和前一帧画面相同。当然,在其它实施例中,可以将相似度超过一定阈值的画面等同于相同画面,也就是说,若当前帧画面和前一帧画面的图像内容或显示数据信息的相似度超过一定阈值,例如90%或80%等,就可以判定当前帧画面和前一帧画面相同。

s203:获取当前帧画面的显示数据,并根据显示数据显示当前帧画面。

当两相邻的画面相同时,二者的显示信号间往往不需要过渡数据进行标识等,而不影响当前帧画面的显示效果,因此,该过渡数据可以被删除,本实施例显示方法在当前帧画面与前一帧画面相同时,删除该过渡信号,只需获取显示信号中的显示数据,能够降低显示信号的采集频率,即显示信号的传输频率,减少显示装置101的功耗。

区别于现有技术,本实施例显示方法用于驱动显示装置显示画面,通过获取显示装置101的前一帧画面和当前帧画面;判断当前帧画面和前一帧画面是否相同;若是,则获取当前帧画面的显示数据,并根据显示数据显示当前帧画面。通过这种方式,能够在显示与前一帧画面相同的当前帧画面时,将显示信号中的过渡数据删除,而只获取当前帧画面的显示数据,利用该显示数据显示当前帧画面,能够降低显示信号的传输频率,因此能够减少显示装置101的功耗,提高显示装置101的续航能力。

本发明进一步提供第二实施例的显示方法,本实施例所揭示的显示方法在上述实施例的显示方法的基础上进行描述。请参阅图3,图3是本发明显示方法第二实施例的流程示意图。在上述实施例显示方法的基础上,本实施例显示方法是通过第一移动产业处理器接口(mobileindustryprocessorinterface,mipi)信号获取显示数据,第一mipi信号包括该显示数据,且本实施例显示方法在上述实施例显示方法的基础上进一步包括以下步骤:

s301:若当前帧画面和前一帧画面不同,则获取第二mipi信号,并根据第二mipi信号显示当前帧画面,第二mipi信号包括过渡数据和显示数据。

其中,本实施例的第一mipi信号是通过对第二mipi信号调节后获得的。具体地,通过删除第二mipi信号中的过渡信号,而获得只保留有显示数据的第一mipi信号。

在本实施例中,主板102在当前帧画面和前一帧画面相同时,通过第一mipi信号获取显示数据,第一mipi信号只包括显示数据,并根据显示数据显示当前帧画面,而在当前帧画面和前一帧画面不同时,通过第二mipi信号显示当前帧画面,该第二mipi信号不仅包括显示数据,还包括过渡数据。通过这种方式,不仅能够保证显示装置101的显示画面的显示效果,还能降低mipi信号的传输频率,降低显示装置101的信号传输功率。

具体地,mipi是显示技术领域,传输显示数据的一种数据传输协议,mipi协议支持两种工作模式,即command模式和video模式。其中,只有当显示屏103带有显示控制器和帧缓冲区的时候才能使用command模式。其数据传输的格式一般是在像素数据后跟着命令参数和命令。主板102可以读写显示控制器的寄存器和帧缓冲区的内容。每一帧数据开始传输的时间可以由帧同步信号te(由显示屏输出)来控制,也可以使用其它的外接管脚来控制,如te线或直接通过mipi接口传送的te触发信息。但为降低显示装置101的成本,显示屏103通常使用不带ram的驱动芯片,即video模式,其显示信号的同步信息、控制信号和rgb数据是以mipi报文的形式进行传输,因显示屏103不带ram的驱动芯片,需要显示装置101的主板102持续不断的给显示屏103通过mipi信号传输显示数据,因此,这种模式相比command模式功耗比较大。传统的video模式中,mipi信号通常为固定频率,如4mbps、820mbps等,因此,显示装置101的功率得不到减少。本实施例显示方法通过降低mipi信号传输频率,能够降低显示装置101的功耗。

请参阅图4a及图4b,图4a是图3实施例的第二mipi信号的波形图;图4b是图3实施例的第一mipi信号的波形图。hs状态为第二mipi的高速低压差分信号,传输高速连续串行数据;lp状态为第二mipi的低速低功耗信号,传输控制信号和状态信号,lp状态包括lp-00、lp-01、lp-10及lp-11。从图4a中可以看出,第二mipi信号中的显示数据(斜线填充部分)的周期tc其实只占了部分第二mipi信号周期,而位于显示数据前的第一过渡数据的周期ta及位于显示数据后的第二过渡数据的tb占了其它部分的第二mipi信号周期,也就是说,在传输第二mipi信号时,只用了一部分时间传输显示数据,而剩下的时间用于传输第一过渡信号及第二过渡信号。

具体地,第一过渡数据包括hs-prepare、hs-zero及hs-sync,其中,hs-prepare用于驱动lp状态的lp00;hs-zero用于清空mipi传输通道数据;hs-sync数据是一种帧头或帧尾标识,用于告知接下来的为有效数据;第二过渡数据包括hs-trail及hs-exit,其中,hs-trail用于驱动在的有效数据最后位的不同状态反转,hs-exit用来告知当前帧数传输结束。

本实施例显示方法是通过删除第一过渡数据hs-prepare、hs-zero、hs-sync,及第二过渡数据hs-trail、hs-exit来降低第二mipi信号的频率,得到第一mipi信号,如图4b所示,以降低显示装置101的功耗。本实施例的第一mipi信号的频率f满足以下关系:f=f*h*v*bpp/(lanes*2);其中,f为显示装置101的帧频,h为显示装置101的有效显示宽度,v为显示装置101的有效显示高度,bpp为显示装置101的rgb显示数据宽度,一般为24,lanes为mipi信号的数据传输通道组数,每组数据传输通道包括2个数据传输通道。

可选地,本实施例的lanes为4。当然,在其它实施例中还可以是其他数量,,如2、8等。

例如,展讯7731平台下ek79023显示屏的分辨率为600x1024,帧频为57hz,一帧图像的数据量h*v*bpp=600*1024*24=14745600bit,一秒钟的数据量为:14745600*57=840.499200mbps,所需的mipi传输频率f=840.499200/(lanes*2)=105.0624mhz。

在其它实施例中,可以根据具体要求,选择性的删除第一过渡信号或第二过渡信号,或部分第一过渡信号,或部分第二过渡信号,均能降低第二mipi信号的频率。

本实施例的第一mipi信号及第二mipi信号不仅包括多路数据信号,还包括时钟信号clk+及clk-。

本发明提出一种显示装置,如图1所示,图1是本发明显示装置第一实施例的结构示意图。本实施例显示装置101包括主板102及显示屏103。主板102用于获取显示装置的前一帧画面和当前帧画面,并判断当前帧画面和前一帧画面是否相同;若是,则获取当前帧画面的显示数据,显示屏103用于根据显示数据显示当前帧画面。

在本实施例中,本实施例的画面信息可以是前一帧画面和当前帧画面的图像内容,也可以是前一帧画面和当前帧画面的显示数据信息。主板103根据获取的画面信息判断当前帧画面与前一帧画面是否相同,若二者的图像内容或显示数据信息相同,则可以判定当前帧画面和前一帧画面相同。当然,在其它实施例中,还可以将相似度超过一定阈值的画面等同于相同画面。

当两相邻的画面相同时,二者的显示信号间往往不需要过渡数据,而不影响当前帧画面的显示效果,因此,该过渡数据可以被删除。本实施例显示方法在当前帧画面与前一帧画面相同时,删除该过渡信号,只需获取显示信号中的显示数据,能够降低显示信号的传输频率,减少显示装置101的功耗。

区别于现有技术,本实施例的主板102能够在显示与前一帧画面相同的当前帧画面时,将显示信号中的过渡数据删除,而只获取当前帧画面的显示数据,显示屏103利用该显示数据显示当前帧画面,能够降低显示信号的传输频率,因此能够减少显示装置101的功耗,提高显示装置101的续航能力。

具体地,本实施例的主板102在当前帧画面和前一帧画面相同时,通过第一mipi信号获取显示数据,第一mipi信号只包括显示数据,并根据显示数据显示当前帧画面,而在当前帧画面和前一帧画面不同时,通过第二mipi信号显示当前帧画面,该第二mipi信号不仅包括显示数据,还包括过渡数据。通过这种方式,不仅能够保证显示装置101的显示画面的显示效果,还能降低mipi信号的频率,降低显示装置101的功率。此外,本实施例的主板102可以利用帧同步信号te来控制选择通过第一mipi信号或通过第二mipi信号显示当前帧画面。例如,te为高电平时,主板102通过第一mipi信号获取显示信号,te为低电平时,通过第二mipi信号显示当前帧。当然,在其它实施例中,还可以通过其它的控制信号来代替帧同步信号te。

具体地,如图4a所示,第一过渡数据包括hs-prepare、hs-zero及hs-sync,其中,hs-prepare用于驱动lp状态的lp00;hs-zero用于清空mipi传输通道数据;hs-sync数据是一种帧头或帧尾标识,用于告知接下来的为有效数据;第二过渡数据包括hs-trail及hs-exit,其中,hs-trail用于驱动在的有效数据最后位的不同状态反转,hs-exit用来告知当前帧数传输结束。

本实施例显示方法是通过删除第一过渡数据hs-prepare、hs-zero、hs-sync,及第二过渡数据hs-trail、hs-exit来降低第二mipi信号的频率,得到第一mipi信号,如图4b所示,以提高显示装置101的数据传输功耗。本实施例的第一mipi信号的频率f满足以下关系:f=f*h*v*bpp/(lanes*2);其中,f为显示装置101的帧频,h为显示装置101的有效显示宽度,v为显示装置101的有效显示高度,bpp为显示装置101的rgb显示数据宽度,一般为24,lanes为mipi信号的数据传输通道组数,每组数据传输通道包括2个数据传输通道。

可选地,本实施例的lanes为4。当然,在其它实施例中还可以是其他数量,如2、8等。

本发明进一步提供第二实施例的显示装置,本实施例所揭示的显示装置在上述实施例的显示装置的基础上进行描述。请参阅图5,图5是本发明显示装置第二实施例的结构示意图。本实施例显示装置501包括处理器502、显示屏503、存储器504及图像传感器505。

若采用图像内容作为判断依据时,可以通过图像传感器505对前一帧画面和当前帧画面进行采集,例如高清摄像机等,然后将图像内容传输给处理器502进行处理。若采用显示数据信息作为判断依据,处理器502直接从存储器504中获取对显示数据信息。

区别于现有技术,本实施例的处理器502能够在显示与前一帧画面相同的当前帧画面时,将显示信号中的过渡数据删除,而只获取当前帧画面的显示数据,显示屏503利用该显示数据显示当前帧画面,能够降低显示信号的采集频率,因此能够减少显示装置501的功耗,提高显示装置501的续航能力。

本发明还提出一种具有存储功能的装置,如图6所示,本实施例具有存储功能的装置601上存储有上程序数据602、第一mipi信号604及第二mipi信号605,程序数据602被执行时实现对第一mipi信号604或第二mipi信号605的显示数据的显示,关于该显示方法已经在上述方法实施例中进行了详细的叙述,这里不赘述。

本实施例具有存储功能的装置601可以是但不局限于u盘、sd卡、pd光驱、移动硬盘、大容量软驱、闪存、多媒体记忆卡等。

区别于现有技术,本发明实施例能够降低显示信号的采集频率,因此能够减少显示装置的功耗,提高显示装置的续航能力。

以上所述仅为本发明的实施方式,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1