本申请涉及显示技术领域,具体地说,涉及一种显示面板及显示装置。
背景技术:
随着科学技术的发展,带有显示面板的显示装置的用途越来越广泛,使得人们对显示面板的要求越来越多样化,不再只满足于显示面板的大尺寸、高清晰度等常规的性能指标,也对显示面板的外形有了更多样化的要求,因此出现了具有多个显示区域的显示面板。
具有多个显示区域的显示面板的出现突破了显示面板单一矩形结构的局限性,不但使得显示效果更加多样化,而且使得显示面板的应用途径也越来越广泛,已经成功应用到诸如手表、眼镜或智能手环之类的可穿戴的电子设计中。相较于常规显示屏,该类显示屏的主要区别在于其显示区域呈现特殊的形状,通常,为实现显示区域的正常显示,会设置驱动电路来对显示区进行驱动。当采用特殊形状的显示区域时,如何将与显示区域对应的驱动电路进行合理排布已成为现阶段亟待解决的技术问题。
技术实现要素:
有鉴于此,本申请所要解决的技术问题是提供一种显示面板及显示装置,将栅极驱动电路单元的位置合理排布,有效释放显示面板和显示装置边缘区域的非显示区的空间,使得在显示面板及显示装置上边框左右两侧进行切角成为可能,有利于提高显示面板及显示装置的美观性。
为了解决上述技术问题,本申请有如下技术方案:
第一方面,本申请提供一种显示面板,包括:
第一基板,设置有显示区和非显示区,所述显示区包括至少一个第一显示区和至少两个相邻的第二显示区,所述非显示区包括位于相邻的两个所述第二显示区之间的第一非显示区,所述第一显示区和所述第二显示区分别设置有呈阵列排布的多个像素单元;
设置在所述第一基板上沿行方向延伸并沿列方向排布的多条栅极线;
位于所述非显示区的驱动电路,所述驱动电路包括多个栅极驱动电路单元,一条所述栅极线至少与一个所述栅极驱动电路单元电连接,接收所述栅极驱动电路单元传递的栅极驱动信号;
与各所述第二显示区中的栅极线电连接的所述栅极驱动电路单元位于所述第一非显示区。
第二方面,本申请还提供一种显示装置,该显示装置包括显示面板,其中所述显示面板为本申请所提供的显示面板。
与现有技术相比,本申请所述的显示面板及显示装置,达到了如下效果:
本申请所提供的显示面板和显示装置中,包括至少一个第一显示区和至少两个相邻的第二显示区,与第二显示区中的栅极线电连接的栅极驱动电路单元位于两个第二显示区之间的第一非显示区中,如此,将栅极驱动电路单元的位置合理排布,有效释放了显示面板和显示装置边缘区域非显示区的空间,使得在显示面板及显示装置上边框左右两侧进行切角或磨角成为可能,有利于提高显示面板及显示装置的美观性。此外,将与第二显示区对应的栅极驱动电路单元置于第二非显示区之间的第一非显示区,使此部分栅极驱动电路单元远离显示面板和显示装置切角或磨角的位置,可有效减小或避免在切角或磨角过程中所产生的静电对栅极驱动电路单元的影响,有利于提高显示面板及显示装置的生产良率。
附图说明
此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
图1所示为本申请实施例所提供的显示面板的一种结构示意图;
图2所示为本申请实施例所提供的显示面板上的一种像素排布示意图;
图3所示为将显示面板进行磨角或切角后的一种结构示意图;
图4所示为本申请实施例所提供的显示面板的另一种结构图;
图5所示为本申请实施例所提供的显示面板的另一种结构图;
图6所示为本申请实施例所提供的显示面板的另一种结构图;
图7所示为本申请实施例所提供的显示面板的一种时序图;
图8所示为图6中的一条启动触发信号线的连线方式的放大图;
图9所示为图6中的时钟信号线的连线方式的放大图
图10所示为本申请实施例所提供的显示面板的另一种结构图;
图11所示为本申请实施例所提供的显示面板的另一种结构图;
图12所示为本申请所提供的显示装置的一种结构示意图。
具体实施方式
如在说明书及权利要求当中使用了某些词汇来指称特定组件。本领域技术人员应可理解,硬件制造商可能会用不同名词来称呼同一个组件。本说明书及权利要求并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的准则。如在通篇说明书及权利要求当中所提及的“包含”为一开放式用语,故应解释成“包含但不限定于”。“大致”是指在可接受的误差范围内,本领域技术人员能够在一定误差范围内解决所述技术问题,基本达到所述技术效果。此外,“耦接”一词在此包含任何直接及间接的电性耦接手段。因此,若文中描述一第一装置耦接于一第二装置,则代表所述第一装置可直接电性耦接于所述第二装置,或通过其他装置或耦接手段间接地电性耦接至所述第二装置。说明书后续描述为实施本申请的较佳实施方式,然所述描述乃以说明本申请的一般原则为目的,并非用以限定本申请的范围。本申请的保护范围当视所附权利要求所界定者为准。
参见图1所示为本申请实施例所提供的显示面板的一种结构示意图,图2所示为本申请实施例所提供的显示面板上的一种像素排布示意图,参见图1和图2,该显示面板100包括:
第一基板10,设置有显示区11和非显示区12,显示区11包括至少一个第一显示区111和至少两个相邻的第二显示区112,非显示区12包括位于相邻的两个第二显示区112之间的第一非显示区121,第一显示区111和第二显示区112分别设置有呈阵列排布的多个像素单元31;
设置在第一基板10上沿行方向延伸并沿列方向排布的多条栅极线30;
位于非显示区12的驱动电路,驱动电路包括多个栅极驱动电路单元20,一条栅极线30至少与一个栅极驱动电路单元20电连接,接收栅极驱动电路单元20传递的栅极驱动信号;
与各第二显示区112中的栅极线30电连接的栅极驱动电路单元20位于第一非显示区121。
具体地,请继续参见图1和图2,本申请实施例所提供的显示面板100包括第一基板10,该第一基板10上设置有显示区11和非显示区12,显示区11中设置有沿第一方向延伸并沿第二方向排布的若干栅极线30,显示区11包括一个第一显示区111和两个相邻的第二显示区112,与第一显示区111对应的栅极驱动电路单元20设置在第一显示区111的两侧,与第二显示区112对应的栅极驱动电路单元20设置在两个第二显示区112之间的第一非显示区121,如此,将栅极驱动电路单元20的位置合理排布,从图1所示的角度来看,就能将位于左侧的第二显示区112的左侧空间进行释放,并能将位于右侧的第二显示区112的右侧空间进行释放,使得在显示面板100上边框左右两侧进行切角或磨角成为可能,在实际生产过程中,可通过切角或磨角的方式将显示面板100上边框左右两侧打磨成圆弧状,参见图3,图3所示为将显示面板100进行磨角或切角后的一种结构示意图,从而有利于提高显示面板的美观性。此外,将与第二显示区112对应的栅极驱动电路单元20置于第二非显示区12之间的第一非显示区121,使此部分栅极驱动电路单元20远离显示面板切角或磨角的位置,可有效减小或避免在切角或磨角过程中所产生的静电对栅极驱动电路单元20的影响,从而有利于提高显示面板100的生产良率。
可选地,请继续参见图1,与各第二显示区112中位于相同行的栅极线30所电连接的栅极驱动电路单元20同时接收栅极驱动信号。
具体地,请继续参见图1,位于第二显示区112的各栅极线30分别与一个栅极驱动电路单元20对应电连接,与左侧第二显示区112中第n行栅极线30对应的栅极驱动电路单元20和与右侧第二显示区112中第n行栅极线30对应的栅极驱动电路单元20同时向对应的栅极线30发送栅极驱动信号,使位于相同行的像素单元31同步启动即同时进行显示,如此,则可使得整个显示面板100实现逐行显示,显示过程有序可循,降低了对显示的控制难度,还有利于提升显示面板100的显示效果。
需要说明的是,与各第二显示区112中位于相同行的栅极线30所电连接的栅极驱动电路单元20同时接收栅极驱动信号仅是本申请的一种优选实施例,此种情况下,各第二显示区112需要同时进行显示。当然,除此种方式外,各第二显示区112中位于相同行的栅极线30也可不同时启动,例如,当仅需启动某一第二显示区112进行显示,而其他第二显示区112无需显示的情形,本申请对此不进行具体限定。
可选地,各第二显示区112所设置的像素单元31的行数相同。
具体地,请继续参见图1,该实施例中的各第二显示区112中所包含的像素单元31的行数相同,考虑到位于同一显示面板100上的各像素区域的大小是相同的,本申请如此设计使得各第二显示区112的高度相同,在显示过程中,各第二显示区112所显示的画面的高度也相同,从而能够为用户提供良好的视觉体验效果。
需要说明的是,各第二显示区112所设置的像素单元31的行数也可设置为不同,此时各第二显示区112的高度可设计为不完全相同或不同,例如各第二显示区112能够实现不同的显示功能,一个第二显示区112可显示时间,另一个第二显示区112可显示天气和空气质量,二者可同时进行显示也可分时进行显示,本申请对此不进行具体限定。
可选地,第一非显示区121包括贯穿显示面板100的第一开口区域120。
具体地,请继续参见图3,本申请位于相邻两个第二显示区112之间的第一非显示区121包括贯穿显示面板100的第一开口区域120,第一开口区域120是通过对显示面板100进行局部切割形成的,此部分区域体现为空槽无基板结构,图3所示实施例中的第一开口区域120使显示面板100整体呈现凹状结构。采用此种结构的显示面板100,在使用过程中,可在第一开口区域120部分设置摄像头等设备,将此部分区域充分利用。此外,第一开口区域120将相邻的第二显示区112分隔开来,可实现对显示面板100的分区显示控制,例如,在用户仅需查看类似于时间、天气等简单内容时,可仅启动第二显示区112,由面积较小的第二显示区112对时间和天气的信息进行展示,此时无需启动面积较大的第一显示区111,从而有利于减小显示面板的电量消耗,降低功耗,能够有效提升显示面板的待机时间。
当然,除图3所示实施例的方式外,参见图4,图4所示为本申请实施例所示提供的显示面板100的另一结构图,该实施例中的第一非显示区121设置有两个第一开口区域120,在应用时可分别放置不同功能的模块,例如可以设置摄像头、面部识别传感器等等,本申请对第一显示区111所包含的第一开口区域120的个数不进行具体限定。需要说明的是,当存在多个第一开口区域120时,两个相邻的第一开口区域120之间可以具有至少一个第二显示区112,具体可以根据实际产品设计需要进行选择。
可选地,图5所示为本申请实施例所提供的显示面板100的另一种结构图,显示面板100还包括驱动芯片40,驱动电路还包括至少一条启动触发信号线和至少一个转换开关;各启动触发信号线包括第一支路和第二支路,驱动芯片40通过转换开关连接到第一支路和第二支路,通过转换开关控制栅极驱动电路单元20的启动顺序。
具体地,请参见图5,显示面板100上在与第二显示区112相对的一侧设置有驱动芯片40,驱动电路包括两条启动触发信号线,分别为第一启动触发信号线51和第二启动触发信号线52,每条启动触发信号线分别对应一个转换开关,每条启动触发信号线包括两条支路,通过对转换开关的控制,可以接通启动触发信号线中的任一条支路,从而对显示面板100上各栅极驱动电路单元20的启动顺序进行控制,例如可以控制整个显示面板100进行从上到下扫描,即从第二显示区112中远离显示面板100的第一行像素单元31向第一显示区111中远离第二显示区112的第一行像素单元31的方向进行逐行扫描,还可控制整个显示面板100进行从下到上扫描,即从第一显示区111中远离第二显示区112的第一行像素单元31向第二显示区112中远离显示面板100的第一行像素单元31的方向进行逐行扫描。同一个显示面板100在转换开关的控制下可实现不同的扫描顺序,克服了现有技术中显示面板100扫描方式单一的缺陷,从而使显示面板100的扫描方式更加灵活。
可选地,图6所示为本申请实施例所提供的显示面板的另一种结构图,请参见图6,栅极驱动电路单元20包括多个第一栅极驱动电路单元21和多个第二栅极驱动电路单元22,多个第一栅极驱动电路单元21级联连接,多个第二栅极驱动电路单元22级联连接;
位于奇数行的栅极线30分别与第一栅极驱动电路单元21一一对应电连接,位于偶数行的栅极线30分别与第二栅极驱动电路单元22一一对应电连接;
第一栅极驱动电路单元21和第二栅极驱动电路单元22交替向相邻两行的栅极线30传递栅极驱动信号。
具体地,结合图5和图6,显示面板100包括多个第一栅极驱动电路单元21和多个第二栅极驱动电路单元22,第一栅极驱动电路单元21分别与奇数行的栅极线30一一对应电连接,第二栅极驱动电路单元22分别与偶数行的栅极线30一一对应电连接,与第一显示区111中奇数行栅极线30对应的第一栅极驱动电路单元21均位于第一显示区111第一侧的非显示区12,与第一显示区111中的偶数行栅极线30对应的第二栅极驱动电路单元22均位于第一显示区111第二侧的非显示区12,第一侧和第二侧相对。位于第一显示区111第一侧的第一栅极驱动电路单元21和与第二显示区112对应的第一栅极驱动电路单元21级联连接,与第二显示区112中同一奇数行栅极线30对应的两个第一栅极驱动电路单元21位于同一级;位于第一显示区111第二侧的第二栅极驱动电路单元22和与第二显示区112对应的第二栅极驱动电路单元22级联连接,与第二显示区112中同一偶数行栅极线30对应的两个第二栅极驱动电路单元22位于同一级。在扫描过程中,相邻设置的第一栅极驱动电路单元21和第二栅极驱动电路单元22分别向相邻两行像素单元31交替输入栅极驱动信号,使显示面板100上的各像素单元行实现逐行扫描。需要说明的是,本申请实施例所说的级联指的是,第一级的栅极驱动电路单元20的输入端连接启动触发信号线,第一级的栅极驱动电路单元20的输出端连接第二级的栅极驱动电路单元20的输入端,下一级栅极驱动电路单元20的输入端连接上一级栅极驱动电路单元20的输出端,以此类推。
可选地,请继续参见参见图6,驱动电路还包括:第一时钟信号线61、第二时钟信号线62、第三时钟信号线63和第四时钟信号线64,启动触发信号线包括第一启动触发信号线51和第二启动触发信号;
第一时钟信号线61和第三时钟信号线63分别与各第一栅极驱动电路单元21电连接,第二时钟信号线62和第四时钟信号线64分别与各第二栅极驱动电路单元22电连接;
第一时钟信号线61、第三时钟信号线63和第二启动触发信号线52从显示面板100的第一侧绕至第一非显示区121,第二时钟信号线62、第四时钟信号线64和第一启动触发信号线51从显示面板100的第二侧绕至第一非显示区121,第一侧和第二侧相对。
具体地,请继续参见图5和图6,图6中显示面板100的驱动电路包括四条时钟信号线和两条启动触发信号线,分别为第一时钟信号线61、第二时钟信号线62、第三时钟信号线63、第四时钟信号线64、第一启动触发信号线51和第二启动触发信号线52,其中,第一时钟信号线61和第三时钟信号线63分别与各第一栅极驱动电路单元21电连接,与第二启动触发信号线52一起位于显示面板100的第一侧,并从显示面板100的第一侧绕至两个第二显示区112之间的第一非显示区121;第二时钟信号线62和第四时钟信号线64分别与各第二栅极驱动电路单元22电连接,与第一启动触发信号线51一起位于显示面板100的第二侧,并从显示面板100的第二侧绕至第一非显示区121中。
参见图5,第一启动触发信号线51包括两条支路,分别为第一支路511和第二支路512,其中,第一支路511与显示面板100最下面第二行栅极线30对应的第一栅极驱动电路单元21电连接(也就是与第一显示区111中远离第二显示区112的第二行栅极线30对应的第一栅极驱动电路单元21电连接),第二支路512与显示面板100最上面一行栅极线30对应的第一栅极驱动电路单元21电连接(也就是与第二显示区112中远离显示面板100的第一行栅极线30对应的第一栅极驱动电路单元21电连接);第二启动触发信号线52包括两条支路,分别为第三支路521和第四支路522,其中,第三支路521与显示面板100最下面一行栅极线30对应的第二栅极驱动电路单元22电连接(也就是与第一显示区111远离第二显示区112的第一行栅极线30对应的第二栅极驱动电路单元22电连接),第四支路522与显示面板100最上面第二行栅极线30对应的第二栅极驱动电路单元22电连接(也就是与第二显示区112中远离显示面板100的第二行栅极线30对应的第二栅极驱动电路单元22电连接)。驱动芯片40通过第一转换开关41与第一启动触发信号线51的第一支路511和第二支路512电连接,并通过第二转换开关42与第二启动触发信号线52的第三支路521和第四支路522电连接,驱动芯片40可通过第一转换开关41和第二转换开关42控制第一支路511和第三支路521导通,此时,显示面板100将从下向上进行扫描,即从第一显示区111远离第二显示区112的第一行向第二显示区112的方向进行扫描;驱动芯片40还可通过第一转换开关41和第二转换开关42控制第二支路521和第四支路522导通,此时,显示面板100将从上向下进行扫描,即从第二显示区112远离显示面板100的第一行向第一显示区111的方向进行扫描,扫描过程中,第一栅极驱动电路单元21和第二栅极驱动电路单元22交替启动,控制显示面板100上的像素单元行逐行启动。
具体地,以下将结合图7对显示面板100从上扫描的过程进行简要说明。参见图7,图7所示为本申请实施例所提供的显示面板100的一种时序图,其中,stv-r代表第一启动触发信号线51所发送的启动触发信号,stv-l代表第二启动触发信号线52所发送的启动触发信号,ckv1-l代表第一时钟信号线61所发送的时钟信号,ckv2-r代表第二时钟信号线62所发送的时钟信号,ckv3-l代表第三时钟信号线63所发送的时钟信号,ck4v-l代表第四时钟信号线64所发送的时钟信号,gout1代表向第一行像素单元输出的栅极驱动信号,gout2代表向第二行像素单元输出的栅极驱动信号,gout3代表向第三行像素单元输出的栅极驱动信号。结合图5,在扫描过程中,首先,导通第一启动触发信号线51中的第二支路512,该第二支路512与第二显示区112中第一行的栅极线30对应的第一栅极驱动电路单元21电连接,启动该第一栅极驱动电路单元21,第四时钟信号线64向对应的第一栅极驱动电路单元21发送时钟信号ckv4-r,然后,第二时钟信号线62向第一栅极驱动电路单元发送时钟信号ck2-r,此时第一栅极驱动电路单元21向第一行像素单元31输出栅极驱动信号gout1;接着,导通第一启动触发信号线51中的第二支路522,该第二支路522与第二显示区112中第二行的栅极线30对应的第二栅极驱动电路单元22电连接,启动该第二栅极驱动电路单元22,第三时钟信号线63向对应的第二栅极驱动电路单元22发送时钟信号ckv3-l,然后第一时钟信号线61向对应的第二栅极驱动电路单元22发送时钟信号ckv1-l,此时第二栅极驱动电路单元22向第二行像素单元31输出栅极驱动信号gout2;然后,第三行的第一栅极驱动电路单元21导通,第二时钟信号线62向对应的第一栅极驱动电路单元21发送时钟信号ckv2-r,然后第四时钟信号线64向对应的第一栅极驱动电路单元21发送时钟信号ckv4-r,此时第一栅极驱动单元向第三行像素单元31输出栅极驱动信号gout3;以此类推,实现对显示面板100上各行像素单元31的逐行扫描。
此外,图6所示实施例中,第一启动触发信号线51、第二启动触发信号线52和各时钟线在从第一显示区111的两侧绕至第一非显示区121后,分别分为两条支路,两条支路分别与位于同一行栅极驱动电路单元20电连接,为使得与各第二显示区112中位于相同行的栅极线30所电连接的栅极驱动电路单元20能够同时接收栅极驱动信号,第一启动触发信号线51在第一非显示区121中的两条支路的阻抗相等,第二启动触发信号线52在第一非显示区121中的两条支路的阻抗也相等,各时钟信号线在第一非显示区121中的两条支路的阻抗也相等,如此,启动触发信号和时钟信号将能够同步发送至位于相同行的栅极驱动电路单元20。为使得两条导线的阻抗相等,可通过控制导线的长度或直径的方式来实现,本申请对此不作具体限定。
图8所示为图6中的一条启动触发信号线的连线方式的放大图,即绕至第一非显示区121的一条启动触发信号线分为两条支路后的示意图,参见图8,第二启动触发信号线的第二支路522到达第一非显示区121后,分为两条子支路,两条支路分别为与左侧第二显示区112中第二行的第二栅极驱动电路单元22连接的子支路5221以及与右侧第二显示区112中第二行的第二栅极驱动电路单元22连接的子支路5222,为使得两条支路能够同时向这两个栅极驱动电路单元20发送启动触发信号,需要将两条支路阻抗设置为相等,由于子支路5222的长度较长,可通过加大子支路5222的直径的方式来使得两条支路的阻抗相等,此时第一非显示区121中启动触发信号线的布线方式可采用如图8所示的方式实现。
类似地,其他启动触发信号线和时钟信号线也可参考此种方式实现,例如,图9所示为图6中的时钟信号线的连线方式的放大图,第一时钟信号线61和第三时钟信号线63从显示面板的一侧绕入第一非显示区121后,分别分为两条支路分别连接到与左侧第二显示区112和右侧第二显示区112中同一行栅极线对应的第二栅极驱动电路单元22;第二时钟信号线62和第四时钟信号线64从显示面板的另一侧绕入第一非显示区121后,分别分为两条支路分别连接到与左侧第二显示区112和右侧第二显示区112中同一行栅极线对应的第二栅极驱动电路单元21。时钟信号线采用此种布线方式,有利于使得各第二非显示区112中位于同一行的栅极驱动电路单元能够同时接收到时钟信号。需要说明的是,图9中示出的具体绕线方式仅是一个示例,在实际产品设计中,可以根据具体情况,采用其他的具体走线方式,凡满足本申请上述实施例所述的时钟信号线布线方式的具体走线设计都应在本申请保护范围之内。
可选地,图10所示为本申请实施例所提供的显示面板的另一种结构图,参见图10,第一显示区中的各栅极线30分别与一个栅极驱动电路单元23电连接,各栅极驱动电路单元23级联连接;
驱动电路还包括第五时钟信号线65及第十时钟信号线65’,第五时钟信号线65及第十时钟信号线65’分别与各栅极驱动电路单元23电连接;
启动触发信号线包括第三启动触发信号线53,第五时钟信号线65及第十时钟信号线65’和第三启动触发信号线53从显示面板的同一侧绕至第一非显示区。
具体地,与图5所示实施例中各第一栅极驱动电路单元23级联连接和第二栅极驱动电路单元23级联连接并且二者交叉驱动奇数行和偶数行的像素单元的方式相比,图10所示实施例示出了显示面板的另一种结构图,对应另一种驱动方式,该实施例中的各栅极驱动电路单元23整体级联连接,仅需要一条第三启动触发信号线53来触发启动,第三启动触发信号线53包括两条支路,分别为第五支路531和第六支路532,其中,第五支路531连接到显示面板中最后一行栅极线30对应的栅极驱动电路单元23(即第一显示区中远离第二显示区的第一行栅极线30对应的栅极驱动电路单元23),第六支路532连接到显示面板中第一行栅极线30对应的栅极驱动电路单元23(即第二显示区中远离显示面板的第一行栅极线30对应的栅极驱动电路单元23),驱动芯片40通过第三转换开关43连接到第五支路531和第六支路532,在扫描过程中控制第五支路531或第六支路532导通。当第五支路531导通时,显示面板将由下至上进行逐行扫描,即从显示面板的最后一行像素单元向第一行像素单元进行扫描;当第六支路532导通时,显示面板将由上至下进行扫描,即从显示面板的第一行像素单元向最后一行像素单元进行逐行扫描。
本申请实施例中,第三启动触发信号线53的第二支路532和第五时钟信号线65及第十时钟信号线65’从显示面板的同一侧绕至第一非显示区,第三启动触发信号线53的第二支路532绕至第一非显示区后,划分为两条支路5321和5322,分别连接到与第二显示区中第一栅极线30对应的栅极驱动电路单元23,两条支路的阻抗相等,通过这两条支路可同时向对应的两个栅极驱动电路单元23发送启动触发信号,使这两个栅极驱动电路单元23同时向同一行的像素单元发送栅极驱动信号。类似地,第五时钟信号线65及第十时钟信号线65’在绕至第一非显示区后,分别划分为两条支路,分别连接到两个第二显示区112中位于同一行的栅极驱动电路单元23,使位于同一行的栅极驱动电路单元23同时接收时钟信号。
可选地,图11所示为本申请实施例所提供的显示面板的另一种结构图,参见图11,第一显示区中的栅极线30分别与两个栅极驱动电路单元电连接,分别为第三栅极驱动电路单元24和第四栅极驱动电路单元25,各第三栅极驱动电路单元24级联连接,各第四栅极驱动电路单元25级联连接,与同一栅极线30电连接的第三栅极驱动电路单元24和第四栅极驱动电路单元25同时向该栅极线30发送相同的栅极驱动信号;
驱动电路还包括第六时钟信号线66、第八时钟信号线66’、第七时钟信号线67和第九时钟信号线67’,启动触发信号线包括第四启动触发信号线54和第五启动触发信号线55;
第六时钟信号线66和第八时钟信号线66’分别与第三栅极驱动电路单元24电连接,第七时钟信号线67和第九时钟信号线67’分别与第四栅极驱动电路单元25电连接;
第六时钟信号线66和第八时钟信号线66’和第四启动触发信号线54从显示面板的第一侧绕至第一非显示区,第七时钟信号线67和第九时钟信号线67’和第五启动触发信号线55从显示面板的第二侧绕至第一非显示区,第一侧和第二侧相对。
具体地,图11所示实施例示出了显示面板的另一种结构图,对应另一种驱动方式,第一显示区中的各行像素单元均采用双边驱动的方式,第一显示区中的每条栅极线30分别连接两个栅极驱动电路单元,即第三栅极驱动电路单元24和第四栅极驱动电路单元25,与同一栅极线30连接的第三栅极驱动电路单元24和第四栅极驱动电路单元25同时向该栅极线30发送栅极驱动信号,如果两个栅极驱动电路单元中的一个输出信号发生变形时,另一个栅极驱动电路单元可对变形的信号进行纠正,第一显示区采用双边驱动的方式大大提高了第一显示区的显示可靠性。
本申请实施例中的第六时钟信号线66和第八时钟信号线66’分别与第三栅极驱动电路单元24电连接,向第三栅极驱动电路单元24提供时钟信号,第七时钟信号线67和第九时钟信号线67’分别与第三栅极驱动电路单元24电连接,向第三栅极驱动电路单元24提供时钟信号。第四启动触发信号线54分为第七支路541和第八支路542,第七支路541连接显示面板最后一行栅极线30对应的第三栅极驱动电路单元24,第八支路542连接显示面板第一行栅极线30对应的第三栅极驱动电路单元24;第五启动触发信号线55分为第九支路551和第十支路552,第九支路551连接显示面板最后一行栅极线30对应的第四栅极驱动电路单元25,第十支路552连接显示面板第一行栅极线30对应的第四栅极驱动电路单元25。驱动芯片40通过第四转换开关44控制第七支路541或第八支路542导通,并通过第五转换开关45控制第九支路551或第十支路552导通,当第七支路541和第九支路551导通时,显示面板将由下至上进行扫描,当第八支路542和第十支路552导通时,显示面板将由上至下进行扫描。第六时钟信号线66及第八时钟信号线66’和第四启动触发信号线54从显示面板的一侧绕至第一非显示区,第七时钟信号线67及第九时钟信号线67’和第五启动触发信号线55从显示面板的另一侧绕至第一非显示区。与第二显示区中同一行栅极线30对应的第三栅极驱动电路单元24和第四栅极驱动电路单元25同时向同一行的栅极线30发送相同的栅极驱动信号,使同一行的像素单元同时启动。
还需要说明的是,本申请上述各实施例中示出的具体绕线方式仅是一个示例,在实际产品设计中,可以根据具体情况,采用其他的具体走线方式,凡满足本申请上述各实施例所述的时钟信号线布线方式的具体走线设计都应在本申请保护范围之内。
基于同一发明构思,本申请还提供一种显示装置,图12所示为本申请所提供的显示装置的一种结构示意图,该显示装置200包括显示面板100,其中显示面板100为本申请所提供的显示面板100。本申请所提供的显示装置200可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有现实功能的产品或部件。本申请中显示装置200的实施例可参见上述显示面板100的实施例,重复之处此处不再赘述。
通过以上各实施例可知,本申请存在的有益效果是:
本申请所提供的显示面板和显示装置中,包括至少一个第一显示区和至少两个相邻的第二显示区,与第二显示区中的栅极线电连接的栅极驱动电路单元位于两个第二显示区之间的第一非显示区中,如此有效释放了显示面板和显示装置边缘区域非显示区的空间,使得在显示面板及显示装置上边框左右两侧进行切角或磨角成为可能,有利于提高显示面板及显示装置的美观性。此外,将与第二显示区对应的栅极驱动电路单元置于第二非显示区之间的第一非显示区,使此部分栅极驱动电路单元远离显示面板和显示装置切角或磨角的位置,可有效减小或避免在切角或磨角过程中所产生的静电对栅极驱动电路单元的影响,有利于提高显示面板及显示装置的生产良率。
上述说明示出并描述了本申请的若干优选实施例,但如前所述,应当理解本申请并非局限于本文所披露的形式,不应看作是对其他实施例的排除,而可用于各种其他组合、修改和环境,并能够在本文所述发明构想范围内,通过上述教导或相关领域的技术或知识进行改动。而本领域人员所进行的改动和变化不脱离本申请的精神和范围,则都应在本申请所附权利要求的保护范围内。