栅极扫描驱动电路的制作方法

文档序号:14862169发布日期:2018-07-04 08:11阅读:197来源:国知局
栅极扫描驱动电路的制作方法

本发明涉及液晶显示领域,尤其涉及一种栅极扫描驱动电路。



背景技术:

平板显示器的栅极扫描线以前一般由集成电路芯片(gateic)来驱动,而集成的栅极扫描驱动电路(gatedrivermonolithic,gdm)是一种利用现有的薄膜晶体管阵列基板制造工艺,将栅极扫描驱动电路直接构建在阵列基板上的技术,具有降低成本、减少工艺流程、减小面板边框宽度的作用。随着产品和技术的发展,平板显示器对栅极扫描驱动电路的要求越来越高,其中之一就是要求同时具有正向扫描和反向扫描的功能。

如图1所示,是一种现有的双向扫描栅极驱动电路的电路示意图,该栅极扫描驱动电路包括控制正反扫的上拉控制模块1、上拉模块2、维持控制节点产生模块3、上拉控制节点维持模块4、输出节点维持模块5、辅助维持模块6、清空模块7以及自举电容c1。其中上拉控制模块1和维持控制节点产生模块3均同时被前级和后级驱动电路单元中信号所控制,上拉控制模块1中的薄膜晶体管m1与m9对称,维持控制节点产生模块3中的薄膜晶体管m5与m7对称。该栅极扫描驱动电路的扫描方向通过正向扫描控制信号u2d和反向扫描控制信号d2u这一对相互反相的恒压信号进行控制,u2d取高电平、d2u取低电平时进行正向扫描,反之进行反向扫描。

栅极扫描驱动电路工作期间,必须在上拉控制节点netan预充(正扫为gn-2输出、反扫为gn+2输出阶段)和上拉(gn输出阶段)两个阶段,禁止维持控制节点netbn输出,以防在预充和上拉阶段netan被netbn拉低而影响扫描信号gn的输出。如图2和图3所示,在正向扫描时,该栅极扫描驱动电路的维持控制节点产生模块3中的m6负责在上拉控制节点netan高电位阶段(即正扫预充gn-2输出和上拉gn输出)禁止维持控制节点netbn输出,m6a在正扫预充(gn-2输出)期间禁止维持控制节点netbn输出,m6b在扫描信号输出后(gn+2输出)期间禁止维持控制节点netbn输出;反向扫描时,m6负责在上拉控制节点netan高电位阶段(即反扫预充gn+2输出和上拉gn输出)禁止维持控制节点netbn输出,m6b在正扫预充(gn+2输出)期间禁止维持控制节点netbn输出,m6a在扫描信号输出后(gn-2输出)期间禁止维持控制节点netbn输出。m6a和m6b由于针对正反扫功能所以对维持控制节点产生模块3采用对称的设计而附带产生了非必要的动作,而这个动作导致了扫描信号gn输出后第一个netbn脉冲宽度变窄,如图2中维持控制节点netbn的信号脉冲宽度预设为a,其在扫描信号gn输出后的第一个脉冲宽度为b,其中b<a。这一现象会影响上拉控制节点维持模块4的功能,导致驱动电路单元在输出扫描信号gn后维持能力较弱,可能导致扫描信号gn错误开启,从而导致电路信赖性变差。



技术实现要素:

为解决上述技术问题,本发明提供一种栅极扫描驱动电路,使维持控制节点在扫描信号输出后的第一个脉冲宽度与预设宽度相同,改善电路的可靠性。

本发明提供的技术方案如下:

本发明公开了一种栅极扫描驱动电路,该栅极扫描驱动电路包括n(n>4,且n为正整数)级驱动电路单元;第n(1≦n≦n,且n为正整数)级驱动电路单元包括上拉控制模块、上拉模块、维持控制节点产生模块、上拉控制节点维持模块以及输出节点维持模块;上拉控制模块、上拉模块、维持控制节点产生模块以及上拉控制节点维持模块相连接于上拉控制节点;维持控制节点产生模块、上拉控制节点维持模块以及输出节点维持模块均在特定工作时间输入低电平;上拉模块和输出节点维持模块相连接于本级扫描信号线,扫描信号线输出扫描信号;维持控制节点产生模块和上拉控制节点维持模块相连接于维持控制节点;第n级驱动电路单元的维持控制节点产生模块输入相互反向的正向扫描控制信号和反向扫描控制信号,产生维持控制信号来控制维持控制节点,在正向扫描和反向扫描时的扫描信号输出后,维持控制节点的第一个信号脉冲宽度与预设的宽度相同。

优选地,第n级驱动电路单元的维持控制节点产生模块包括第五薄膜晶体管、第六薄膜晶体管以及第七薄膜晶体管;第五薄膜晶体管的控制端输入第一时钟信号,第五薄膜晶体管的两个通路端分别连接正向扫描控制信号和第n级驱动电路单元的维持控制节点;第六薄膜晶体管的控制端连接第n级驱动电路单元的上拉控制节点,第六薄膜晶体管的两个通路端分别连第n级驱动电路单元的维持控制节点和低电平;第七薄膜晶体管的控制端输入第三时钟信号,第七薄膜晶体管的两个通路端分别连接第n级驱动电路单元的维持控制节点和反向扫描控制信号。

优选地,第n级驱动电路单元的维持控制节点产生模块还包括第十四薄膜晶体管和第十五薄膜晶体管;第十四薄膜晶体管的控制端输入第一控制信号,第十四薄膜晶体管的两个通路端分别连接第n级驱动电路单元的维持控制节点和反向扫描控制信号;第十五薄膜晶体管的控制端输入第二控制信号,第十五薄膜晶体管的两个通路端分别连接第n级驱动电路单元的维持控制节点和正向扫描控制信号。

优选地,第n级驱动电路单元的上拉控制模块包括第一薄膜晶体管和第九薄膜晶体管;第一薄膜晶体管的控制端输入第一控制信号,第一薄膜晶体管的两个通路端分别连接正向扫描控制信号和第n级驱动电路单元的上拉控制节点;第九薄膜晶体管的控制端输入第二控制信号,第九薄膜晶体管的两个通路端分别连接反向扫描控制信号和第n级驱动电路单元的上拉控制节点。

优选地,当所述第n级驱动电路单元为首级驱动电路单元时,所述第一控制信号为第一启动信号;当所述第n级驱动电路单元不为首级驱动电路单元时,所述第一控制信号为前级驱动电路单元的栅极扫描信号;

当所述第n级驱动电路单元为尾级驱动电路单元时,所述第二控制信号为第二启动信号;当所述第n级驱动电路单元不为尾级驱动电路单元时,所述第二控制信号为后级驱动电路单元的栅极扫描信号。

优选地,第n级驱动电路单元的上拉控制节点维持模块包括第八薄膜晶体管;第八薄膜晶体管的控制端连接第n级驱动电路单元的维持控制节点,第八薄膜晶体管的两个通路端分别连接第n级驱动电路单元的上拉控制节点和低电平。

优选地,第n级驱动电路单元的上拉模块包括第十薄膜晶体管;第十薄膜晶体管的控制端连接第n级驱动电路单元的维持控制节点,第十薄膜晶体管的两个通路端分别连接第二时钟信号和第n级驱动电路单元的扫描信号线。

优选地,第n级驱动电路单元的输出节点维持模块包括第十一薄膜晶体管;第十一薄膜晶体管的控制端输入第四时钟信号,第十一薄膜晶体管的两个通路端分别连接第n级驱动电路单元的扫描信号线和低电平。

优选地,第n级驱动电路单元还包括清空模块;所述清空模块包括第二薄膜晶体管、第三薄膜晶体管和第十二薄膜晶体管;第二薄膜晶体管的控制端输入清空信号,第二薄膜晶体管的两个通路端分别连接第n级驱动电路单元的上拉控制节点和低电平;第三薄膜晶体管的控制端输入清空信号,第三薄膜晶体管的两个通路端分别连接第n级驱动电路单元的维持控制节点和低电平;第十二薄膜晶体管的控制端输入清空信号,第十二薄膜晶体管的两个通路端分别连接第n级驱动电路单元的扫描信号线和低电平。

优选地,第n级驱动电路单元还包括辅助维持模块,辅助维持模块包括第四薄膜晶体管和第十三薄膜晶体管;第四薄膜晶体管的控制端输入第一启动信号,第四薄膜晶体管的两个通路端分别连接上拉控制节点和低电平;其中,第1、2、3级驱动电路单元中的第四薄膜晶体管的控制端输入低电平;第十三薄膜晶体管的控制端输入第二启动信号,第十三薄膜晶体管的两个通路端分别连接上拉控制节点和低电平;其中,第n-2、n-1、n级驱动电路单元中的第十三薄膜晶体管的控制端输入低电平。

与现有技术相比,本发明能够带来以下至少一项有益效果:

1、在反向扫描、正向扫描时的扫描信号输出后第一个脉冲宽度与预设宽度相同,防止维持控制节点的第一个脉冲宽度变窄,使上拉控制节点维持模块可以立即对上拉控制节点进行间歇性的低电位维持,提高了电路可靠性;

2、可使正扫过程中维持控制节点产生模块中的m6a和m6b只会分别在正扫预充(gn-2输出)和反扫预充(gn+2输出)阶段禁止维持控制节点netbn输出,而不会在扫描信号输出后禁止维持控制节点netbn输出,防止维持控制节点netbn的信号脉冲宽度变窄;

3、能够支持双向扫描,并且薄膜晶体管数量较少,节省了版图空间,有利于缩窄显示面板的边框。

附图说明

下面将以明确易懂的方式,结合附图说明优选实施方式,对本发明予以进一步说明。

图1为一种现有双向扫描栅极驱动电路的电路示意图;

图2为图1所示栅极驱动电路在正向扫描时的驱动波形示意图;

图3为图1所示栅极驱动电路在反向扫描时的驱动波形示意图;

图4为本发明栅极扫描驱动电路一个实施例的架构示意图;

图5为本发明栅极扫描驱动电路另一个实施例的架构示意图;

图6为本发明一种栅极扫描驱动电路的实施例一的电路示意图;

图7为图6所示的电路在正向扫描时的驱动波形示意图;

图8为图6所示的电路在反向扫描时的驱动波形示意图;

图9为本发明一种栅极扫描驱动电路的实施例二的电路示意图;

图10为采用本发明栅极驱动电路的显示装置的结构示意图。

附图标号说明:

1、上拉控制模块,2、上拉模块,3、维持控制节点产生模块,4、上拉控制节点维持模块,5、输出节点维持模块,6、辅助维持模块,7、清空模块;

m1、第一薄膜晶体管,m2、第二薄膜晶体管,m3、第三薄膜晶体管,m5、第五薄膜晶体管,m6、第六薄膜晶体管,m7、第七薄膜晶体管,m8、第八薄膜晶体管,m10、第十薄膜晶体管,m11、第十一薄膜晶体管,m12、第十二薄膜晶体管,m4a、第四薄膜晶体管,m4b、第十三薄膜晶体管,m6a、第十四薄膜晶体管,m6b、第十五薄膜晶体管,c1、自举电容;

gn、第n级驱动电路单元的扫描信号,netan、上拉控制节点,netbn、维持控制节点,vgh、高电平,vss、低电平,ckm-1、第一时钟信号,ckm、第二时钟信号,ckm+1、第三时钟信号,ckm+2、第四时钟信号,gn-2、第n-2级驱动电路单元的扫描信号,gn+2、第n+2级驱动电路单元的扫描信号,

clr、清空重置信号,u2d、正向扫描控制信号,d2u、反向扫描控制信号,gsp1、第一启动信号,gsp3、第二启动信号。

具体实施方式

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对照附图说明本发明的具体实施方式。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图,并获得其他的实施方式。

为使图面简洁,各图中只示意性地表示出了与本发明相关的部分,它们并不代表其作为产品的实际结构。另外,以使图面简洁便于理解,在有些图中具有相同结构或功能的部件,仅示意性地绘示了其中的一个,或仅标出了其中的一个。在本文中,“一个”不仅表示“仅此一个”,也可以表示“多于一个”的情形。

本发明的栅极扫描驱动电路包括n(n>4,且n为正整数)级驱动电路单元,如图4所示,第n级(1≦n≦n,且n为正整数)驱动电路单元包括上拉控制模块1、上拉模块2、维持控制节点产生模块3、上拉控制节点维持模块4以及输出节点维持模块5。

上拉控制模块1、上拉模块2、维持控制节点产生模块3以及上拉控制节点维持模块4相连接于上拉控制节点netan;维持控制节点产生模块3、上拉控制节点维持模块4、输出节点维持模块5均输入低电平vss;上拉模块2和输出节点维持模块5相连接于本级扫描信号线,扫描信号线输出扫描信号gn;维持控制节点产生模块3和上拉控制节点维持模块4相连接于维持控制节点netbn。

每个薄膜晶体管均包括控制端和两个通路端,在以下的实施例中,控制端为栅极,其中一个通路端为源极、另一个通路端为漏极。当给控制端高电平时,源极和漏极通过半导体层连接,此时薄膜晶体管处于开启状态。

需要说明的是,以下实施例所涉及的电路图均为非左右交错式(interlace)驱动架构下的左侧栅极扫描驱动电路或右侧栅极扫描驱动电路,但本发明所述栅极扫描驱动电路的应用不仅限于该方式,可以适用于任意模式的驱动架构,包括非左右交错式双边驱动架构、单边驱动架构等。

在非左右交错式双边驱动架构下,两侧栅极扫描驱动电路采用的时钟信号相同且均为m个,时钟信号表示为ckm(m=1、2、……、m);以下的实施例采用左右交错式驱动架构,单侧栅极扫描驱动电路中时钟信号数量为m个,则双侧总计时钟信号数量为2m个,单侧时钟信号表示为ckm(m=1、3、……、2m-1或者m=2、4、……、2m)。

以下的实施例中选用4个时钟信号ck1、ck3、ck5、ck7,ck1、ck3、ck5、ck7的波形如图7和图8所示,当ck1、ck3、ck5、ck7波形依序产生时,这一时钟信号输入模式称之为时钟信号正序输入;当ck1、ck3、ck5、ck7波形逆序产生时,这一时钟信号输入模式称之为时钟信号逆序输入。应当说明的是,在本发明的基础上选用其他数量和波形的时钟信号及其他时钟信号输入模式的常规功能改进均应落入本发明的保护范围。

本发明一种栅极扫描驱动电路的架构如图4所示,第n级驱动电路单元的维持控制节点产生模块3由正向扫描控制信号u2d和反向扫描控制信号d2u这一对相互反相的信号控制,负责产生维持控制信号来控制维持控制节点netbn。在反向扫描、正向扫描时的扫描信号gn输出后,维持控制节点netbn的第一个信号脉冲宽度与预设宽度a相同,防止维持控制节点netbn的第一个脉冲宽度变窄,使上拉控制节点维持模块4可以立即对上拉控制节点netan进行间歇性的低电位维持,提高了电路可靠性。

上拉控制模块1由正向扫描控制信号u2d和反向扫描控制信号d2u这一对相互反相的信号控制,进行控制正反向扫描的充电和放电。

上拉模块2由上拉控制节点netan进行控制,输入第一时钟信号ckm并连接本级驱动电路单元的扫描信号线,扫描信号线输出扫描信号gn。

上拉控制节点维持模块4受维持控制节点netbn所控制,对上拉控制节点netan进行维持。

输出节点维持模块5负责对第n级驱动电路单元的扫描信号gn进行维持。

优选的,对上述技术方案进行改进,得到改进的方案,一种栅极扫描驱动电路,还包括辅助维持模块6和清空模块7。

辅助维持模块6负责在正扫和反扫画面中,在启动阶段对上拉控制节点netan进行维持。

清空模块7负责在每一帧画面结束后,分别对上拉控制节点netan、维持控制节点netbn和本级扫描信号gn进行清空重置操作。

需要说明的是,本发明中辅助维持模块6和清空模块7是根据实际使用需要增设的功能模块,电路中是否包含上述模块不作限定,同时为了满足实际需要还可以增加其他功能模块,在此基础上的常规功能改进均应落入本发明的保护范围。

基于相同的发明构思,本发明另一种栅极扫描驱动电路的架构如图5所示。图5所示栅极扫描驱动电路在图4所示栅极扫描驱动电路的基础上进行改进,具体改进点在于,第n级驱动电路单元的维持控制节点产生模块3还包括:在正扫过程中第n-2级电路单元输出扫描信号期间禁止维持控制节点输出的第十四薄膜晶体管m6a,和在反扫过程中第n+2级电路单元输出扫描信号期间禁止维持控制节点输出的第十五薄膜晶体管m6b,可以辅助第六薄膜晶体管m6,更有效地防止扫描信号gn错误开启。

本发明的栅极扫描驱动电路能够支持双向扫描;在正向扫描、反向扫描时的扫描信号gn输出后,维持控制节点netbn的第一个信号脉冲宽度与预设宽度a相同,使上拉控制节点维持模块4可以立即对上拉控制节点netan进行间歇性的低电位维持,防止扫描信号gn错误开启,提高了电路可靠性;并且薄膜晶体管数量较少,节省了版图空间,有利于缩窄显示面板的边框。

本发明中每级驱动电路单元的电路结构相同,区别仅在于部分薄膜晶体管输入的信号不同,下面主要对第n(1≦n≦n)级电路结构作详细介绍。

在左右交错式驱动架构中,以下实施例中所称的首级驱动电路单元是指:左侧栅极扫描驱动电路的首级驱动电路单元(第1级驱动电路单元)以及右侧栅极扫描驱动电路的首级驱动电路单元(第2级驱动电路单元);以下实施例中所称的尾级驱动电路单元是指:左侧栅极扫描驱动电路的尾级驱动电路单元(第n-1级驱动电路单元)以及右侧栅极扫描驱动电路的尾级驱动电路单元(第n级驱动电路单元)。

在非左右交错式双边驱动架构中,以下实施例中所称的首级驱动电路单元是指:左侧栅极扫描驱动电路的首级驱动电路单元(第1级驱动电路单元)以及右侧栅极扫描驱动电路的首级驱动电路单元(第1级驱动电路单元);以下实施例中所称的尾级驱动电路单元是指:左侧栅极扫描驱动电路的尾级驱动电路单元(第n级驱动电路单元)以及右侧栅极扫描驱动电路的尾级驱动电路单元(第n级驱动电路单元)。

下面以具体实施例详细介绍本发明。

实施例一:

如图6所示为一种栅极扫描驱动电路的实施例一的电路图,第n级驱动电路单元包括上拉控制模块1、上拉模块2、维持控制节点产生模块3、上拉控制节点维持模块4、输出节点维持模块5以及自举电容c1。

上拉控制模块1、上拉模块2、维持控制节点产生模块3以及上拉控制节点维持模块4相连接于上拉控制节点netan;维持控制节点产生模块3、上拉控制节点维持模块4以及输出节点维持模块5均输入低电平vss;上拉模块2和输出节点维持模块5相连接于本级扫描信号线,扫描信号线输出扫描信号gn;维持控制节点产生模块3和上拉控制节点维持模块4相连接于维持控制节点netbn。

如图6所示,具体的,维持控制节点产生模块3包括第五薄膜晶体管m5、第六薄膜晶体管m6以及第七薄膜晶体管m7。

第五薄膜晶体管m5的控制端输入第一时钟信号ckm-1,第五薄膜晶体管m5的两个通路端分别连接正向扫描控制信号u2d和维持控制节点netbn,第五薄膜晶体管m5在正扫过程中间歇性地给维持控制节点netbn充电,在反扫过程中间歇性地给维持控制节点netbn放电。

第七薄膜晶体管m7的控制端输入第三时钟信号ckm+1,第七薄膜晶体管m7的两个通路端分别连接反向扫描控制信号d2u和维持控制节点netbn,第七薄膜晶体管m7在正扫过程中间歇性地给维持控制节点netbn放电,在反扫过程中间歇性地给维持控制节点netbn充电。

第六薄膜晶体管m6的控制端连接上拉控制节点netan,第六薄膜晶体管m6的两个通路端分别连接维持控制节点netbn和低电平vss,第六薄膜晶体管m6用于在本级电路单元工作期间禁止维持控制节点netbn输出。

其中,在正向扫描时,正向扫描控制信号u2d为高电平信号,反向扫描控制信号d2u为低电平信号;在反向扫描时,正向扫描控制信号u2d为低电平信号,反向扫描控制信号d2u为高电平信号。

如图6所示,具体的,上拉控制模块1包括第一薄膜晶体管m1和第九薄膜晶体管m9。

第一薄膜晶体管m1的控制端输入第一控制信号,第一薄膜晶体管m1的两个通路端分别连接正向扫描控制信号u2d和第n级驱动电路单元的上拉控制节点netan;第一薄膜晶体管m1在正向扫描时对上拉控制节点netan进行充电,在反向扫描时对上拉控制节点netan进行放电。

第九薄膜晶体管m9的控制端输入第二控制信号,第九薄膜晶体管m9的两个通路端分别连接反向扫描控制信号d2u和第n级驱动电路单元的上拉控制节点netan;第九薄膜晶体管m9在正向扫描时对上拉控制节点netan进行放电,在反向扫描时对上拉控制节点netan进行充电。

其中,当所述第n级驱动电路单元为首级驱动电路单元时,所述第一控制信号为第一启动信号gsp1;当所述第n级驱动电路单元不为首级驱动电路单元时,所述第一控制信号为前级驱动电路单元的栅极扫描信号;

当所述第n级驱动电路单元为尾级驱动电路单元时,所述第二控制信号为第二启动信号gsp3;当所述第n级驱动电路单元不为尾级驱动电路单元时,所述第二控制信号为后级驱动电路单元的栅极扫描信号。

具体地,在左右交错式驱动架构中,当n≤2时,第一控制信号为第一启动信号gsp1;当n>2时,第一控制信号为前级驱动电路单元的栅极扫描信号,优选地,为第n-2级驱动电路单元的栅极扫描信号gn-2。当n<n-1时,第二控制信号为后级驱动电路单元的栅极扫描信号,优选地,为第n+2级驱动电路单元的栅极扫描信号gn+2;当n≥n-1时,第二控制信号为第二启动信号gsp3。

在非左右交错式双边驱动架构中,当n=1时,第一控制信号为第一启动信号gsp1;当n>1时,第一控制信号为前级驱动电路单元的栅极扫描信号,优选地,为第n-1级驱动电路单元的栅极扫描信号gn-1。当n<n时,第二控制信号为后级驱动电路单元的栅极扫描信号,优选地,为第n+1级驱动电路单元的栅极扫描信号gn+1;当n=n时,第二控制信号为第二启动信号gsp3。

应当说明的是,在本发明的基础上选用第(n-a)级栅极扫描信号作为前级驱动电路单元的栅极扫描信号、选用第(n+a)级栅极扫描信号作为后级驱动电路单元的栅极扫描信号(a可以根据电路设计和驱动架构来进行设定)的常规功能改进均应落入本发明的保护范围。

栅极扫描驱动电路的扫描方向通过正向扫描控制信号u2d和反向扫描控制信号d2u这一对相互反相的恒压信号进行控制,正向扫描控制信号u2d取高电平、反向扫描控制信号d2u取低电平时进行正向扫描,反之进行反向扫描。

如图6所示,具体的,上拉模块2包括第十薄膜晶体管m10。第十薄膜晶体管m10的控制端连接上拉控制节点netan,第十薄膜晶体管m10的两个通路端分别连接第二时钟信号ckm和本级扫描信号线。第十薄膜晶体管m10用于本级扫描信号gn的输出。

如图6所示,具体的,上拉控制节点维持模块4包括第八薄膜晶体管m8。第八薄膜晶体管m8的控制端连接维持控制节点netbn,第八薄膜晶体管m8的两个通路端分别连接上拉控制节点netan和低电平vss。第八薄膜晶体管m8在维持控制节点netbn的控制下,对上拉控制节点netan进行电位维持。

如图6所示,具体的,输出节点维持模块5包括第十一薄膜晶体管m11。第十一薄膜晶体管m11的控制端输入第四时钟信号ckm+2,第十一薄膜晶体管m11的两个通路端分别连接低电平vss和本级扫描信号线。第十一薄膜晶体管m11用于对本级扫描信号gn进行维持。

如图6所示,具体的,第n级驱动电路单元还包括辅助维持模块6,辅助维持模块6包括第四薄膜晶体管m4a和第十三薄膜晶体管m4b。

第四薄膜晶体管m4a的控制端输入第一启动信号gsp1,第四薄膜晶体管m4a的两个通路端分别连接上拉控制节点netan和低电平vss。其中,第1、2、3级驱动电路单元中的第四薄膜晶体管m4a的控制端输入低电平vss。第四薄膜晶体管m4a用于在正扫画面中,在启动阶段对上拉控制节点netan进行维持。

第十三薄膜晶体管m4b的控制端输入第二启动信号gsp3,第十三薄膜晶体管m4b的两个通路端分别连接上拉控制节点netan和低电平vss。其中,第n-2、n-1、n级驱动电路单元中的第十三薄膜晶体管m4b的控制端输入低电平vss。第十三薄膜晶体管m4b用于在反扫画面中,在启动阶段对上拉控制节点netan进行维持。

如图6所示,第n级驱动电路单元还包括清空模块7,清空模块7包括第二薄膜晶体管m2、第三薄膜晶体管m3和第十二薄膜晶体管m12。

第二薄膜晶体管m2的控制端输入清空信号clr,第二薄膜晶体管m2的两个通路端分别连接低电平vss和上拉控制节点netan,第二薄膜晶体管m2用于在每一帧画面结束后,对上拉控制节点netan进行清空重置操作。

第三薄膜晶体管m3的控制端输入清空信号clr,第三薄膜晶体管m3的两个通路端分别连接低电平vss和维持控制节点netbn,第三薄膜晶体管m3用于在每一帧画面结束后,对维持控制节点netbn进行清空重置操作。

第十二薄膜晶体管m12的控制端输入清空信号clr,第十二薄膜晶体管m12的两个通路端分别连接低电平vss和本级扫描信号线,第十二薄膜晶体管m12用于在每一帧画面结束后,对本级扫描信号gn进行清空重置操作。

如图6所示,自举电容c1连接于上拉控制节点netan和本级扫描信号线之间,用于在作用期间抬升和稳定上拉控制节点netan的电位。

图7为图6所示的电路在正向扫描时的驱动波形示意图:

gsp1是第一启动信号,同时负责在正向扫描时进行启动;

gsp3是第二启动信号,同时负责在反向扫描时进行启动;

ck1、ck2、ck3、ck4是时钟信号,正向扫描时正序输出;

clr是清空重置信号,主要负责在每帧结束以及开关机时对电路内部节点进行电荷清空;

vss是低电平vss,主要负责提供扫描信号gn的低电位;

u2d是正向扫描控制信号,正向扫描时为恒压高电位信号;

d2u是反向扫描控制信号,正向扫描时为恒压低电位信号;

其他所示波形如netan、netbn是电路内部节点的输出波形,gn-2、gn以及gn+2分别为第n级驱动电路单元对应的前级驱动电路单元的扫描信号、本级扫描信号以及后级驱动电路单元的扫描信号的波形。

图8为图6所示的电路在反向扫描时的驱动波形示意图:

gsp1是第一启动信号,同时负责在正向扫描时进行启动;

gsp3是第二启动信号,同时负责在反向扫描时进行启动;

ck1、ck2、ck3、ck4是时钟信号,反向扫描时逆序输出;

clr是清空重置信号,主要负责在每帧结束以及开关机时对电路内部节点进行电荷清空;

vss是低电平vss,主要负责提供扫描信号gn的低电位;

u2d是正向扫描控制信号,反向扫描时为恒压低电位信号;

d2u是反向扫描控制信号,反向扫描时为恒压高电位信号;

其他所示波形如netan、netbn是电路内部节点的输出波形,gn-2、gn以及gn+2分别为第n级驱动电路单元对应的前级驱动电路单元的扫描信号、本级扫描信号以及后级驱动电路单元的扫描信号的波形。

实施例二:

图9为本发明一种栅极扫描驱动电路的实施例二的电路示意图。实施例二是在实施例一的基础上进行改进,具体改进点在于:

维持控制节点产生模块3还包括第十四薄膜晶体管m6a和第十五薄膜晶体管m6b。

第十四薄膜晶体管m6a的控制端输入第一控制信号,第十四薄膜晶体管m6a的两个通路端分别连接第n级驱动电路单元的维持控制节点netbn和反向扫描控制信号d2u。第十四薄膜晶体管m6a用于在正扫过程中第n-2级电路单元工作期间,即正向扫描的预充阶段禁止维持控制节点netbn输出。

第十五薄膜晶体管m6b的控制端输入第二控制信号,第十五膜晶体管m6b的两个通路端分别连接第n级驱动电路单元的维持控制节点netbn和正向扫描控制信号u2d。第十五薄膜晶体管m6b用于在反扫过程中第n+2级电路单元工作期间,即反向扫描的预充阶段禁止维持控制节点netbn输出。

相较现有技术,实施例二的技术方案不仅保持了维持控制节点产生模块3的对称性,适用于具有正反扫功能的栅极扫描驱动电路,同时避免了由对称设计和附带产生的不必要的动作,即第十四薄膜晶体管m6a和第十五薄膜晶体管m6b不会在扫描信号gn输出后(正扫时gn+2处于高电平期间,反扫时为gn-2处于高电平期间)禁止维持控制节点netbn输出,从而不会导致扫描信号gn输出后维持控制节点netbn的第一个脉冲宽度变窄。

本发明还公开了一种液晶显示装置,该液晶显示装置包括上述栅极扫描驱动电路,该栅极扫描驱动电路可以是单边驱动架构、左右交错式驱动架构也可以是非左右交错式双边驱动架构。图10所示为采用集成式栅极驱动电路的液晶显示装置,图中aa区表示显示区域,该液晶显示装置采用左右交错式驱动架构,包括左侧栅极扫描驱动电路、右侧栅极扫描驱动电路以及其他驱动电路。

应当说明的是,上述实施例均可根据需要自由组合。以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1