GOA电路驱动系统及GOA电路驱动方法与显示装置与流程

文档序号:16367648发布日期:2018-12-22 08:31阅读:346来源:国知局
GOA电路驱动系统及GOA电路驱动方法与显示装置与流程

本发明涉及显示技术领域,尤其涉及一种goa电路驱动系统及goa电路驱动方法与显示装置。

背景技术

液晶显示器(liquidcrystaldisplay,lcd)具有机身薄、省电、无辐射等众多优点,得到了广泛的应用。如:液晶电视、移动电话、个人数字助理(pda)、数字相机、计算机屏幕或笔记本电脑屏幕等,在平板显示领域中占主导地位。

现有市场上的液晶显示器大部分为背光型液晶显示器,其包括液晶显示面板及背光模组(backlightmodule)。液晶显示面板的工作原理是在薄膜晶体管阵列基板(thinfilmtransistorarraysubstrate,tftarraysubstrate)与彩色滤光片基板(colorfilter,cf)之间灌入液晶分子,并在两片基板上施加驱动电压来控制液晶分子的旋转方向,以将背光模组的光线折射出来产生画面。

主动式液晶显示器中,每个像素电性连接一个薄膜晶体管(tft),薄膜晶体管的栅极(gate)连接至水平扫描线,源极(source)连接至垂直方向的数据线,漏极(drain)则连接至像素电极。在水平扫描线上施加足够的电压,会使得电性连接至该条水平扫描线上的所有tft打开,从而数据线上的信号电压能够写入像素,控制不同液晶的透光度进而达到控制色彩与亮度的效果。目前主动式液晶显示面板水平扫描线的驱动主要由外接的集成电路板(integratedcircuit,ic)来完成,外接的ic可以控制各级水平扫描线的逐级充电和放电。

而goa技术(gatedriveronarray)即阵列基板行驱动技术,是可以运用液晶显示面板的阵列制程将栅极驱动电路制作在tft阵列基板上,实现对栅极逐行扫描的驱动方式。goa技术能减少外接ic的焊接(bonding)工序,有机会提升产能并降低产品成本,而且可以使液晶显示面板更适合制作窄边框或无边框的显示产品。

如图1所示,为现有的一种goa电路的电路图,该goa电路包括多级goa单元,每一级goa单元均包括上拉控制模块1000、上拉模块2000、下拉模块3000、第一下拉维持模块4000、第二下拉维持模块5000及复位模块6000。设n为正整数,除了第一级及最后一级goa单元外,在第n级goa单元中:所述上拉控制模块1000包括第十一薄膜晶体管t110。所述第十一薄膜晶体管t110的栅极接入第n-1级goa单元的级传信号st(n-1),源极接入第n-1级goa单元的扫描信号g(n-1),漏极电性连接第一节点q(n)。所述上拉模块2000包括第二十一薄膜晶体管t210、第二十二薄膜晶体管t220、及第一电容c10。所述第二十一薄膜晶体管t210的栅极电性连接第一节点q(n),源极接入时钟信号ck,漏极输出扫描信号g(n)。所述第二十二薄膜晶体管t220的栅极电性连接第一节点q(n),源极接入时钟信号ck,漏极输出级传信号st(n)。第一电容c10一端电性连接第一节点q(n),另一端电性连接第二十一薄膜晶体管t210的漏极。所述下拉模块3000包括第三十一薄膜晶体管t310及第四十一薄膜晶体管t410。所述第三十一薄膜晶体管t310的栅极接入第n+1级goa单元的扫描信号g(n+1),源极接入低电位信号vss,漏极电性连接第二十一薄膜晶体管t210的漏极。所述第四十一薄膜晶体管t410的栅极接入第n+1级goa单元的扫描信号g(n+1),源极接入低电位信号vss,漏极电性连接第一节点q(n)。所述第一下拉维持模块4000包括第三十二薄膜晶体管t320、第四十二薄膜晶体管t420、第五十一薄膜晶体管t510、第五十二薄膜晶体管t520、第五十三薄膜晶体管t530及第五十四薄膜晶体管t540。所述第三十二薄膜晶体管t320的栅极电性连接第二节点s(n),源极接入低电位信号vss,漏极电性连接第二十一薄膜晶体管t210的漏极。所述第四十二薄膜晶体管t420的栅极电性连接第二节点s(n),源极接入低电位信号vss,漏极电性连接第一节点q(n)。所述第五十一薄膜晶体管t510的栅极及源极均接入第一低频控制信号lc10,漏极电性连接第五十二薄膜晶体管t520的漏极。所述第五十二薄膜晶体管t520的栅极电性连接第一节点q(n),源极接入低电位信号vss。所述第五十三薄膜晶体管t530的栅极电性连接第五十二薄膜晶体管t520的漏极,源极接入第一低频控制信号lc10,漏极电性连接第二节点s(n)。所述第五十四薄膜晶体管t540的栅极电性连接第一节点q(n),源极接入低电位信号vss,漏极电性连接第二节点s(n)。所述第二下拉维持模块5000包括第三十三薄膜晶体管t330、第四十三薄膜晶体管t430、第六十一薄膜晶体管t610、第六十二薄膜晶体管t620、第六十三薄膜晶体管t630及第六十四薄膜晶体管t640。所述第三十三薄膜晶体管t330的栅极电性连接第三节点p(n),源极接入低电位信号vss,漏极电性连接第二十一薄膜晶体管t210的漏极。所述第四十三薄膜晶体管t430的栅极电性连接第三节点p(n),源极接入低电位信号vss,漏极电性连接第一节点q(n)。所述第六十一薄膜晶体管t610的栅极及源极均接入第二低频控制信号lc20,漏极电性连接第六十二薄膜晶体管t620的漏极。所述第六十二薄膜晶体管t620的栅极电性连接第一节点q(n),源极接入低电位信号vss。所述第六十三薄膜晶体管t630的栅极电性连接第六十二薄膜晶体管t620的漏极,源极接入第二低频控制信号lc20,漏极电性连接第三节点p(n)。所述第六十四薄膜晶体管t640的栅极电性连接第一节点q(n),源极接入低电位信号vss,漏极电性连接第三节点p(n)。所述复位模块6000包括第四十四薄膜晶体管t440。所述第四十四薄膜晶体管t440的栅极接入复位信号reset,源极接入低电位信号vss,漏极电性连接第一节点q(n)。

图1所示的goa电路的工作过程如下:当第n-1级goa单元的级传信号st(n-1)及扫描信号g(n-1)为高电位时,第十一薄膜晶体管t110导通使第一节点q(n)为高电位,控制第二十一薄膜晶体管t210及第二十二薄膜晶体管t220均导通并分别输出与第m条时钟信号ck(m)对应的扫描信号g(n)及级传信号st(n),之后,当第n+1级goa单元的扫描信号g(n+1)为高电位时,第四十一薄膜晶体管t410导通将第一节点q(n)拉低至低电平信号vss的电位,第三十一薄膜晶体管t310导通将扫描信号g(n)拉低至低电位信号vss的电位,第一低频控制信号lc10及第二低频控制信号lc20均为脉冲信号且相位相反,以第一低频控制信号lc10为高电位第二低频控制信号lc20为低电位的时刻为例,在第一节点q(n)为低电位后,第五十二薄膜晶体管t520及第五十四薄膜晶体管t540均截止,高电位的第一低频控制信号lc10控制第五十一薄膜晶体管t510导通,高电位写入第五十三薄膜晶体管t530的栅极控制第五十三薄膜晶体管t530导通,使第二节点s(n)为高电位,控制第三十二薄膜晶体管t320及第四十二薄膜晶体管t420保持导通,将第一节点q(n)及扫描信号g(n)的电压维持在低电压。

图1所示的goa电路的复位模块6000的作用是对第一节点q(n)的电位进行复位,以提升goa电路的抗干扰能力及工作稳定性。现有技术中,一般是在一帧扫描结束后的帧消隐阶段,复位信号reset产生一高电位脉冲控制第四十四薄膜晶体管t440导通对第一节点q(n)的电位进行一次复位驱动。由于显示面板的栅极扫描行数较多,goa电路的goa单元的数量对应较多,如果每一帧结束后所有的goa单元都要将第一节点的电位复位一次,则复位信号reset的功耗较大,会增加采用goa电路的显示面板的逻辑功耗。



技术实现要素:

本发明的目的在于提供一种goa电路的驱动系统,在不影响goa电路工作的前提下降低驱动goa电路的逻辑功耗。

本发明的另一目的在于提供一种goa电路的驱动方法,在不影响goa电路工作的前提下降低驱动goa电路的逻辑功耗。

本发明的又一目的在于提供一种显示装置,驱动逻辑功耗小。

为实现上述目的,本发明首先提供一种goa电路驱动系统,包括时序控制器、与时序控制器电性连接的电平转换模块、与电平转换模块及时序控制器均电性连接的复位控制器以及与电平转换模块电性连接的goa电路;

所述时序控制器向电平转换模块传输初始驱动信号,所述电平转换模块对初始驱动信号进行转换产生转换驱动信号并输出至goa电路;所述复位控制器侦测电平转换模块将转换驱动信号输出至goa电路时相应输出至goa电路的输出电流,当所述输出电流大于一预设值时,复位控制器控制时序控制器向电平转换模块传输具有多个高电位脉冲的初始复位信号,电平转换模块对具有多个高电位脉冲的初始复位信号进行转换产生具有多个高电位脉冲的转换复位信号并传输至goa电路,当所述输出电流小于或等于所述预设值时,复位控制器控制时序控制器向电平转换模块传输低电位的初始复位信号,复位控制器对低电位的初始复位信号进行转换产生低电位的转换复位信号并传输至goa电路。

所述goa电路驱动系统的工作时序包括依次交替的帧扫描阶段及帧消隐阶段,当所述输出电流大于一预设值时,初始复位信号在每一帧消隐阶段均产生一高电位脉冲,转换复位信号在每一帧消隐阶段均产生一高电位脉冲。

所述初始驱动信号包括初始时钟信号、初始低频控制信号及初始起始信号。

所述转换驱动信号包括转换时钟信号、转换低频控制信号及转换起始信号;

所述电平转换模块对初始时钟信号进行转换产生转换时钟信号;所述电平转换模块对初始低频控制信号进行转换产生转换低频控制信号;所述电平转换模块对初始起始信号进行转换产生转换起始信号。

所述转换低频控制信号包括第一转换低频控制信号及第二转换低频控制信号,所述第一转换低频控制信号及第二转换低频控制信号的占空比均为0.5,且所述第一转换低频控制信号及第二转换低频控制信号的相位相反;

所述转换时钟信号包括第一条转换时钟信号及第二条转换时钟信号,所述第一条转换时钟信号及第二条转换时钟信号的占空比均为0.5,且前一条转换时钟信号的下降沿到来时后一条转换时钟信号的上升沿到来。

所述goa电路包括多级goa单元,每一级goa单元均包括上拉控制模块、上拉模块、下拉模块、第一下拉维持模块、第二下拉维持模块及复位模块;

设n为正整数,除了第一级及最后一级goa单元外,在第n级goa单元中:

所述上拉控制模块接入第n-1级goa单元的级传信号和第n-1级goa单元的扫描信号,并电性连接第一节点,用于根据第n-1级goa单元的级传信号及第n-1级goa单元的扫描信号上拉第一节点的电位;

所述上拉模块接入第m条转换时钟信号并电性连接第一节点,用于在第一节点的电位控制下输出与第m条时钟信号对应的扫描信号和级传信号,其中,m为1或2;

所述下拉模块接入第n+1级goa单元的扫描信号,并电性连接第一节点及上拉模块,用于根据第n+1级goa单元的扫描信号下拉第一节点及扫描信号的电位;

所述第一下拉维持模块接入第一转换低频控制信号及低电位信号,并电性连接第一节点,用于在第一转换低频控制信号为高电位时,在下拉模块下拉第一节点的电位后将扫描信号和第一节点的电位维持在低电位信号的电位;

所述第二下拉维持模块接入第二转换低频控制信号及低电位信号,并电性连接第一节点,用于在第二转换低频控制信号为高电位时,在下拉模块下拉第一节点的电位后将扫描信号和第一节点的电位维持在低电位信号的电位;

所述复位模块接入转换复位信号及低电位信号,并电性连接第一节点,用于在转换复位信号为高电位时将第一节点的电位复位至低电位信号的电位。

除了第一级及最后一级goa单元外,在第n级goa单元中:所述上拉控制模块包括第十一薄膜晶体管;所述第十一薄膜晶体管的栅极接入第n-1级goa单元的级传信号,源极接入第n-1级goa单元的扫描信号,漏极电性连接第一节点;所述上拉模块包括第二十一薄膜晶体管、第二十二薄膜晶体管、及第一电容;述第二十一薄膜晶体管的栅极电性连接第一节点,源极接入第m条转换时钟信号,漏极输出扫描信号;所述第二十二薄膜晶体管的栅极电性连接第一节点,源极接入第m条转换时钟信号,漏极输出级传信号;第一电容一端电性连接第一节点,另一端电性连接第二十一薄膜晶体管的漏极;所述下拉模块包括第三十一薄膜晶体管及第四十一薄膜晶体管;所述第三十一薄膜晶体管的栅极接入第n+1级goa单元的扫描信号,源极接入低电位信号,漏极电性连接第二十一薄膜晶体管的漏极;所述第四十一薄膜晶体管的栅极接入第n+1级goa单元的扫描信号,源极接入低电位信号,漏极电性连接第一节点;所述第一下拉维持模块包括第三十二薄膜晶体管、第四十二薄膜晶体管、第五十一薄膜晶体管、第五十二薄膜晶体管、第五十三薄膜晶体管及第五十四薄膜晶体管;所述第三十二薄膜晶体管的栅极电性连接第二节点,源极接入低电位信号,漏极电性连接第二十一薄膜晶体管的漏极;所述第四十二薄膜晶体管的栅极电性连接第二节点,源极接入低电位信号,漏极电性连接第一节点;所述第五十一薄膜晶体管的栅极及源极均接入第一转换低频控制信号,漏极电性连接第五十二薄膜晶体管的漏极;所述第五十二薄膜晶体管的栅极电性连接第一节点,源极接入低电位信号;所述第五十三薄膜晶体管的栅极电性连接第五十二薄膜晶体管的漏极,源极接入第一转换低频控制信号,漏极电性连接第二节点;所述第五十四薄膜晶体管栅极电性连接第一节点,源极接入低电位信号,漏极电性连接第二节点;所述第二下拉维持模块包括第三十三薄膜晶体管、第四十三薄膜晶体管、第六十一薄膜晶体管、第六十二薄膜晶体管、第六十三薄膜晶体管及第六十四薄膜晶体管;所述第三十三薄膜晶体管的栅极电性连接第三节点,源极接入低电位信号,漏极电性连接第二十一薄膜晶体管的漏极;所述第四十三薄膜晶体管的栅极电性连接第三节点,源极接入低电位信号,漏极电性连接第一节点;所述第六十一薄膜晶体管的栅极及源极均接入第二转换低频控制信号,漏极电性连接第六十二薄膜晶体管的漏极;所述第六十二薄膜晶体管的栅极电性连接第一节点,源极接入低电位信号;所述第六十三薄膜晶体管的栅极电性连接第六十二薄膜晶体管的漏极,源极接入第二转换低频控制信号,漏极电性连接第三节点;所述第六十四薄膜晶体管的栅极电性连接第一节点,源极接入低电位信号,漏极电性连接第三节点。

所述复位模块包括第四十四薄膜晶体管;所述第四十四薄膜晶体管的栅极接入转换复位信号,源极接入低电位信号,漏极电性连接第一节点。

本发明还提供一种goa电路驱动方法,应用于上述goa电路驱动系统,包括如下步骤:

步骤s1、所述时序控制器向电平转换模块传输初始驱动信号;

步骤s2、所述电平转换模块对初始驱动信号进行转换产生转换驱动信号并输出至goa电路;

步骤s3、所述复位控制器侦测电平转换模块将转换驱动信号输出至goa电路时相应输出至goa电路的输出电流,当所述输出电流大于一预设值时,复位控制器控制时序控制器向电平转换模块传输具有多个高电位脉冲的初始复位信号,电平转换模块对具有多个高电位脉冲的初始复位信号进行转换产生具有多个高电位脉冲的转换复位信号并传输至goa电路,当所述输出电流小于或等于所述预设值时,复位控制器控制时序控制器向电平转换模块传输低电位的初始复位信号,复位控制器对低电位的初始复位信号进行转换产生低电位的转换复位信号并传输至goa电路。

本发明还提供一种显示装置,包括上述goa电路驱动系统。

本发明的有益效果:本发明的goa电路驱动系统通过复位控制器侦测电平转换模块将转换驱动信号输出至goa电路时相应输出至goa电路的输出电流,当输出电流大于一预设值时,复位控制器控制时序控制器向电平转换模块传输具有多个高电位脉冲的初始复位信号并经由电平转换模块转换后输出至goa电路,否则复位控制器控制时序控制器向电平转换模块传输低电位的初始复位信号并经由电平转换模块转换后输出至goa电路,从而在不影响goa电路工作的前提下降低驱动goa电路的逻辑功耗。本发明的goa电路的驱动方法在不影响goa电路工作的前提下降低驱动goa电路的逻辑功耗。本发明的显示装置的驱动逻辑功耗小。

附图说明

为了能更进一步了解本发明的特征以及技术内容,请参阅以下有关本发明的详细说明与附图,然而附图仅提供参考与说明用,并非用来对本发明加以限制。

附图中,

图1为现有的一种goa电路的电路图;

图2为本发明的goa电路驱动系统的结构示意图;

图3为本发明的goa电路驱动系统的goa电路的电路图;

图4为本发明的goa电路驱动系统的goa电路的驱动时序图;

图5为本发明的goa电路驱动方法的流程图。

具体实施方式

为更进一步阐述本发明所采取的技术手段及其效果,以下结合本发明的优选实施例及其附图进行详细描述。

请参阅图2,本发明提供一种goa电路驱动系统,包括时序控制器10、与时序控制器10电性连接的电平转换模块20、与电平转换模块20及时序控制器10均电性连接的复位控制器30以及与电平转换模块20电性连接的goa电路40。

所述时序控制器10向电平转换模块20传输初始驱动信号,所述电平转换模块20对初始驱动信号进行转换产生转换驱动信号并输出至goa电路40;所述复位控制器30侦测电平转换模块20将转换驱动信号输出至goa电路40时相应输出至goa电路40的输出电流,当所述输出电流大于一预设值时,复位控制器30控制时序控制器10向电平转换模块20传输具有多个高电位脉冲的初始复位信号,电平转换模块20对具有多个高电位脉冲的初始复位信号进行转换产生具有多个高电位脉冲的转换复位信号reset并传输至goa电路40,当所述输出电流小于或等于所述预设值时,复位控制器30控制时序控制器10向电平转换模块20传输低电位的初始复位信号,复位控制器30对低电位的初始复位信号进行转换产生低电位的转换复位信号reset并传输至goa电路40。

具体地,所述goa电路驱动系统的工作时序包括依次交替的帧扫描阶段及帧消隐阶段,当所述输出电流大于一预设值时,初始复位信号在每一帧消隐阶段均产生一高电位脉冲,转换复位信号reset在每一帧消隐阶段均产生一高电位脉冲。

具体地,所述初始驱动信号包括初始时钟信号、初始低频控制信号及初始起始信号。所述转换驱动信号包括转换时钟信号、转换低频控制信号及转换起始信号。所述电平转换模块20对初始时钟信号进行转换产生转换时钟信号。所述电平转换模块20对初始低频控制信号进行转换产生转换低频控制信号。所述电平转换模块20对初始起始信号进行转换产生转换起始信号。

具体地,所述电平转换模块20对初始驱动信号及初始复位信号进行转换,使转换产生的转换驱动信号及转换复位信号reset的电位满足goa电路40的控制需求。

具体地,所述初始低频控制信号包括第一初始低频控制信号及第二初始低频控制信号,所述第一初始低频控制信号及第二初始低频控制信号的占空比均为0.5,且所述第一初始低频控制信号及第二初始低频控制信号的相位相反。对应的,所述转换低频控制信号包括第一转换低频控制信号lc1及第二转换低频控制信号lc2,所述第一转换低频控制信号lc1及第二转换低频控制信号lc2的占空比均为0.5,且所述第一转换低频控制信号lc1及第二转换低频控制信号lc2的相位相反。所述电平转换模块20对第一初始低频控制信号进行转换产生第一转换低频控制信号lc1,所述电平转换模块20对第二初始低频控制信号进行转换产生第二转换低频控制信号lc2。

所述初始时钟信号包括第一条初始时钟信号及第二条初始时钟信号,所述第一条初始时钟信号及第二条初始时钟信号的占空比均为0.5,且前一条初始时钟信号的下降沿到来时后一条初始时钟信号的上升沿到来。对应的,请参阅图4,所述转换时钟信号包括第一条转换时钟信号ck1及第二条转换时钟信号ck2,所述第一条转换时钟信号ck1及第二条转换时钟信号ck2的占空比均为0.5,且前一条转换时钟信号的下降沿到来时后一条转换时钟信号的上升沿到来。所述电平转换模块20对第一条初始时钟信号进行转换产生第一条转换时钟信号ck1,所述电平转换模块20对第二初始时钟信号进行转换产生第二转换时钟信号ck2。

进一步地,请结合图3,在本发明的一优选实施例中,所述goa电路40包括多级goa单元,每一级goa单元均包括上拉控制模块100、上拉模块200、下拉模块300、第一下拉维持模块400、第二下拉维持模块500及复位模块600。

设n为正整数,除了第一级及最后一级goa单元外,在第n级goa单元中:

所述上拉控制模块100接入第n-1级goa单元的级传信号st(n-1)和第n-1级goa单元的扫描信号g(n-1),并电性连接第一节点q(n),用于根据第n-1级goa单元的级传信号st(n-1)及第n-1级goa单元的扫描信号g(n-1)上拉第一节点q(n)的电位。

所述上拉模块200接入第m条转换时钟信号ck(m)并电性连接第一节点q(n),用于在第一节点q(n)的电位控制下输出与第m条时钟信号ck(m)对应的扫描信号g(n)和级传信号st(n),其中,m为1或2。

所述下拉模块300接入第n+1级goa单元的扫描信号g(n+1),并电性连接第一节点q(n)及上拉模块200,用于根据第n+1级goa单元的扫描信号g(n+1)下拉第一节点q(n)及扫描信号g(n)的电位。

所述第一下拉维持模块400接入第一转换低频控制信号lc1及低电位信号vss,并电性连接第一节点q(n),用于在第一转换低频控制信号lc1为高电位时,在下拉模块300下拉第一节点q(n)的电位后将扫描信号g(n)和第一节点q(n)的电位维持在低电位信号vss的电位。

所述第二下拉维持模块500接入第二转换低频控制信号lc2及低电位信号vss,并电性连接第一节点q(n),用于在第二转换低频控制信号lc2为高电位时,在下拉模块300下拉第一节点q(n)的电位后将扫描信号g(n)和第一节点q(n)的电位维持在低电位信号vss的电位。

所述复位模块600接入转换复位信号reset及低电位信号vss,并电性连接第一节点q(n),用于在转换复位信号reset为高电位时将第一节点q(n)的电位复位至低电位信号vss的电位。

具体地,在图3所示的实施例中,除了第一级及最后一级goa单元外,在第n级goa单元中:所述上拉控制模块100包括第十一薄膜晶体管t11。所述第十一薄膜晶体管t11的栅极接入第n-1级goa单元的级传信号st(n-1),源极接入第n-1级goa单元的扫描信号g(n-1),漏极电性连接第一节点q(n)。所述上拉模块200包括第二十一薄膜晶体管t21、第二十二薄膜晶体管t22、及第一电容c1。所述第二十一薄膜晶体管t21的栅极电性连接第一节点q(n),源极接入第m条转换时钟信号ck(m),漏极输出扫描信号g(n)。所述第二十二薄膜晶体管t22的栅极电性连接第一节点q(n),源极接入第m条转换时钟信号ck(m),漏极输出级传信号st(n)。第一电容c1一端电性连接第一节点q(n),另一端电性连接第二十一薄膜晶体管t21的漏极。所述下拉模块300包括第三十一薄膜晶体管t31及第四十一薄膜晶体管t41。所述第三十一薄膜晶体管t31的栅极接入第n+1级goa单元的扫描信号g(n+1),源极接入低电位信号vss,漏极电性连接第二十一薄膜晶体管t21的漏极。所述第四十一薄膜晶体管t41的栅极接入第n+1级goa单元的扫描信号g(n+1),源极接入低电位信号vss,漏极电性连接第一节点q(n)。所述第一下拉维持模块400包括第三十二薄膜晶体管t32、第四十二薄膜晶体管t42、第五十一薄膜晶体管t51、第五十二薄膜晶体管t52、第五十三薄膜晶体管t53及第五十四薄膜晶体管t54。所述第三十二薄膜晶体管t32的栅极电性连接第二节点s(n),源极接入低电位信号vss,漏极电性连接第二十一薄膜晶体管t21的漏极。所述第四十二薄膜晶体管t42的栅极电性连接第二节点s(n),源极接入低电位信号vss,漏极电性连接第一节点q(n)。所述第五十一薄膜晶体管t51的栅极及源极均接入第一转换低频控制信号lc1,漏极电性连接第五十二薄膜晶体管t52的漏极。所述第五十二薄膜晶体管t52的栅极电性连接第一节点q(n),源极接入低电位信号vss。所述第五十三薄膜晶体管t53的栅极电性连接第五十二薄膜晶体管t52的漏极,源极接入第一转换低频控制信号lc1,漏极电性连接第二节点s(n)。所述第五十四薄膜晶体管t54的栅极电性连接第一节点q(n),源极接入低电位信号vss,漏极电性连接第二节点s(n)。所述第二下拉维持模块500包括第三十三薄膜晶体管t33、第四十三薄膜晶体管t43、第六十一薄膜晶体管t61、第六十二薄膜晶体管t62、第六十三薄膜晶体管t63及第六十四薄膜晶体管t64。所述第三十三薄膜晶体管t33的栅极电性连接第三节点p(n),源极接入低电位信号vss,漏极电性连接第二十一薄膜晶体管t21的漏极。所述第四十三薄膜晶体管t43的栅极电性连接第三节点p(n),源极接入低电位信号vss,漏极电性连接第一节点q(n)。所述第六十一薄膜晶体管t61的栅极及源极均接入第二转换低频控制信号lc2,漏极电性连接第六十二薄膜晶体管t62的漏极。所述第六十二薄膜晶体管t62的栅极电性连接第一节点q(n),源极接入低电位信号vss。所述第六十三薄膜晶体管t63的栅极电性连接第六十二薄膜晶体管t62的漏极,源极接入第二转换低频控制信号lc2,漏极电性连接第三节点p(n)。所述第六十四薄膜晶体管t64的栅极电性连接第一节点q(n),源极接入低电位信号vss,漏极电性连接第三节点p(n)。所述复位模块600包括第四十四薄膜晶体管t44。所述第四十四薄膜晶体管t44的栅极接入转换复位信号reset,源极接入低电位信号vss,漏极电性连接第一节点q(n)。

进一步地,第一级goa单元与除第一级及最后一级goa单元以外的第n级goa单元的结构类似,区别在于,第一级goa单元的第十一薄膜晶体管t11的栅极及源极均接入转换起始信号。最后一级goa单元与除第一级及最后一级goa单元以外的第n级goa单元的结构类似,区别在于,最后一级goa单元的第四十一薄膜晶体管t41的栅极及第三十一薄膜晶体管t31的栅极接入转换起始信号。

以图3及图4所示的实施例为例,本发明的goa电路驱动系统的goa电路40的工作过程如下:当第n-1级goa单元的级传信号st(n-1)及扫描信号g(n-1)为高电位时,第十一薄膜晶体管t11导通使第一节点q(n)为高电位,控制第二十一薄膜晶体管t21及第二十二薄膜晶体管t22均导通并分别输出与第m条转换时钟信号ck(m)对应的扫描信号g(n)及级传信号st(n),之后,当第n+1级goa单元的扫描信号g(n+1)为高电位时,第四十一薄膜晶体管t41导通将第一节点q(n)拉低至低电位信号vss的电位,第三十一薄膜晶体管t31导通将扫描信号g(n)拉低至低电位信号vss的电位,由于第一转换低频控制信号lc1及第二转换低频控制信号lc2均为脉冲信号且相位相反,以第一转换低频控制信号lc1为高电位第二转换低频控制信号lc2为低电位的时刻为例,在第一节点q(n)为低电位后,第五十二薄膜晶体管t52及第五十四薄膜晶体管t54均截止,高电位的第一转换低频控制信号lc1控制第五十一薄膜晶体管t51导通,高电位写入第五十三薄膜晶体管t53的栅极控制第五十三薄膜晶体管t53导通,使第二节点s(n)为高电位,控制第三十二薄膜晶体管t32及第四十二薄膜晶体管t42保持导通,将第一节点q(n)及扫描信号g(n)的电压维持在低电压。

需要说明的是,本发明的goa电路驱动系统通过利用复位控制器30侦测电平转换模块20将转换驱动信号输出至goa电路40时相应输出至goa电路40的输出电流,当输出电流大于预设值时,表示goa电路40干扰较强,此时开启复位功能,复位控制器30控制时序控制器10向电平转换模块20传输具有多个高电位脉冲的初始复位信号并经由电平转换模块20转换后输出至goa电路40,当输出电路小于或等于预设值时,表示goa电路40干扰较弱,此时关闭复位功能,复位控制器30控制时序控制器10向电平转换模块20传输低电位的初始复位信号并经由电平转换模块20转换后输出至goa电路40,从而在不影响goa电路40工作的前提下降低驱动goa电路的逻辑功耗。

基于同一发明构思,请参阅图5,本发明还提供一种goa电路驱动方法,应用于上述goa电路驱动系统。在此不再对goa电路驱动系统的结构做重复性描述。所述goa电路驱动方法包括如下步骤:

步骤s1、所述时序控制器10向电平转换模块20传输初始驱动信号。

步骤s2、所述电平转换模块20对初始驱动信号进行转换产生转换驱动信号并输出至goa电路40。

步骤s3、所述复位控制器30侦测电平转换模块20将转换驱动信号输出至goa电路40时相应输出至goa电路40的输出电流,当所述输出电流大于一预设值时,复位控制器30控制时序控制器10向电平转换模块20传输具有多个高电位脉冲的初始复位信号,电平转换模块20对具有多个高电位脉冲的初始复位信号进行转换产生具有多个高电位脉冲的转换复位信号reset并传输至goa电路40,当所述输出电流小于或等于所述预设值时,复位控制器30控制时序控制器10向电平转换模块20传输低电位的初始复位信号,复位控制器30对低电位的初始复位信号进行转换产生低电位的转换复位信号reset并传输至goa电路40。

需要说明的是,本发明的goa电路驱动方法通过利用复位控制器30侦测电平转换模块20将转换驱动信号输出至goa电路40时相应输出至goa电路40的输出电流,当输出电流大于预设值时,表示goa电路40干扰较强,此时开启复位功能,复位控制器30控制时序控制器10向电平转换模块20传输具有多个高电位脉冲的初始复位信号并经由电平转换模块20转换后输出至goa电路40,当输出电路小于或等于预设值时,表示goa电路40干扰较弱,此时关闭复位功能,复位控制器30控制时序控制器10向电平转换模块20传输低电位的初始复位信号并经由电平转换模块20转换后输出至goa电路40,从而在不影响goa电路40工作的前提下降低驱动goa电路的逻辑功耗。

基于同一发明构思,本发明还提供一种显示装置,包括上述的goa电路驱动系统,在此不再对goa电路驱动系统进行重复性描述。

需要说明的是,本发明的显示装置通过利用复位控制器30侦测电平转换模块20将转换驱动信号输出至goa电路40时相应输出至goa电路40的输出电流,当输出电流大于预设值时,表示goa电路40干扰较强,此时开启复位功能,复位控制器30控制时序控制器10向电平转换模块20传输具有多个高电位脉冲的初始复位信号并经由电平转换模块20转换后输出至goa电路40,当输出电路小于或等于预设值时,表示goa电路40干扰较弱,此时关闭复位功能,复位控制器30控制时序控制器10向电平转换模块20传输低电位的初始复位信号并经由电平转换模块20转换后输出至goa电路40,从而在不影响goa电路40工作的前提下降低驱动goa电路的逻辑功耗。

综上所述,本发明的goa电路驱动系统通过复位控制器侦测电平转换模块将转换驱动信号输出至goa电路时相应输出至goa电路的输出电流,当输出电流大于一预设值时,复位控制器控制时序控制器向电平转换模块传输具有多个高电位脉冲的初始复位信号并经由电平转换模块转换后输出至goa电路,否则复位控制器控制时序控制器向电平转换模块传输低电位的初始复位信号并经由电平转换模块转换后输出至goa电路,从而在不影响goa电路工作的前提下降低驱动goa电路的逻辑功耗。本发明的goa电路的驱动方法在不影响goa电路工作的前提下降低驱动goa电路的逻辑功耗。本发明的显示装置的驱动逻辑功耗小。

以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明权利要求的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1