一种屏幕模组及电子设备的制作方法

文档序号:20154039发布日期:2020-03-24 20:23阅读:243来源:国知局
一种屏幕模组及电子设备的制作方法

本发明实施例涉及电子电路技术领域,具体涉及一种屏幕模组及电子设备。



背景技术:

如何提高电子设备的屏占比使其在相同外形尺寸的情况下具有更大的屏幕面积一直是业界的研究热点。目前,主流的有源矩阵有机发光二极管(activematrixorganiclightemittingdiode,amoled)显示屏的屏幕驱动芯片(displaydriveric,ddic)电路设置在电子设备正面的下边框位置,ddic电路从显示屏底部出线。然而,上述方式限制了电子设备屏占比的进一步提升,因此,业界提出将ddic电路设置在电子设备屏幕两侧边框的位置。此时,ddic电路的输出通道通过行列线的行线分别连接屏幕像素阵列的行,因此,屏幕像素阵列的行数必须与ddic电路的输出通道的数目相同。然而,由于目前现有的ddic电路最大的通道数量只有2000通道,以致限制了屏幕像素阵列的行数,从而导致屏幕分辨率下降。



技术实现要素:

本发明实施例公开了一种屏幕模组及电子设备,用于提高屏幕分辨率。

第一方面公开一种屏幕模组,该屏幕模组可以包括屏幕像素阵列、行列线、ddic电路、栅极驱动器阵列(gatedriveronarray,goa)电路、开关电路和使能信号电路,ddic电路和开关电路设置在电子设备的屏幕侧边的非显示区域,goa电路设置在电子设备的上边缘和/或下边缘的非显示区域,ddic电路包括n个输出通道,屏幕像素阵列包括2n行,开关电路包括2n个开关,n为大于1的整数;ddic电路的每个输出通道分别连接开关电路中两个开关的输入端,开关电路中每个开关的输出端分别连接行列线中的一根行线,goa电路连接行列线中的列线,使能信号电路连接开关电路,屏幕像素阵列连接行列线;使能信号电路产生使能信号并发送给开关电路;ddic电路输出显示数据,并将显示数据发送给开关电路;开关电路根据使能信号控制连接ddic电路中同一输出通道的两个开关交替工作,并将显示数据通过行列线中的行线发送给屏幕像素阵列;goa电路依次选通屏幕像素阵列中每列像素;屏幕像素阵列显示显示数据。由于屏幕像素阵列的行数可以为ddic电路的输出通道的数目的两倍,增加了屏幕像素阵列的行数,从而可以提高屏幕分辨率。

在一个实施例中,电子设备的屏幕可以包括上下两个子屏幕,开关电路中连接ddic电路中同一输出通道的两个开关分别连接行列线中属于上子屏幕的一根行线和属于下子屏幕的一根行线,可以使属于上子屏幕和下子屏幕的像素交替选通,保证屏幕像素阵列显示显示数据,增加了屏幕像素阵列的行数,从而可以提高屏幕分辨率。

在一个实施例中,使能信号电路包括触发器,触发器连接开关电路,可以在扫完一个子屏幕后,自动触发以便将开关拨到另一个子屏幕的数据通道,开始另一个子屏幕的扫描。

在一个实施例中,开关电路中连接ddic电路中同一输出通道的两个开关分别连接行列线中一根奇数行线和一根偶数行线,可以使属于奇数行和偶数行的像素交替选通,保证屏幕像素阵列显示显示数据,增加了屏幕像素阵列的行数,从而可以提高屏幕分辨率。

在一个实施例中,使能信号电路可以包括二分频器,二分频器分别连接ddic电路、goa电路和开关电路,用于将ddic电路的时钟信号进行二分频,将二分频后的时钟信号作为开关电路的使能信号,并将二分频后的时钟信号作为goa电路的时钟信号,可以保证ddic电路、开关电路和goa电路同步工作。

在一个实施例中,开关电路可以包括两个开关子电路,两个开关子电路中的每个开关子电路包括n个开关,ddic电路的每个输出通道分别连接两个开关子电路中的每个开关子电路中的一个开关,可以根据使能信号控制两个开关子电路交替工作,以便两个开关子电路控制的行的像素交替选通。

在一个实施例中,goa电路可以包括两个goa子电路,两个goa子电路中的一个goa子电路设置在电子设备的上边缘的非显示区域,另一个goa子电路设置在电子设备的下边缘的非显示区域,这个goa子电路负责依次选通屏幕像素阵列中上半子屏幕的每列像素,该另一个goa子电路负责依次选通屏幕像素阵列中下半子屏幕的每列像素,一个goa子电路只负责半个屏幕的像素的选通,可以提高驱动能力,保证显示效果。

在一个实施例中,两个开关子电路中的一个开关子电路中的开关分别连接行列线中属于上子屏幕的行线,两个开关子电路中的另一个开关子电路中的开关分别连接行列线中属于下子屏幕的行线,可以直接通过控制两个开关子电路的导通与关断控制上下子屏幕的像素的选通。

在一个实施例中,这个goa子电路的输出端分别连接另一个goa子电路的输入端和使能信号电路的输入端,这个goa子电路包括m+1个移位寄存器,另一个goa子电路包括m个移位寄存器,可以在半个屏幕的像素全部选通完之后,保证另半个屏幕的像素能够交替选通,从而保证整个屏幕的像素能够交替选通。m为行列线的列线的数目。

在一个实施例中,两个开关子电路中的一个开关子电路中的开关分别连接行列线中的奇数行线,两个开关子电路中的另一个开关子电路中的开关分别连接行列线中的偶数行线,可以直接通过控制两个开关子电路的导通与关断控制偶数行和奇数行像素的选通。

在一个实施例中,两个goa子电路中连接同一列线的输出端连接,可以保证屏幕像素阵列中属于同一列的像素点能够同时选通。

在一个实施例中,屏幕像素阵列和开关电路制作在同一基板上。

在一个实施例中,开关电路包括的开关为薄膜晶体管(thinfilmtransistor,tft)。

第二方面,本申请公开了一种电子设备,该电子设备包括处理器和第一方面或第一方面的任一实施例所公开的屏幕模组,处理器用于向屏幕模组中的ddic电路发送显示数据。

第三方面,本申请公开了一种ddic电路,该ddic电路具有执行第一方面以及第一方面各实施例中的ddic电路的功能。

附图说明

图1是本发明实施例公开的一种屏幕模组的结构示意图;

图2是本发明实施例公开的另一种屏幕模组的结构示意图;

图3是本发明实施例公开的又一种屏幕模组的结构示意图;

图4是本发明实施例公开的一种按照上下屏幕扫描的示意图;

图5是本发明实施例公开的又一种屏幕模组的结构示意图;

图6是本发明实施例公开的一种按照奇偶行线扫描的示意图;

图7是本发明实施例公开的又一种屏幕模组的结构示意图;

图8是本发明实施例公开的一种屏幕模组的平面示意图;

图9是本发明实施例公开的一种电子设备的结构示意图。

具体实施方式

本发明实施例公开了一种屏幕模组及电子设备,用于提高屏幕分辨率。以下通过各实施例进行详细说明。

请参阅图1,图1是本发明实施例公开的一种屏幕模组的结构示意图。如图1,该屏幕模组可以包括屏幕像素阵列1、行列线2、ddic电路3、goa电路4、开关电路5和使能信号电路6,其中:

ddic电路3和开关电路5设置在电子设备的屏幕侧边的非显示区域,goa电路4设置在电子设备的上边缘和/或下边缘的非显示区域,ddic电路3包括n个输出通道,屏幕像素阵列1包括2n行,开关电路5包括2n个开关,n为大于1的整数;

ddic电路3的每个输出通道分别连接开关电路5中两个开关的输入端,开关电路5中每个开关的输出端分别连接行列线2中的一根行线,goa电路4连接行列线2中的列线,使能信号电路6连接开关电路5,屏幕像素阵列1连接行列线2;

使能信号电路6,用于产生使能信号并发送给开关电路5;

ddic电路3,用于输出显示数据,并将显示数据发送给开关电路5;

开关电路5,用于根据使能信号控制连接ddic电路3中同一输出通道的两个开关交替工作,并将显示数据通过行列线2中的行线发送给屏幕像素阵列1;

goa电路4,用于依次选通屏幕像素阵列1中每列像素;

屏幕像素阵列1,用于显示该显示数据。

本实施例中,行列线2中的行线连接屏幕像素阵列1中同一行的像素点,行列线2中的列线连接屏幕像素阵列1中同一列的像素点。使能信号电路6产生使能信号,并将使能信号发送给开关电路5;ddic电路3输出显示数据,并将显示数据发送给开关电路5;开关电路5根据使能信号控制连接ddic电路3中同一输出通道的两个开关交替工作,以便选通屏幕像素阵列中每行像素,例如:当使能信号为高电平时两个开关中的一个开关工作,当使能信号为低电平时,两个开关中的另一个开关工作,并将显示数据通过行列线2中的行线发送给屏幕像素阵列1;goa电路4依次选通屏幕像素阵列1中每列像素;屏幕像素阵列1显示该显示数据。其中,行列线中的行线可以为数据线,行列线中的列线可以为扫描控制线。

基于上述实施例,请参阅图2,图2是本发明实施例公开的另一种屏幕模组的结构示意图。其中,图2所示的屏幕模组是由图1所示的屏幕模组优化得到的。其中:

电子设备的屏幕可以包括上下两个子屏幕,开关电路5中连接ddic电路3中同一输出通道的两个开关分别连接行列线2中属于上子屏幕的一根行线和属于下子屏幕的一根行线。

作为一种可能的实施方式,使能信号电路6可以包括触发器,触发器连接开关电路5。

作为一种可能的实施方式,开关电路5可以包括两个开关子电路,两个开关子电路中的每个开关子电路包括n个开关,ddic电路3的每个输出通道分别连接两个开关子电路中的每个开关子电路中的一个开关;

开关电路5用于根据使能信号控制连接ddic电路3中同一输出通道的两个开关交替工作时,具体用于:

根据使能信号控制两个开关子电路交替工作。

作为一种可能的实施方式,goa电路4可以包括两个goa子电路,两个goa子电路中的一个goa子电路41可以设置在电子设备的上边缘的非显示区域,另一个goa子电路42可以设置在电子设备的下边缘的非显示区域,这个goa子电路41负责依次选通屏幕像素阵列中上半子屏幕的每列像素,另一个goa子电路42负责依次选通屏幕像素阵列中下半子屏幕的每列像素。

作为一种可能的实施方式,goa电路4可以包括两个goa子电路,两个goa子电路中的一个goa子电路41可以设置在电子设备的下边缘的非显示区域,另一个goa子电路42可以设置在电子设备的上边缘的非显示区域,这个goa子电路41负责依次选通屏幕像素阵列中下半子屏幕的每列像素,另一个goa子电路42负责依次选通屏幕像素阵列中上半子屏幕的每列像素。

作为一种可能的实施方式,两个开关子电路中的一个开关子电路51中的开关分别连接行列线2中属于上子屏幕的行线,两个开关子电路中的另一个开关子电路52中的开关分别连接行列线2中属于下子屏幕的行线。

作为一种可能的实施方式,这个goa子电路41的输出端分别连接另一个goa子电路42的输入端和使能信号电路6的输入端,这个goa子电路41包括m+1个移位寄存器,另一个goa子电路42包括m个移位寄存器,m为行列线的列线的数目。

作为一种可能的实施方式,屏幕像素阵列1和开关电路5制作在同一基板上。

作为一种可能的实施方式,开关电路5包括的开关为tft。

本实施例中,当开关电路包括两个开关子电路时,ddic输出的每个数据线为y走线。当goa电路包括两个goa子电路时,两个goa子电路分别设置在电子设备的上边缘的非显示区域和电子设备的下边缘的非显示区域。当先扫描上半屏幕后扫描下半屏幕时,设置在电子设备的上边缘的goa子电路包括m+1个移位寄存器,设置在电子设备的下边缘的goa子电路包括m个移位寄存器,两个goa子电路通过级联方式进行连接,由包括m+1个移位寄存器的goa子电路的输出连接包括m个移位寄存器的goa子电路,同时包括m+1个移位寄存器的goa子电路的输出连接使能信号电路。由于第m+1个移位寄存器不用扫描屏幕,因此,不需要连接在行列线中任何列线上,它用于预留一个时钟周期的时间进行两个开关子电路的切换。

本实施例中,当开关电路包括两个开关子电路,goa电路包括两个goa子电路时,触发器的数据输入端固定连接高电平,触发器的复位端连接ddic电路的时钟输出端,触发器的第一输出端连接第一开关子电路,触发器的第二输出端连接第二开关子电路,当触发器的第一输出端为高电平时,第一开关子电路工作,第一开关子电路选通连接的行线,将来自ddic电路的显示数据发送给屏幕像素阵列,同时对应的goa子电路依次选通连接的列线,以便屏幕像素阵列显示该显示数据。当goa子电路选通完所有的列线之后,第m+1个移位寄存器输出高电平,使触发器发生翻转,此时,触发器的第二输出端为高电平,第二开关子电路工作,第二开关子电路选通连接的行线,将来自ddic电路的显示数据发送给屏幕像素阵列,同时对应的goa子电路依次选通连接的列线,当goa子电路选通完所有的列线时,ddic电路产生复位信号对触发器进行复位,即触发器的第一输出端由低电平切换为为高电平,触发器的第二输出端由高电平为低电平,开始下一个周期的扫描。请参阅图4,图4是本发明实施例公开的一种按照上下屏幕扫描的示意图。如图4所示,s1为触发器的第一输出端,s2为触发器的第二输出端,当s1为高电平时,第一开关子电路工作,当s2为高电平时,第二开关子电路工作。请参阅图5,图5是本发明实施例公开的又一种屏幕模组的结构示意图。其中,图5为图4对应的屏幕模组。如图5所示,s1连接第一开关子电路,s2连接第二开关子电路,goa电路包括goa1和goa2两个子电路,goa1中的第m+1个移位寄存器的输出分别连接goa2的输入端和触发器。其中,ddic电路的时钟信号的输出端直接连接goa电路的时钟信号输入端,ddic电路的时钟信号的输出端可以连接触发器的输入端,可以是直接连接,也可以是间接连接,可见,由ddic电路为使能信号电路、开关电路和goa电路直接或间接的提供控制信号,控制使能信号电路、开关电路和goa电路的工作。

基于上述各实施例,请参阅图3,图3是本发明实施例公开的又一种屏幕模组的结构示意图。其中,图3所示的屏幕模组是由图1所示的屏幕模组优化得到的。其中:

开关电路5中连接ddic电路3中同一输出通道的两个开关分别连接行列线2中一根奇数行线和一根偶数行线。

作为一种可能的实施方式,使能信号电路6可以包括二分频器,二分频器分别连接ddic电路3、goa电路4和开关电路5,用于将ddic电路3的时钟信号进行二分频,将二分频后的时钟信号作为开关电路5的使能信号,并将二分频后的时钟信号作为goa电路4的时钟信号。

本实施例中,二分频器可以将ddic电路3的时钟信号进行二分频作为开关电路5的使能信号和goa电路4的时钟信号,可见,由ddic电路3为使能信号电路6、开关电路5和goa电路4直接或间接的提供控制信号,控制使能信号电路6、开关电路5和goa电路4的工作。

作为一种可能的实施方式,开关电路5可以包括两个开关子电路,两个开关子电路中的每个开关子电路包括n个开关,ddic电路3的每个输出通道分别连接两个开关子电路中的每个开关子电路中的一个开关;

开关电路5根据使能信号控制连接ddic电路中同一输出通道的两个开关交替工作包括:

根据使能信号控制两个开关子电路交替工作。

作为一种可能的实施方式,goa电路4可以包括两个goa子电路,两个goa子电路中的一个goa子电路41可以设置在电子设备的上边缘的非显示区域,另一个goa子电路42可以设置在电子设备的下边缘的非显示区域,这个goa子电路41负责依次选通屏幕像素阵列中上半子屏幕的每列像素,另一个goa子电路42负责依次选通屏幕像素阵列中下半子屏幕的每列像素。

作为一种可能的实施方式,两个开关子电路中的一个开关子电路51中的开关分别连接行列线中的奇数行线,两个开关子电路中的另一个开关子电路52中的开关分别连接行列线中的偶数行线。

作为一种可能的实施方式,两个开关子电路中的一个开关子电路51中的开关分别连接行列线中的偶数行线,两个开关子电路中的另一个开关子电路52中的开关分别连接行列线中的奇数行线。

作为一种可能的实施方式,两个goa子电路中连接同一列线的输出端连接。

作为一种可能的实施方式,屏幕像素阵列1和开关电路5制作在同一基板上。

作为一种可能的实施方式,开关电路5包括的开关为tft。

本实施例中,当开关电路包括两个开关子电路时,ddic输出的每个数据线为y走线。当goa电路包括两个goa子电路时,两个goa子电路分别设置在电子设备的上边缘的非显示区域和电子设备的下边缘的非显示区域。两个goa子电路均包括m个移位寄存器,两个goa子电路,可以避免列线扫描时由于走线过长而引起衰减。

本实施例中,当开关电路包括两个开关子电路,goa电路包括两个goa子电路时,二分频器的第一输出端连接第一开关子电路,二分频器的第二输出端连接第二开关子电路。二分频器可以包括两个触发器,这两个触发器收尾相连,它们的初始值可以分别为0和1,一个触发器的输出端连接第一开关子电路,另一个触发器的输出端连接第二开关子电路。二分频器也可以只包括一个触发器,只要将输入端d和反向输出端/q相连即可,正向输出端q连接第一开关子电路,反向输出端/q连接第二开关子电路。当第一开关子电路的使能信号为高电平时,第一开关子电路工作,第一开关子电路选通连接的行线,将来自ddic电路的显示数据发送给屏幕像素阵列,同时两个goa子电路同步依次选通连接的列线。当第二开关子电路的使能信号为高电平时,第二开关子电路工作,第二开关子电路选通连接的行线,将来自ddic电路的显示数据发送给屏幕像素阵列,同时两个goa子电路同步依次选通连接的列线,以便屏幕像素阵列显示该显示数据。请参阅图6,图6是本发明实施例公开的一种按照奇偶行线扫描的示意图。如图6所示,s1为二分频器的第一输出端,s2为二分频器的第二输出端,当s1为高电平时,第一开关子电路工作,当s2为高电平时,第二开关子电路工作。请参阅图7,图7是本发明实施例公开的又一种屏幕模组的结构示意图。其中,图7为图6对应的屏幕模组。如图7所示,s1连接第一开关子电路,第一开关子电路连接奇数行线,s2连接第二开关子电路,第二开关子电路连接偶数行线,goa电路包括goa1和goa2两个子电路,二分频器包括两个触发器。

基于上述各实施例,请参阅图8,图8是本发明实施例公开的一种屏幕模组的平面示意图。如图8所示,ddic电路和两个开关子电路设置在电子设备的右侧边的非显示区域,两个goa子电路分别设置在电子设备的上边缘个下边缘的非显示区域。

基于上述各实施例,请参阅图9,图9是本发明实施例公开的一种电子设备的结构示意图。如图9所示,该电子设备可以包括处理器、存储器、显示屏、摄像头、音频模块、通信模块和传感器,处理器分别与存储器、显示屏、摄像头、音频模块、通信模块和传感器连接。存储器可以为只读存储器(readonlymemory,rom),也可以随机存储器(randomaccessmemory,ram),用于存储处理器运行所需的程序代码和数据。显示屏包括上述公开的屏幕模组,用于对外呈现用户界面。摄像头,用于拍摄照片。音频模块可以为麦克风,也可以扬声器,用于播放或接收音频信号。通信模块为无线通信模块,可以包括wifi、蓝牙、全球定位系统(globalpositioningsystem,gps)等。传感器可以包括加速度传感器、陀螺仪、环境光传感器、距离传感器、指纹传感器等,用来检测手机的姿态、周围环境等。其中,处理器与屏幕模组中的ddic电路连接,用于向ddic电路发送显示数据。

以上所述的具体实施方式,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施方式而已,并不用于限定本发明的保护范围,凡在本发明的技术方案的基础之上,所做的任何修改、等同替换、改进等,均应包括在本发明的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1