显示面板、显示装置和显示面板的驱动方法与流程

文档序号:19660178发布日期:2020-01-10 20:56阅读:309来源:国知局
显示面板、显示装置和显示面板的驱动方法与流程

【技术领域】

本发明涉及显示技术领域,尤其涉及一种显示面板、显示装置和显示面板的驱动方法。



背景技术:

在显示技术中,有机发光显示面板(organiclightemittingdiode,oled)以其轻薄、主动发光、快响应速度、广视角、色彩丰富及高亮度、低功耗、耐高低温等众多优点而被业界公认为是继液晶显示器(liquidcrystaldisplay,lcd)之后的第三代显示技术。

图1是现有技术中有机发光显示面板的发光原理示意图。

如图1所示,在显示面板中,有机发光二极管的发光亮度与发光时间负相关。有机发光二极管依次经过第一发光时段t1和第二发光时段t2。有机发光二极管在第一发光时段t1中的发光亮度大幅衰减。有机发光二极管在第二发光时段t2中的发光亮度小幅衰减。显示面板在出厂之前经过老化阶段,有机发光二极管经历第一发光时段t1,发光亮度大幅衰减。显示面板在出厂之后经过显示阶段,有机发光二极管经历第二发光时段t2,发光亮度小幅衰减。这就避免显示面板在显示阶段中的显示亮度巨变导致显示面板的显示效果很差。但是,显示面板在老化阶段中的电源信号大于显示面板在显示阶段中的电源信号。显示面板在老化阶段中的电源信号的压降很大。显示面板在老化阶段中顶部区域和底部区域的发光亮度不均匀。



技术实现要素:

为了解决上述技术问题,本发明提供一种显示面板、显示装置和显示面板的驱动方法。

第一方面,本发明提供一种显示面板,包括:

多个移位寄存器,第一开关单元,第二开关单元,第一时钟信号线,第二时钟信号线,第三时钟信号线以及第四时钟信号线;

所述移位寄存器包括相邻的第一移位寄存器和第二移位寄存器;

所述第一移位寄存器包括第一时钟信号端和第二时钟信号端;

所述第二移位寄存器包括第三时钟信号端和第四时钟信号端;

所述第一开关单元包括第一连接端、第二连接端、第三连接端;

所述第二开关单元包括第四连接端、第五连接端、第六连接端;

所述第一时钟信号线电连接所述第四连接端,所述第二时钟信号线电连接所述第五连接端,所述第三时钟信号线电连接所述第一连接端,所述第四时钟信号线电连接所述第二连接端,所述第一时钟信号端和所述第四时钟信号端分别电连接一个所述第一开关单元的所述第三连接端,所述第二时钟信号端和所述第三时钟信号端分别电连接一个所述第二开关单元的所述第六连接端;

所述第一时钟信号线的电阻小于所述第二时钟信号线的电阻,所述第三时钟信号线的电阻小于所述第四时钟信号线的电阻。

可选地,在显示阶段中,所述第一时钟信号线通过不同的所述第二开关单元分别与所述第二时钟信号端以及所述第三时钟信号端导通,所述第二时钟信号线分别与所述第二时钟信号端以及所述第三时钟信号端之间截止,所述第三时钟信号线通过不同的所述第一开关单元分别与所述第一时钟信号端以及所述第四时钟信号端导通,所述第四时钟信号线分别与所述第一时钟信号端以及所述第四时钟信号端之间截止。

可选地,在老化阶段中,所述第二时钟信号线通过不同的所述第二开关单元分别与所述第二时钟信号端以及所述第三时钟信号端导通,所述第一时钟信号线分别与所述第二时钟信号端以及所述第三时钟信号端之间截止,所述第四时钟信号线通过不同的所述第一开关单元分别与所述第一时钟信号端以及所述第四时钟信号端导通,所述第三时钟信号线分别与所述第一时钟信号端以及所述第四时钟信号端之间截止。

可选地,所述第一时钟信号线的电阻与所述第二时钟信号线的电阻之比大于等于1∶20并且小于等于1∶2,所述第三时钟信号线的电阻与所述第四时钟信号线的电阻之比大于等于1∶20并且小于等于1∶2。

可选地,所述显示面板还包括:

第一开关信号线和第二开关信号线;

所述第一开关单元包括第一开关晶体管和第二开关晶体管;

所述第一开关晶体管的控制电极与所述第一开关信号线电连接,所述第一开关晶体管的第一电极与所述第三时钟信号线电连接,所述第一开关晶体管的第二电极与所述第三连接端电连接;

所述第二开关晶体管的控制电极与所述第二开关信号线电连接,所述第二开关晶体管的第一电极与所述第四时钟信号线电连接,所述第二开关晶体管的第二电极与所述第三连接端电连接。

可选地,所述第二开关单元包括第三开关晶体管和第四开关晶体管;

所述第三开关晶体管的控制电极与所述第一开关信号线电连接,所述第三开关晶体管的第一电极与所述第一时钟信号线电连接,所述第三开关晶体管的第二电极与所述第六连接端电连接;

所述第四开关晶体管的控制电极与所述第二开关信号线电连接,所述第四开关晶体管的第一电极与所述第二时钟信号线电连接,所述第四开关晶体管的第二电极与所述第六连接端电连接。

可选地,在显示阶段中,所述第一开关信号线控制所述第一开关晶体管和所述第三开关晶体管开启,所述第二开关信号线控制所述第二开关晶体管和所述第四开关晶体管关闭。

可选地,在老化阶段中,所述第二开关信号线控制所述第二开关晶体管和所述第四开关晶体管开启,所述第一开关信号线控制所述第一开关晶体管和所述第三开关晶体管关闭。

可选地,所述显示面板包括:

多个像素电路;

所述像素电路包括驱动晶体管、第一初始化晶体管、第二初始化晶体管、第一数据写入晶体管、第二数据写入晶体管、第一发光控制晶体管、第二发光控制晶体管、存储电容器、有机发光二极管、第一扫描端、第二扫描端、发射端、参考端、数据端、第一电源端;

所述移位寄存器与所述第一扫描端和所述第二扫描端电连接;

所述第一初始化晶体管的控制电极电连接所述第一扫描端,所述第一初始化晶体管的第一电极电连接所述驱动晶体管的控制电极,所述第一初始化晶体管的第二电极电连接所述参考端;

所述第二初始化晶体管的控制电极电连接所述第一扫描端,所述第二初始化晶体管的第一电极电连接所述有机发光二极管,所述第二初始化晶体管的第二电极电连接所述参考端;

所述第一数据写入晶体管的控制电极电连接所述第二扫描端,所述第一数据写入晶体管的第一电极电连接所述驱动晶体管的第一电极,所述第一数据写入晶体管的第二电极电连接所述数据端;

所述第二数据写入晶体管的控制电极电连接所述第二扫描端,所述第二数据写入晶体管的第一电极电连接所述驱动晶体管的控制电极,所述第二数据写入晶体管的第二电极电连接所述驱动晶体管的第二电极;

所述第一发光控制晶体管的控制电极电连接所述发射端,所述第一发光控制晶体管的第一电极电连接所述驱动晶体管的第一电极,所述第一发光控制晶体管的第二电极电连接所述第一电源端;

所述第二发光控制晶体管的控制电极电连接所述发射端,所述第二发光控制晶体管的第一电极电连接所述驱动晶体管的第二电极,所述第二发光控制晶体管的第二电极电连接所述有机发光二极管;

所述存储电容器的第一电极电连接所述驱动晶体管的控制电极,所述存储电容器的第二电极电连接所述第一电源端。

第二方面,基于同一发明构思,本发明提供一种显示装置,包括所述显示面板。

第三方面,基于同一发明构思,本发明提供一种显示面板的驱动方法,所述显示面板包括:

多个移位寄存器,第一开关单元,第二开关单元,第一时钟信号线,第二时钟信号线,第三时钟信号线以及第四时钟信号线;

所述移位寄存器包括相邻的第一移位寄存器和第二移位寄存器;

所述第一移位寄存器包括第一时钟信号端和第二时钟信号端;

所述第二移位寄存器包括第三时钟信号端和第四时钟信号端;

所述第一开关单元包括第一连接端、第二连接端、第三连接端;

所述第二开关单元包括第四连接端、第五连接端、第六连接端;

所述第一时钟信号线电连接所述第四连接端,所述第二时钟信号线电连接所述第五连接端,所述第三时钟信号线电连接所述第一连接端,所述第四时钟信号线电连接所述第二连接端,所述第一时钟信号端和所述第四时钟信号端分别电连接一个所述第一开关单元的所述第三连接端,所述第二时钟信号端和所述第三时钟信号端分别电连接一个所述第二开关单元的所述第六连接端;

所述第一时钟信号线的电阻小于所述第二时钟信号线的电阻,所述第三时钟信号线的电阻小于所述第四时钟信号线的电阻;

所述显示面板的驱动方法包括老化阶段和显示阶段;

在所述老化阶段中,所述第二时钟信号线通过不同的所述第二开关单元分别与所述第二时钟信号端以及所述第三时钟信号端导通,所述第一时钟信号线分别与所述第二时钟信号端以及所述第三时钟信号端之间截止,所述第四时钟信号线通过不同的所述第一开关单元分别与所述第一时钟信号端以及所述第四时钟信号端导通,所述第三时钟信号线分别与所述第一时钟信号端以及所述第四时钟信号端之间截止;

在所述显示阶段中,所述第一时钟信号线通过不同的所述第二开关单元分别与所述第二时钟信号端以及所述第三时钟信号端导通,所述第二时钟信号线分别与所述第二时钟信号端以及所述第三时钟信号端之间截止,所述第三时钟信号线通过不同的所述第一开关单元分别与所述第一时钟信号端以及所述第四时钟信号端导通,所述第四时钟信号线分别与所述第一时钟信号端以及所述第四时钟信号端之间截止。

可选地,在所述显示面板的驱动方法中,所述显示面板还包括:

第一开关信号线和第二开关信号线;

所述第一开关单元包括第一开关晶体管和第二开关晶体管;

所述第一开关晶体管的控制电极与所述第一开关信号线电连接,所述第一开关晶体管的第一电极与所述第三时钟信号线电连接,所述第一开关晶体管的第二电极与所述第三连接端电连接;

所述第二开关晶体管的控制电极与所述第二开关信号线电连接,所述第二开关晶体管的第一电极与所述第四时钟信号线电连接,所述第二开关晶体管的第二电极与所述第三连接端电连接;

所述第二开关单元包括第三开关晶体管和第四开关晶体管;

所述第三开关晶体管的控制电极与所述第一开关信号线电连接,所述第三开关晶体管的第一电极与所述第一时钟信号线电连接,所述第三开关晶体管的第二电极与所述第六连接端电连接;

所述第四开关晶体管的控制电极与所述第二开关信号线电连接,所述第四开关晶体管的第一电极与所述第二时钟信号线电连接,所述第四开关晶体管的第二电极与所述第六连接端电连接;

在所述老化阶段中,所述第二开关信号线控制所述第二开关晶体管和所述第四开关晶体管开启,所述第一开关信号线控制所述第一开关晶体管和所述第三开关晶体管关闭;

在所述显示阶段中,所述第一开关信号线控制所述第一开关晶体管和所述第三开关晶体管开启,所述第二开关信号线控制所述第二开关晶体管和所述第四开关晶体管关闭。

在本发明中,显示面板中驱动芯片的第一电源信号是可变的。显示阶段的第一电源信号小于老化阶段的第一电源信号。在显示阶段中,顶部区域中第奇数行像素电路的数据写入时间与底部区域中第奇数行像素电路的数据写入时间之比大于等于97%并且小于100%。顶部区域中第奇数行像素电路的补偿电位与底部区域中第奇数行像素电路的补偿电位之比大于等于97%并且小于100%。同时,顶部区域中像素电路的第一电源电位与底部区域中像素电路的第一电源电位之比大于等于97%并且小于100%。这样,顶部区域中第奇数行像素电路的第一电源电位与补偿电位之差与底部区域中第奇数行像素电路的第一电源电位与补偿电位之差之比大于等于97%并且小于100%。因此,顶部区域中第奇数行像素电路的驱动电流与底部区域中第奇数行像素电路的驱动电流之比大于等于97%并且小于100%。同理,顶部区域中第偶数行像素电路的驱动电流与底部区域中第偶数行像素电路的驱动电流之比大于等于97%并且小于100%。在老化阶段中,顶部区域中第奇数行像素电路的数据写入时间与底部区域中第奇数行像素电路的数据写入时间之比小于97%。顶部区域中第奇数行像素电路的补偿电位与底部区域中第奇数行像素电路的补偿电位之比小于97%。同时,顶部区域中像素电路的第一电源电位与底部区域中像素电路的第一电源电位之比小于97%。这样,顶部区域中第奇数行像素电路的第一电源电位与补偿电位之差与底部区域中第奇数行像素电路的第一电源电位与补偿电位之差之比大于等于97%并且小于100%。因此,顶部区域中第奇数行像素电路的驱动电流与底部区域中第奇数行像素电路的驱动电流之比大于等于97%并且小于100%。同理,顶部区域中第偶数行像素电路的驱动电流与底部区域中第偶数行像素电路的驱动电流之比大于等于97%并且小于100%。于是,在老化阶段和显示阶段中,显示面板中顶部区域和底部区域的发光亮度均匀。

【附图说明】

为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。

图1是现有技术中显示面板的发光原理示意图;

图2是本发明实施例一种显示面板的结构示意图;

图3是本发明实施例一种显示面板中边框区的结构示意图;

图4是本发明实施例一种显示面板的结构示意图;

图5是本发明实施例一种显示面板中第一时钟信号线和第三时钟信号线的信号示意图;

图6是本发明实施例一种显示面板中第二时钟信号线和第四时钟信号线的信号示意图;

图7是本发明实施例一种显示面板中扫描驱动电路的结构示意图;

图8是本发明实施例一种显示面板中扫描驱动电路的时序示意图;

图9是本发明实施例一种显示面板中像素电路的结构示意图;

图10是本发明实施例一种显示面板中像素电路的时序示意图;

图11是本发明实施例另一种显示面板中边框区的结构示意图;

图12是本发明实施例一种显示装置的结构示意图;

图13是本发明实施例一种显示面板的驱动方法的流程示意图;

图14是本发明实施例另一种显示面板的驱动方法的流程示意图。

【具体实施方式】

为了更好的理解本发明的技术方案,下面结合附图对本发明实施例进行详细描述。

应当明确,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。

在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。

应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,a和/或b,可以表示:单独存在a,同时存在a和b,单独存在b这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。

应当理解,尽管在本发明实施例中可能采用术语第一、第二等来描述装置,但这些装置不应限于这些术语。这些术语仅用来将装置彼此区分开。例如,在不脱离本发明实施例范围的情况下,第一装置也可以被称为第二装置,类似地,第二装置也可以被称为第一装置。

在本发明中,晶体管的控制电极为栅极。晶体管的第一电极为源极。晶体管的第二电极为漏极。晶体管为p型晶体管,或者为n型晶体管。p型晶体管的导通电位为低电位,p型晶体管的截止电位为高电位。n型晶体管的导通电位为高电位,n型晶体管的截止电位为低电位。这里仅以p型晶体管为例说明。

本发明提供一种显示面板、显示装置和显示面板的驱动方法。

图2是本发明实施例一种显示面板的结构示意图。

如图2所示,显示面板200包括显示区aa和边框区na。边框区na围绕显示区aa。显示区aa包括多行像素电路pd、多条第一电源线pl。单行像素电路pd在水平方向o1上延伸。单条第一电源线pl在水平方向o2上延伸。边框区na还可以包括扫描驱动电路sd、发射驱动电路ed、驱动芯片ic。其中,扫描驱动电路sd、发射驱动电路ed可以位于左右边框区。驱动芯片ic可以位于下边框区。驱动芯片ic电连接第一电源线pl。第一电源线pl电连接像素电路pd。驱动芯片ic的第一电源信号vp通过第一电源线pl传到像素电路pd。驱动芯片ic电连接扫描驱动电路sd、发射驱动电路ed。扫描驱动电路sd、发射驱动电路ed分别通过扫描信号线sl、发射信号线el电连接像素电路pd。驱动芯片ic的扫描信号、发射信号分别通过扫描驱动电路sd和扫描信号线sl、发射驱动电路ed和发射信号线el传到像素电路pd。

如图2所示,扫描驱动电路sd包括级联的移位寄存器vsr。可选的,第n级移位寄存器vsr电连接第n行和第n+1行像素电路pd,n为正整数。例如,第1级移位寄存器vsr电连接第1行和第2行像素电路pd。第2级移位寄存器vsr电连接第2行和第3行像素电路pd。其余以此类推。

图3是本发明实施例一种显示面板中边框区的结构示意图。

如图3所示,在显示面板200的边框区na中,显示面板200包括:多个移位寄存器vsr,第一开关单元sw1,第二开关单元sw2,第一时钟信号线ckl1,第二时钟信号线ckl2,第三时钟信号线ckl3以及第四时钟信号线ckl4;移位寄存器vsr包括相邻的第一移位寄存器vsr1和第二移位寄存器vsr2;第一移位寄存器vsr1包括第一时钟信号端ck1和第二时钟信号端ck2;第二移位寄存器vsr2包括第三时钟信号端ck3和第四时钟信号端ck4;第一开关单元sw1包括第一连接端swc1、第二连接端swc2、第三连接端swc3;第二开关单元sw2包括第四连接端swc4、第五连接端swc5、第六连接端swc6;第一时钟信号线ckl1电连接第四连接端swc4,第二时钟信号线ckl2电连接第五连接端swc5,第三时钟信号线ckl3电连接第一连接端swc1,第四时钟信号线ckl4电连接第二连接端swc2,第一时钟信号端ck1和第四时钟信号端ck4分别电连接一个第一开关单元sw1的第三连接端swc3,第二时钟信号端ck2和第三时钟信号端ck3分别电连接一个第二开关单元sw2的第六连接端swc6;第一时钟信号线ckl1的电阻小于第二时钟信号线ckl2的电阻,第三时钟信号线ckl3的电阻小于第四时钟信号线ckl4的电阻。

在本发明实施例中,在第一移位寄存器vsr1中,第一时钟信号端ck1和第二时钟信号端ck2用作信号输入端,第一时钟信号端ck1和第二时钟信号端ck2分别接受两个信号。同时,第一移位寄存器vsr1还包括信号输出端,第二时钟信号端ck2的信号可以传到信号输出端。这样,第一移位寄存器vsr1可以工作。在第二移位寄存器vsr2中,第三时钟信号端ck3和第四时钟信号端ck4用作信号输入端,第三时钟信号端ck3和第四时钟信号端ck4分别接受两个信号。同时,第二移位寄存器vsr2还包括信号输出端,第四时钟信号端ck4的信号可以传到信号输出端。这样,第二移位寄存器vsr2可以工作。第一移位寄存器vsr1、第二移位寄存器vsr2、第一时钟信号端ck1、第二时钟信号端ck2、第三时钟信号端ck3和第四时钟信号端ck4的详细原理参见后文中涉及图7、8的描述。

在本发明实施例中,第一时钟信号线ckl1的电阻小于第二时钟信号线ckl2的电阻,第三时钟信号线ckl3的电阻小于第四时钟信号线ckl4的电阻。第一时钟信号线ckl1的信号在显示阶段中传到第二时钟信号端ck2。第二时钟信号线ckl2的信号在老化阶段中传到第二时钟信号端ck2。第三时钟信号线ckl3的信号在显示阶段中传到第四时钟信号端ck4。第四时钟信号线ckl4的信号在老化阶段中传到第四时钟信号端ck4。这就可以解决显示面板200的顶部区域和底部区域在老化阶段和显示阶段时发光亮度不均匀的问题。其中的详细原理参见后文中涉及图4至10的描述。

如图2、3所示,在扫描驱动电路sd中,第奇数级移位寄存器vsr为第一移位寄存器vsr1。它的第一时钟信号端ck1电连接一个第一开关单元sw1的第三连接端swc3。它的第二时钟信号端ck2电连接一个第二开关单元sw2的第六连接端swc6。第偶数级移位寄存器vsr为第二移位寄存器vsr2。它的第四时钟信号端ck4电连接另一个第一开关单元sw1的第三连接端swc3。它的第三时钟信号端ck3电连接另一个第二开关单元sw2的第六连接端swc6。任一第一开关单元sw1实现第三连接端swc3与第一连接端swc1导通,或者实现第三连接端swc3与第二连接端swc2导通。它的第一连接端swc1电连接第三时钟信号线ckl3,它的第二连接端swc2电连接第四时钟信号线ckl4。任一第二开关单元sw2实现第六连接端swc6与第四连接端swc4导通,或者实现第六连接端swc6与第五连接端swc5导通。它的第四连接端swc4电连接第一时钟信号线ckl1,它的第五连接端swc5电连接第二时钟信号线ckl2。第一时钟信号线ckl1、第二时钟信号线ckl2、第三时钟信号线ckl3、第四时钟信号线ckl4分别电连接驱动芯片ic。驱动芯片ic的扫描信号通过第一时钟信号线ckl1或者第二时钟信号线ckl2,通过第二开关单元sw2,传到第一移位寄存器vsr1的第二时钟信号端ck2或者第二移位寄存器vsr2的第三时钟信号端ck3。驱动芯片ic的扫描信号通过第三时钟信号线ckl3或者第四时钟信号线ckl4,通过第一开关单元sw1,传到第一移位寄存器vsr1的第一时钟信号端ck1或者第二移位寄存器vsr2的第四时钟信号端ck4。

图4是本发明实施例一种显示面板的结构示意图;图5是本发明实施例一种显示面板中第一时钟信号线和第三时钟信号线的信号示意图;图6是本发明实施例一种显示面板中第二时钟信号线和第四时钟信号线的信号示意图。

如图2至6所示,显示面板200包括顶部区域ta和底部区域ba。顶部区域ta远离驱动芯片ic,底部区域ba靠近驱动芯片ic。第一时钟信号线ckl1、第二时钟信号线ckl2、第三时钟信号线ckl3、第四时钟信号线ckl4在垂直方向上延伸,从底部区域ba到顶部区域ta。因为驱动芯片ic到底部区域ba中第一时钟信号线ckl1、第二时钟信号线ckl2、第三时钟信号线ckl3、第四时钟信号线ckl4的距离很短,所以驱动芯片ic与底部区域ba中第一时钟信号线ckl1、第二时钟信号线ckl2、第三时钟信号线ckl3、第四时钟信号线ckl4之间的电阻很小。于是,在底部区域ba中第一时钟信号线ckl1、第二时钟信号线ckl2、第三时钟信号线ckl3、第四时钟信号线ckl4的信号中,从高电位到低电位的下降沿的时间很短,从低电位到高电位的上升沿的时间很短。第一时钟信号线ckl1的电阻小于第二时钟信号线ckl2的电阻。虽然驱动芯片ic到顶部区域ta中第一时钟信号线ckl1的距离很长,但是第一时钟信号线ckl1的电阻很小。于是,在顶部区域ta中第一时钟信号线ckl1的信号中,从高电位到低电位的下降沿的时间很短,从低电位到高电位的上升沿的时间很短。驱动芯片ic到顶部区域ta中第二时钟信号线ckl2的距离很长,并且第二时钟信号线ckl2的电阻很大。于是,在顶部区域ta中第二时钟信号线ckl2的信号中,从高电位到低电位的下降沿的时间很长,从低电位到高电位的上升沿的时间很长。顶部区域ta中第一时钟信号线ckl1上下降沿的时间与底部区域ba中第一时钟信号线ckl1上下降沿的时间之比小于105%。顶部区域ta中第一时钟信号线ckl1上上升沿的时间与底部区域ba中第一时钟信号线ckl1上上升沿的时间之比小于105%。顶部区域ta中第二时钟信号线ckl2上下降沿的时间与底部区域ba中第二时钟信号线ckl2上下降沿的时间之比大于105%。顶部区域ta中第二时钟信号线ckl2上上升沿的时间与底部区域ba中第二时钟信号线ckl2上上升沿的时间之比大于105%。这样,顶部区域ta中第一时钟信号线ckl1上低电位的占空比r与底部区域ba中第一时钟信号线ckl1上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第二时钟信号线ckl2上低电位的占空比r与底部区域ba中第二时钟信号线ckl2上低电位的占空比r之比小于97%。第三时钟信号线ckl3的电阻小于第四时钟信号线ckl4的电阻。虽然驱动芯片ic到顶部区域ta中第三时钟信号线ckl3的距离很长,但是第三时钟信号线ckl3的电阻很小。于是,在顶部区域ta中第三时钟信号线ckl3的信号中,从高电位到低电位的下降沿的时间很短,从低电位到高电位的上升沿的时间很短。驱动芯片ic到顶部区域ta中第四时钟信号线ckl4的距离很长,并且第四时钟信号线ckl4的电阻很大。于是,在顶部区域ta中第四时钟信号线ckl4的信号中,从高电位到低电位的下降沿的时间很长,从低电位到高电位的上升沿的时间很长。顶部区域ta中第三时钟信号线ckl3上下降沿的时间与底部区域ba中第三时钟信号线ckl3上下降沿的时间之比小于105%。顶部区域ta中第三时钟信号线ckl3上上升沿的时间与底部区域ba中第三时钟信号线ckl3上上升沿的时间之比小于105%。顶部区域ta中第四时钟信号线ckl4上下降沿的时间与底部区域ba中第四时钟信号线ckl4上下降沿的时间之比大于105%。顶部区域ta中第四时钟信号线ckl4上上升沿的时间与底部区域ba中第四时钟信号线ckl4上上升沿的时间之比大于105%。这样,顶部区域ta中第三时钟信号线ckl3上低电位的占空比r与底部区域ba中第三时钟信号线ckl3上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第四时钟信号线ckl4上低电位的占空比r与底部区域ba中第四时钟信号线ckl4上低电位的占空比r之比小于97%。

图7是本发明实施例一种显示面板中扫描驱动电路的结构示意图;图8是本发明实施例一种显示面板中扫描驱动电路的时序示意图。

如图2、7、8所示,扫描驱动电路sd包括移位寄存器vsr。移位寄存器vsr包括第一晶体管t11、第二晶体管t12、第三晶体管t13、第四晶体管t14、第五晶体管t15、第六晶体管t16、第七晶体管t17、第八晶体管t18、第一电容器c11、第二电容器c12、第一节点n11、第二节点n12、第三节点n13、第四节点n14、正相时钟信号端ck、反相时钟信号端xck、高电位信号端vgh、低电位信号端vgl、输入信号端in、输出信号端out。第一晶体管t11的控制电极电连接正相时钟信号端ck,第一晶体管t11的第一电极电连接输入信号端in,第一晶体管t11的第二电极电连接第一节点n11。第二晶体管t12的控制电极电连接正相时钟信号端ck,第二晶体管t12的第一电极电连接低电位信号端vgl,第二晶体管t12的第二电极电连接第二节点n12。第三晶体管t13的控制电极电连接低电位信号端vgl,第三晶体管t13的第一电极电连接第一节点n11,第三晶体管t13的第二电极电连接第三节点n13。第四晶体管t14的控制电极电连接第一节点n11,第四晶体管t14的第一电极电连接正相时钟信号端ck,第四晶体管t14的第二电极电连接第二节点n12。第五晶体管t15的控制电极电连接反相时钟信号端xck,第五晶体管t15的第一电极电连接第一节点n11,第五晶体管t15的第二电极电连接第四节点n14。第六晶体管t16的控制电极电连接第二节点n12,第六晶体管t16的第一电极电连接第四节点n14,第六晶体管t16的第二电极电连接高电位信号端vgh。第七晶体管t17的控制电极电连接第三节点n13,第七晶体管t17的第一电极电连接反相时钟信号端xck,第七晶体管t17的第二电极电连接输出信号端out。第八晶体管t18的控制电极电连接第二节点n12,第八晶体管t18的第一电极电连接输出信号端out,第八晶体管t18的第二电极电连接高电位信号端vgh。第一电容器c11的第一电极电连接第三节点n13,第一电容器c11的第二电极电连接输出信号端out。第二电容器c12的第一电极电连接第二节点n12,第二电容器c12的第二电极电连接高电位信号端vgh。

如图2、7、8所示,移位寄存器vsr包括第一阶段s11、第二阶段s12、第三阶段s13、第四阶段s14。

在第一阶段s11中,输入信号端in传输低电位,正相时钟信号端ck传输低电位,反相时钟信号端xck传输高电位。正相时钟信号端ck控制第一晶体管t11和第二晶体管t12导通,反相时钟信号端xck控制第五晶体管t15截止。输入信号端in的低电位传到第一节点n11。低电位信号端vgl的低电位传到第二节点n12。低电位信号端vgl控制第三晶体管t13导通,第一节点n11的低电位传到第三节点n13。第三节点n13的低电位使得第七晶体管t17导通,反相时钟信号端xck的高电位传到输出信号端out。第一节点n11的低电位控制第四晶体管t14导通,正相时钟信号端ck的低电位传到第二节点n12。第二节点n12的低电位使得第八晶体管t18导通,高电位信号端vgh的高电位传到输出信号端out。输出信号端out传输高电位。

在第二阶段s12中,输入信号端in传输高电位,正相时钟信号端ck传输高电位,反相时钟信号端xck传输低电位。正相时钟信号端ck控制第一晶体管t11和第二晶体管t12截止,反相时钟信号端xck控制第五晶体管t15导通。第一电容器c11维持第三节点n13的低电位。低电位信号端vgl控制第三晶体管t13导通,第三节点n13的低电位传到第一节点n11。第一节点n11的低电位使得第四晶体管t14导通,正相时钟信号端ck的高电位传到第二节点n12。第二节点n12的高电位使得第六晶体管t16和第八晶体管t18截止。第三节点n13的低电位使得第七晶体管t17导通,反相时钟信号端xck的低电位传到输出信号端out。输出信号端out传输低电位。

在第三阶段s13中,输入信号端in传输高电位,正相时钟信号端ck传输低电位,反相时钟信号端xck传输高电位。正相时钟信号端ck控制第一晶体管t11和第二晶体管t12导通,反相时钟信号端xck控制第五晶体管t15截止。输入信号端in的高电位传到第一节点n11。第一节点n11的高电位控制第四晶体管t14截止。低电位信号端vgl的低电位传到第二节点n12。低电位信号端vgl控制第三晶体管t13导通,第一节点n11的高电位传到第三节点n13。第三节点n13的高电位使得第七晶体管t17截止。第二节点n12的低电位使得第八晶体管t18导通,高电位信号端vgh的高电位传到输出信号端out。输出信号端out传输高电位。

在第四阶段s14中,输入信号端in传输高电位,正相时钟信号端ck传输高电位,反相时钟信号端xck传输低电位。正相时钟信号端ck控制第一晶体管t11和第二晶体管t12截止,反相时钟信号端xck控制第五晶体管t15导通。第二电容器c12维持第二节点n12的低电位。第二节点n12的低电位使得第六晶体管t16导通,高电位信号端vgh的高电位传到第四节点n14。第四节点n14的高电位传到第一节点n11。第一节点n11的高电位控制第四晶体管t14截止。低电位信号端vgl控制第三晶体管t13导通,第一节点n11的高电位传到第三节点n13。第三节点n13的高电位使得第七晶体管t17截止。第二节点n12的低电位使得第八晶体管t18导通,高电位信号端vgh的高电位传到输出信号端out。输出信号端out传输高电位。

如图2、7、8所示,在扫描驱动电路sd中,第奇数级移位寄存器vsr的正相时钟信号端ck和反相时钟信号端xck为第一移位寄存器vsr1的第一时钟信号端ck1和第二时钟信号端ck2。第奇数级移位寄存器vsr在第二阶段s12中反相时钟信号端xck的低电位传到输出信号端out。第一移位寄存器vsr1在第二阶段s12中第二时钟信号端ck2的低电位传到输出信号端out。第偶数级移位寄存器vsr的正相时钟信号端ck和反相时钟信号端xck为第二移位寄存器vsr2的第三时钟信号端ck3和第四时钟信号端ck4。第偶数级移位寄存器vsr在第二阶段s12中反相时钟信号端xck的低电位传到输出信号端out。第二移位寄存器vsr2在第二阶段s12中第四时钟信号端ck4的低电位传到输出信号端out。

图9是本发明实施例一种显示面板中像素电路的结构示意图;图10是本发明实施例一种显示面板中像素电路的时序示意图。

如图2、9、10所示,显示面板200包括:多个像素电路pd;像素电路pd包括驱动晶体管t23、第一初始化晶体管t25、第二初始化晶体管t27、第一数据写入晶体管t22、第二数据写入晶体管t24、第一发光控制晶体管t21、第二发光控制晶体管t26、存储电容器c21、有机发光二极管od、第一扫描端scan1、第二扫描端scan2、发射端emit、参考端ref、数据端data、第一电源端pvdd;移位寄存器vsr与第一扫描端scan1和第二扫描端scan2电连接;第一初始化晶体管t25的控制电极电连接第一扫描端scan1,第一初始化晶体管t25的第一电极电连接驱动晶体管t23的控制电极,第一初始化晶体管t25的第二电极电连接参考端ref;第二初始化晶体管t27的控制电极电连接第一扫描端scan1,第二初始化晶体管t27的第一电极电连接有机发光二极管od,第二初始化晶体管t27的第二电极电连接参考端ref;第一数据写入晶体管t22的控制电极电连接第二扫描端scan2,第一数据写入晶体管t22的第一电极电连接驱动晶体管t23的第一电极,第一数据写入晶体管t22的第二电极电连接数据端data;第二数据写入晶体管t24的控制电极电连接第二扫描端scan2,第二数据写入晶体管t24的第一电极电连接驱动晶体管t23的控制电极,第二数据写入晶体管t24的第二电极电连接驱动晶体管t23的第二电极;第一发光控制晶体管t21的控制电极电连接发射端emit,第一发光控制晶体管t21的第一电极电连接驱动晶体管t23的第一电极,第一发光控制晶体管t21的第二电极电连接第一电源端pvdd;第二发光控制晶体管t26的控制电极电连接发射端emit,第二发光控制晶体管t26的第一电极电连接驱动晶体管t23的第二电极,第二发光控制晶体管t26的第二电极电连接有机发光二极管od;存储电容器c21的第一电极电连接驱动晶体管t23的控制电极,存储电容器c21的第二电极电连接第一电源端pvdd。

如图2、9、10所示,像素电路pd包括初始化阶段s21、数据写入阶段s22、发光控制阶段s23。

在初始化阶段s21中,第一扫描端scan1控制第一初始化晶体管t25导通,参考端ref的电位传到驱动晶体管t23的控制电极。第一扫描端scan1控制第二初始化晶体管t27导通,参考端ref的电位传到有机发光二极管od的第一电极。

在数据写入阶段s22中,第二扫描端scan2控制第一数据写入晶体管t22导通,数据端data的数据电位传到驱动晶体管t23的第一电极。第二扫描端scan2控制第二数据写入晶体管t24导通,数据端data对驱动晶体管t23的控制电极充电,驱动晶体管t23的控制电极具有补偿电位。

在发光控制阶段s23中,发射端emit控制第一发光控制晶体管t21导通,第一电源端pvdd的第一电源电位传到驱动晶体管t23的第一电极,驱动晶体管t23产生驱动电流。发射端emit控制第二发光控制晶体管t26导通,驱动晶体管t23的驱动电流通过有机发光二极管od,有机发光二极管od发出光线。

在像素电路pd中,驱动晶体管t23具有阈值电压vth。驱动晶体管t23具有结构参数k。第一电源端pvdd具有第一电源电位vpvdd。数据端data具有数据电位vdata。数据写入阶段s22具有数据写入时间td。驱动晶体管t23的控制电极在数据写入阶段s22时具有补偿电位vc。驱动晶体管t23在发光控制阶段s23时具有驱动电流id。有机发光二极管od在发光控制阶段s23时具有发光亮度为l。上述变量之间的关系为:vc=vdata﹣vth,id=k(vpvdd﹣vc﹣vth)=k(vpvdd﹣vdata)。补偿电位vc与数据写入时间td正相关。驱动电流id与补偿电位vn负相关。驱动电流id与第一电源电位vpvdd正相关。发光亮度l与驱动电流id正相关。

如图2、7至10所示,第一移位寄存器vsr1的输出信号端out电连接第奇数行像素电路pd的第二扫描端scan2。第一移位寄存器vsr1的输出信号端out在第二阶段s12中驱动第奇数行像素电路pd执行数据写入阶段s22。第二移位寄存器vsr2的输出信号端out电连接第偶数行像素电路pd的第二扫描端scan2。第二移位寄存器vsr2的输出信号端out在第二阶段s12中驱动第偶数行像素电路pd执行数据写入阶段s22。第一电源线pl电连接像素电路pd的第一电源端pvdd。第一电源线pl的信号传到像素电路pd的第一电源端pvdd。

如图2至10所示,驱动芯片ic的第一电源信号vp通过第一电源线pl传到像素电路pd的第一电源端pvdd,像素电路pd具有第一电源电位vpvdd。驱动芯片ic的第一电源信号vp是可变的。在显示阶段s42中,驱动芯片ic的第一电源信号vp设为第一电位v1,第一电位v1通过第一电源线pl传到像素电路pd的第一电源端pvdd。在老化阶段s41中,驱动芯片ic的第一电源信号vp设为第二电位v2,第二电位v2通过第一电源线pl传到像素电路pd的第一电源端pvdd。显示阶段s42的第一电位v1小于老化阶段s41的第二电位v2。第一电源线pl在垂直方向上延伸,从底部区域ba到顶部区域ta。在显示阶段s42中,第一电源线pl的压降很小,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比大于等于97%并且小于100%。在老化阶段s41中,第一电源线pl的压降很大,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比小于97%。

如图2至10所示,驱动芯片ic的扫描信号通过第一时钟信号线ckl1或者第二时钟信号线ckl2,通过第二开关单元sw2,传到第一移位寄存器vsr1的第二时钟信号端ck2。第一移位寄存器vsr1在第二阶段s12中第二时钟信号端ck2的低电位传到输出信号端out。第一移位寄存器vsr1的输出信号端out在第二阶段s12中驱动第奇数行像素电路pd执行数据写入阶段s22。在显示阶段s42中,驱动芯片ic的扫描信号通过第一时钟信号线ckl1驱动第奇数行像素电路pd执行数据写入阶段s22。此时,第一时钟信号线ckl1上低电位的占空比r与第奇数行像素电路pd的数据写入时间td正相关。顶部区域ta中第一时钟信号线ckl1上低电位的占空比r与底部区域ba中第一时钟信号线ckl1上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。在老化阶段s41中,驱动芯片ic的扫描信号通过第二时钟信号线ckl2驱动第奇数行像素电路pd执行数据写入阶段s22。此时,第二时钟信号线ckl2上低电位的占空比r与第奇数行像素电路pd的数据写入时间td正相关。顶部区域ta中第二时钟信号线ckl2上低电位的占空比r与底部区域ba中第二时钟信号线ckl2上低电位的占空比r之比小于97%。顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比小于97%。

如图2至10所示,驱动芯片ic的扫描信号通过第三时钟信号线ckl3或者第四时钟信号线ckl4,通过第一开关单元sw1,传到第二移位寄存器vsr2的第四时钟信号端ck4。第二移位寄存器vsr2在第二阶段s12中第四时钟信号端ck4的低电位传到输出信号端out。第二移位寄存器vsr2的输出信号端out在第二阶段s12中驱动第偶数行像素电路pd执行数据写入阶段s22。在显示阶段s42中,驱动芯片ic的扫描信号通过第三时钟信号线ckl3驱动第偶数行像素电路pd执行数据写入阶段s22。此时,第三时钟信号线ckl3上低电位的占空比r与第偶数行像素电路pd的数据写入时间td正相关。顶部区域ta中第三时钟信号线ckl3上低电位的占空比r与底部区域ba中第三时钟信号线ckl3上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第偶数行像素电路pd的数据写入时间td等于底部区域ba中第偶数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。在老化阶段s41中,驱动芯片ic的扫描信号通过第四时钟信号线ckl4驱动第偶数行像素电路pd执行数据写入阶段s22。此时,第四时钟信号线ckl4上低电位的占空比r与第偶数行像素电路pd的数据写入时间td正相关。顶部区域ta中第四时钟信号线ckl4上低电位的占空比r与底部区域ba中第四时钟信号线ckl4上低电位的占空比r之比小于97%。顶部区域ta中第偶数行像素电路pd的数据写入时间td与底部区域ba中第偶数行像素电路pd的数据写入时间td之比小于97%。

在本发明实施例中,显示面板200中驱动芯片ic的第一电源信号vp是可变的。显示阶段s42的第一电源信号vp小于老化阶段s41的第一电源信号vp。在显示阶段s42中,顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。顶部区域ta中第奇数行像素电路pd的补偿电位vc与底部区域ba中第奇数行像素电路pd的补偿电位vc之比大于等于97%并且小于100%。同时,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比大于等于97%并且小于100%。这样,顶部区域ta中第奇数行像素电路pd的第一电源电位vpvdd与补偿电位vc之差与底部区域ba中第奇数行像素电路pd的第一电源电位vpvdd与补偿电位vc之差之比大于等于97%并且小于100%。因此,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。同理,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。在老化阶段s41中,顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比小于97%。顶部区域ta中第奇数行像素电路pd的补偿电位vc与底部区域ba中第奇数行像素电路pd的补偿电位vc之比小于97%。同时,底部区域ba中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比小于97%。这样,顶部区域ta中第奇数行像素电路pd的第一电源电位vpvdd与补偿电位vc之差与底部区域ba中第奇数行像素电路pd的第一电源电位vpvdd与补偿电位vc之差之比大于等于97%并且小于100%。因此,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。同理,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。于是,在显示阶段s42和老化阶段s41中,显示面板200中顶部区域ta和底部区域ba的发光亮度l均匀。

在本发明实施例中,显示阶段s42的第一电源信号vp与老化阶段s41的第一电源信号vp之比为1∶4。在老化阶段s41中,显示面板200中顶部区域ta的相对发光亮度为97%~98%。显示面板200中底部区域ba的相对发光亮度为100%。显示面板200中顶部区域ta和底部区域ba的相对发光亮度之差很小。于是,显示面板200中顶部区域ta和底部区域ba的发光亮度l均匀。

如图3所示,在显示阶段s42中,第一时钟信号线ckl1通过不同的第二开关单元sw2分别与第二时钟信号端ck2以及第三时钟信号端ck3导通,第二时钟信号线ckl2分别与第二时钟信号端ck2以及第三时钟信号端ck3之间截止,第三时钟信号线ckl3通过不同的第一开关单元sw1分别与第一时钟信号端ck1以及第四时钟信号端ck4导通,第四时钟信号线ckl4分别与第一时钟信号端ck1以及第四时钟信号端ck4之间截止。

在本发明实施例中,在显示阶段s42中,第一时钟信号线ckl1通过不同的第二开关单元sw2分别与第二时钟信号端ck2以及第三时钟信号端ck3导通。第一时钟信号线ckl1的信号分别传到第一移位寄存器vsr1的第二时钟信号端ck2、第二移位寄存器vsr2的第三时钟信号端ck3。第三时钟信号线ckl3通过不同的第一开关单元sw1分别与第一时钟信号端ck1以及第四时钟信号端ck4导通。第三时钟信号线ckl3的信号分别传到第一移位寄存器vsr1的第一时钟信号端ck1、第二移位寄存器vsr2的第四时钟信号端ck4。这样,第一移位寄存器vsr1和第二移位寄存器vsr2可以工作。同时,第二时钟信号线ckl2分别与第二时钟信号端ck2以及第三时钟信号端ck3之间截止。第四时钟信号线ckl4分别与第一时钟信号端ck1以及第四时钟信号端ck4之间截止。这样,第二时钟信号线ckl2和第四时钟信号线ckl4的信号不会干扰第一移位寄存器vsr1和第二移位寄存器vsr2。

在本发明实施例中,驱动芯片ic提供第一电源信号vp。像素电路pd具有第一电源电位vpvdd、驱动电流id。有机发光二极管od具有发光亮度为l。发光亮度l与驱动电流id正相关。驱动电流id与第一电源电位vpvdd正相关。第一电源电位vpvdd与第一电源信号vp正相关。在显示阶段s42中,第一电源信号vp无需增大。因此,第一电源信号vp设为第一电位v1而不设为第二电位v2,第一电位v1小于第二电位v2。于是,第一电源信号vp较小,以使显示面板200的功耗很小。

在本发明实施例中,在显示阶段s42中,第一电源信号vp较小,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比大于等于97%并且小于100%。此时,第一时钟信号线ckl1通过第二开关单元sw2与第二时钟信号端ck2导通。驱动芯片ic的扫描信号通过第一时钟信号线ckl1,通过第二开关单元sw2,通过第一移位寄存器vsr1的第二时钟信号端ck2,驱动第奇数行像素电路pd执行数据写入阶段s22。顶部区域ta中第一时钟信号线ckl1上低电位的占空比r与底部区域ba中第一时钟信号线ckl1上低电位的占空比r之比大于等于97%并且小于100%。底部区域ba中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td。这样,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。同时,第三时钟信号线ckl3通过第一开关单元sw1与第四时钟信号端ck4导通。驱动芯片ic的扫描信号通过第三时钟信号线ckl3,通过第一开关单元sw1,传到第二移位寄存器vsr2的第四时钟信号端ck4,驱动第偶数行像素电路pd执行数据写入阶段s22。顶部区域ta中第三时钟信号线ckl3上低电位的占空比r与底部区域ba中第三时钟信号线ckl3上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第偶数行像素电路pd的数据写入时间td与底部区域ba中第偶数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。这样,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。于是,在显示阶段s42中,显示面板200中顶部区域ta和底部区域ba的发光亮度l均匀。

如图3所示,在老化阶段s41中,第二时钟信号线ckl2通过不同的第二开关单元sw2分别与第二时钟信号端ck2以及第三时钟信号端ck3导通,第一时钟信号线ckl1分别与第二时钟信号端ck2以及第三时钟信号端ck3之间截止,第四时钟信号线ckl4通过不同的第一开关单元sw1分别与第一时钟信号端ck1以及第四时钟信号端ck4导通,第三时钟信号线ckl3分别与第一时钟信号端ck1以及第四时钟信号端ck4之间截止。

在本发明实施例中,在老化阶段s41中,第二时钟信号线ckl2通过不同的第二开关单元sw2分别与第二时钟信号端ck2以及第三时钟信号端ck3导通。第二时钟信号线ckl2的信号分别传到第一移位寄存器vsr1的第二时钟信号端ck2、第二移位寄存器vsr2的第三时钟信号端ck3。第四时钟信号线ckl4通过不同的第一开关单元sw1分别与第一时钟信号端ck1以及第四时钟信号端ck4导通。第四时钟信号线ckl4的信号分别传到第一移位寄存器vsr1的第一时钟信号端ck1、第二移位寄存器vsr2的第四时钟信号端ck4。这样,第一移位寄存器vsr1和第二移位寄存器vsr2可以工作。同时,第一时钟信号线ckl1分别与第二时钟信号端ck2以及第三时钟信号端ck3之间截止。第三时钟信号线ckl3分别与第一时钟信号端ck1以及第四时钟信号端ck4之间截止。这样,第一时钟信号线ckl1和第三时钟信号线ckl3的信号不会干扰第一移位寄存器vsr1和第二移位寄存器vsr2。

在本发明实施例中,在老化阶段s41中,为了使得有机发光二极管od经过图1所示的发光亮度大幅衰减的第一发光时段t1,第一电源信号vp设为第二电位v2而不设为第一电位v1,第二电位v2大于第一电位v1。

在本发明实施例中,在老化阶段s41中,第一电源信号vp很大,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比小于97%。此时,第二时钟信号线ckl2通过第二开关单元sw2与第二时钟信号端ck2导通。驱动芯片ic的扫描信号通过第二时钟信号线ckl2,通过第二开关单元sw2,通过第一移位寄存器vsr1的第二时钟信号端ck2,驱动第奇数行像素电路pd执行数据写入阶段s22。顶部区域ta中第二时钟信号线ckl2上低电位的占空比r与底部区域ba中第二时钟信号线ckl2上低电位的占空比r之比小于97%。顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比小于97%。这样,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。同时,第四时钟信号线ckl4通过第一开关单元sw1与第四时钟信号端ck4导通。驱动芯片ic的扫描信号通过第四时钟信号线ckl4,通过第一开关单元sw1,传到第二移位寄存器vsr2的第四时钟信号端ck4,驱动第偶数行像素电路pd执行数据写入阶段s22。顶部区域ta中第四时钟信号线ckl4上低电位的占空比r与底部区域ba中第四时钟信号线ckl4上低电位的占空比r之比小于97%。顶部区域ta中第偶数行像素电路pd的数据写入时间td与底部区域ba中第偶数行像素电路pd的数据写入时间td之比小于97%。这样,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。于是,在老化阶段s41中,显示面板200中顶部区域ta和底部区域ba的发光亮度l均匀。

如图3所示,第一时钟信号线ckl1的电阻与第二时钟信号线ckl2的电阻之比大于等于1∶20并且小于等于1∶2,第三时钟信号线ckl3的电阻与第四时钟信号线ckl4的电阻之比大于等于1∶20并且小于等于1∶2。

在本发明实施例中,一方面,第一时钟信号线ckl1的电阻与第二时钟信号线ckl2的电阻之比大于等于1∶20,以免第二时钟信号线ckl2的电阻导致第二时钟信号线ckl2的信号衰减为零。第三时钟信号线ckl3的电阻与第四时钟信号线ckl4的电阻之比大于等于1∶20,以免第四时钟信号线ckl3的电阻导致第四时钟信号线ckl3的信号衰减为零。另一方面,第一时钟信号线ckl1的电阻与第二时钟信号线ckl2的电阻之比小于等于1∶2,以使第二时钟信号线ckl2上低电位的占空比r不同于第一时钟信号线ckl1上低电位的占空比r。第三时钟信号线ckl3的电阻与第四时钟信号线ckl4的电阻之比小于等于1∶2,以使第四时钟信号线ckl4上低电位的占空比r不同于第三时钟信号线ckl3上低电位的占空比r。

图11是本发明实施例另一种显示面板中边框区的结构示意图。

如图11所示,显示面板200还包括:第一开关信号线swl1和第二开关信号线swl2;第一开关单元sw1包括第一开关晶体管swt1和第二开关晶体管swt2;第一开关晶体管swt1的控制电极与第一开关信号线swl1电连接,第一开关晶体管swt1的第一电极与第三时钟信号线ckl3电连接,第一开关晶体管swt1的第二电极与第三连接端swc3电连接;第二开关晶体管swt2的控制电极与第二开关信号线swl2电连接,第二开关晶体管swt2的第一电极与第四时钟信号线ckl4电连接,第二开关晶体管swt2的第二电极与第三连接端swc3电连接。

在本发明实施例中,第一开关晶体管swt1的控制电极与第一开关信号线swl1电连接,第一开关晶体管swt1的第一电极与第三时钟信号线ckl3电连接,第一开关晶体管swt1的第二电极与第三连接端swc3电连接。第一开关信号线swl1电连接驱动芯片ic。第一开关单元sw1的第三连接端swc3电连接第二移位寄存器vsr2的第四时钟信号端ck4。在显示阶段s42中,驱动芯片ic通过第一开关信号线swl1控制第一开关晶体管swt1开启。驱动芯片ic的扫描信号通过第三时钟信号线ckl3传到第二移位寄存器vsr2的第四时钟信号端ck4。第二开关晶体管swt2的控制电极与第二开关信号线swl2电连接,第二开关晶体管swt2的第一电极与第四时钟信号线ckl4电连接,第二开关晶体管swt2的第二电极与第三连接端swc3电连接。第二开关信号线swl2电连接驱动芯片ic。第一开关单元sw1的第三连接端swc3电连接第二移位寄存器vsr2的第四时钟信号端ck4。在老化阶段s41中,驱动芯片ic通过第二开关信号线swl2控制第二开关晶体管swt2开启。驱动芯片ic的扫描信号通过第四时钟信号线ckl4传到第二移位寄存器vsr2的第四时钟信号端ck4。

在本发明实施例中,显示面板200中驱动芯片ic的第一电源信号vp是可变的。显示阶段s42的第一电源信号vp小于老化阶段s41的第一电源信号vp。在显示阶段s42中,第一电源信号vp较小,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比大于等于97%并且小于100%。同时,驱动芯片ic通过第一开关信号线swl1控制第一开关晶体管swt1开启。驱动芯片ic的扫描信号通过第三时钟信号线ckl3传到第二移位寄存器vsr2,从而驱动第偶数行像素电路pd执行数据写入阶段s22。顶部区域ta中第三时钟信号线ckl3上低电位的占空比r与底部区域ba中第三时钟信号线ckl3上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第偶数行像素电路pd的数据写入时间td与底部区域ba中第偶数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。这样,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。在老化阶段s41中,第一电源信号vp较大,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比小于97%。同时,驱动芯片ic通过第二开关信号线swl2控制第二开关晶体管swt2开启。驱动芯片ic的扫描信号通过第四时钟信号线ckl4传到第二移位寄存器vsr2,从而驱动第偶数行像素电路pd执行数据写入阶段s22。顶部区域ta中第四时钟信号线ckl4上低电位的占空比r与底部区域ba中第四时钟信号线ckl4上低电位的占空比r之比小于97%。顶部区域ta中第偶数行像素电路pd的数据写入时间td与底部区域ba中第偶数行像素电路pd的数据写入时间td之比小于97%。这样,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。于是,在老化阶段s41和显示阶段s42中,顶部区域ta中第偶数行像素电路pd的发光亮度l与底部区域ba中第偶数行像素电路pd的发光亮度l之比大于等于97%并且小于100%。

如图11所示,第二开关单元sw2包括第三开关晶体管swt3和第四开关晶体管swt4;第三开关晶体管swt3的控制电极与第一开关信号线swl1电连接,第三开关晶体管swt3的第一电极与第一时钟信号线ckl1电连接,第三开关晶体管swt3的第二电极与第六连接端swc6电连接;第四开关晶体管swt4的控制电极与第二开关信号线swl2电连接,第四开关晶体管swt4的第一电极与第二时钟信号线ckl2电连接,第四开关晶体管swt4的第二电极与第六连接端swc6电连接。

在本发明实施例中,第三开关晶体管swt3的控制电极与第一开关信号线swl1电连接,第三开关晶体管swt3的第一电极与第一时钟信号线ckl1电连接,第三开关晶体管swt3的第二电极与第六连接端swc6电连接。第一开关信号线swl1电连接驱动芯片ic。第二开关单元sw2的第六连接端swc6电连接第一移位寄存器vsr1的第二时钟信号端ck2。在显示阶段s42中,驱动芯片ic通过第一开关信号线swl1控制第三开关晶体管swt3开启。驱动芯片ic的扫描信号通过第一时钟信号线ckl1传到第一移位寄存器vsr1的第二时钟信号端ck2。第四开关晶体管swt4的控制电极与第二开关信号线swl2电连接,第四开关晶体管swt4的第一电极与第二时钟信号线ckl2电连接,第四开关晶体管swt4的第二电极与第六连接端swc6电连接。第二开关信号线swl2电连接驱动芯片ic。第二开关单元sw2的第六连接端swc6电连接第一移位寄存器vsr1的第二时钟信号端ck2。在老化阶段s41中,驱动芯片ic通过第二开关信号线swl2控制第四开关晶体管swt4开启。驱动芯片ic的扫描信号通过第二时钟信号线ckl2传到第一移位寄存器vsr1的第二时钟信号端ck2。

在本发明实施例中,显示面板200中驱动芯片ic的第一电源信号vp是可变的。显示阶段s42的第一电源信号vp小于老化阶段s41的第一电源信号vp。在显示阶段s42中,第一电源信号vp较小,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比大于等于97%并且小于100%。同时,驱动芯片ic通过第一开关信号线swl1控制第三开关晶体管swt3开启。驱动芯片ic的扫描信号通过第一时钟信号线ckl1传到第一移位寄存器vsr1,从而驱动第奇数行像素电路pd执行数据写入阶段s22。顶部区域ta中第一时钟信号线ckl1上低电位的占空比r与底部区域ba中第一时钟信号线ckl1上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。这样,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。在老化阶段s41中,第一电源信号vp较大,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比小于97%。同时,驱动芯片ic通过第二开关信号线swl2控制第四开关晶体管swt4开启。驱动芯片ic的扫描信号通过第二时钟信号线ckl2传到第一移位寄存器vsr1,从而驱动第奇数行像素电路pd执行数据写入阶段s22。顶部区域ta中第二时钟信号线ckl2上低电位的占空比r与底部区域ba中第二时钟信号线ckl2上低电位的占空比r之比小于97%。顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比小于97%。这样,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。于是,在老化阶段s41和显示阶段s42中,顶部区域ta中第奇数行像素电路pd的发光亮度l与底部区域ba中第奇数行像素电路pd的发光亮度l之比大于等于97%并且小于100%。

如图11所示,在显示阶段s42中,第一开关信号线swl1控制第一开关晶体管swt1和第三开关晶体管swt3开启,第二开关信号线swl2控制第二开关晶体管swt2和第四开关晶体管swt4关闭。

在本发明实施例中,在显示阶段s42中,第一开关信号线swl1控制第一开关晶体管swt1和第三开关晶体管swt3开启。第一时钟信号线ckl1的信号分别传到第一移位寄存器vsr1的第二时钟信号端ck2、第二移位寄存器vsr2的第三时钟信号端ck3。第三时钟信号线ckl3的信号分别传到第一移位寄存器vsr1的第一时钟信号端ck1、第二移位寄存器vsr2的第四时钟信号端ck4。这样,第一移位寄存器vsr1和第二移位寄存器vsr2可以工作。同时,第二开关信号线swl2控制第二开关晶体管swt2和第四开关晶体管swt4关闭。这样,第二时钟信号线ckl2和第四时钟信号线ckl4的信号不会干扰第一移位寄存器vsr1和第二移位寄存器vsr2。

在本发明实施例中,在显示阶段s42中,驱动芯片ic的第一电源信号vp较小,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比大于等于97%并且小于100%。此时,第一开关信号线swl1控制第三开关晶体管swt3开启。驱动芯片ic的扫描信号通过第一时钟信号线ckl1传到第一移位寄存器vsr1,从而驱动第奇数行像素电路pd执行数据写入阶段s22。顶部区域ta中第一时钟信号线ckl1上低电位的占空比r与底部区域ba中第一时钟信号线ckl1上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。这样,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。同时,第一开关信号线swl1控制第一开关晶体管swt1开启。驱动芯片ic的扫描信号通过第三时钟信号线ckl3传到第二移位寄存器vsr2,驱动第偶数行像素电路pd执行数据写入阶段s22。顶部区域ta中第三时钟信号线ckl3上低电位的占空比r与底部区域ba中第三时钟信号线ckl3上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第偶数行像素电路pd的数据写入时间td与底部区域ba中第偶数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。这样,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。于是,在显示阶段s42中,显示面板200中顶部区域ta和底部区域ba的发光亮度l均匀。

如图11所示,在老化阶段s41中,第二开关信号线swl2控制第二开关晶体管swt2和第四开关晶体管swt4开启,第一开关信号线swl1控制第一开关晶体管swt1和第三开关晶体管swt3关闭。

在本发明实施例中,在老化阶段s41中,第二开关信号线swl2控制第二开关晶体管swt2和第四开关晶体管swt4开启。第二时钟信号线ckl2的信号分别传到第一移位寄存器vsr1的第二时钟信号端ck2、第二移位寄存器vsr2的第三时钟信号端ck3。第四时钟信号线ckl4的信号分别传到第一移位寄存器vsr1的第一时钟信号端ck1、第二移位寄存器vsr2的第四时钟信号端ck4。这样,第一移位寄存器vsr1和第二移位寄存器vsr2可以工作。同时,第一开关信号线swl1控制第一开关晶体管swt1和第三开关晶体管swt3关闭。这样,第一时钟信号线ckl1和第三时钟信号线ckl3的信号不会干扰第一移位寄存器vsr1和第二移位寄存器vsr2。

在本发明实施例中,在老化阶段s41中,驱动芯片ic的第一电源信号vp很大,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比小于97%。此时,第二开关信号线swl2控制第四开关晶体管swt4开启。驱动芯片ic的扫描信号通过第二时钟信号线ckl2传到第一移位寄存器vsr1,从而驱动第奇数行像素电路pd执行数据写入阶段s22。顶部区域ta中第二时钟信号线ckl2上低电位的占空比r与底部区域ba中第二时钟信号线ckl2上低电位的占空比r之比小于97%。顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比小于97%。这样,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。同时,第二开关信号线swl2控制第二开关晶体管swt2开启。驱动芯片ic的扫描信号通过第四时钟信号线ckl4传到第二移位寄存器vsr2,从而驱动第偶数行像素电路pd执行数据写入阶段s22。顶部区域ta中第四时钟信号线ckl4上低电位的占空比r与底部区域ba中第四时钟信号线ckl4上低电位的占空比r之比小于97%。顶部区域ta中第偶数行像素电路pd的数据写入时间td与底部区域ba中第偶数行像素电路pd的数据写入时间td之比小于97%。这样,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。于是,在老化阶段s41中,显示面板200中顶部区域ta和底部区域ba的发光亮度l均匀。

图12是本发明实施例一种显示装置的结构示意图。

如图12所示,显示装置300包括显示面板200。

在本发明实施例中,显示装置300利用显示面板200实现显示,例如智能手机等。显示面板200如上所述,不再赘述。

图13是本发明实施例一种显示面板的驱动方法的流程示意图。

如图3、13所示,显示面板的驱动方法400用于驱动显示面板200。显示面板200包括:多个移位寄存器vsr,第一开关单元sw1,第二开关单元sw2,第一时钟信号线ckl1,第二时钟信号线ckl2,第三时钟信号线ckl3以及第四时钟信号线ckl4;移位寄存器vsr包括相邻的第一移位寄存器vsr1和第二移位寄存器vsr2;第一移位寄存器vsr1包括第一时钟信号端ck1和第二时钟信号端ck2;第二移位寄存器vsr2包括第三时钟信号端ck3和第四时钟信号端ck4;第一开关单元sw1包括第一连接端swc1、第二连接端swc2、第三连接端swc3;第二开关单元sw2包括第四连接端swc4、第五连接端swc5、第六连接端swc6;第一时钟信号线ckl1电连接第四连接端swc4,第二时钟信号线ckl2电连接第五连接端swc5,第三时钟信号线ckl3电连接第一连接端swc1,第四时钟信号线ckl4电连接第二连接端swc2,第一时钟信号端ck1和第四时钟信号端ck4分别电连接一个第一开关单元sw1的第三连接端swc3,第二时钟信号端ck2和第三时钟信号端ck3分别电连接一个第二开关单元sw2的第六连接端swc6;第一时钟信号线ckl1的电阻小于第二时钟信号线ckl2的电阻,第三时钟信号线ckl3的电阻小于第四时钟信号线ckl4的电阻;

显示面板的驱动方法400包括老化阶段s41和显示阶段s42;

在老化阶段s41中,第二时钟信号线ckl2通过不同的第二开关单元sw2分别与第二时钟信号端ck2以及第三时钟信号端ck3导通,第一时钟信号线ckl1分别与第二时钟信号端ck2以及第三时钟信号端ck3之间截止,第四时钟信号线ckl4通过不同的第一开关单元sw1分别与第一时钟信号端ck1以及第四时钟信号端ck4导通,第三时钟信号线ckl3分别与第一时钟信号端ck1以及第四时钟信号端ck4之间截止;

在显示阶段s42中,第一时钟信号线ckl1通过不同的第二开关单元sw2分别与第二时钟信号端ck2以及第三时钟信号端ck3导通,第二时钟信号线ckl2分别与第二时钟信号端ck2以及第三时钟信号端ck3之间截止,第三时钟信号线ckl3通过不同的第一开关单元sw1分别与第一时钟信号端ck1以及第四时钟信号端ck4导通,第四时钟信号线ckl4分别与第一时钟信号端ck1以及第四时钟信号端ck4之间截止。

在本发明实施例中,在老化阶段s41中,驱动芯片ic的第一电源信号vp很大,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比小于97%。此时,第二时钟信号线ckl2通过第二开关单元sw2与第二时钟信号端ck2导通。驱动芯片ic的扫描信号通过第二时钟信号线ckl2,通过第二开关单元sw2,通过第一移位寄存器vsr1的第二时钟信号端ck2,驱动第奇数行像素电路pd执行数据写入阶段s22。顶部区域ta中第二时钟信号线ckl2上低电位的占空比r与底部区域ba中第二时钟信号线ckl2上低电位的占空比r之比小于97%。顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比小于97%。这样,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。同时,第四时钟信号线ckl4通过第一开关单元sw1与第四时钟信号端ck4导通。驱动芯片ic的扫描信号通过第四时钟信号线ckl4,通过第一开关单元sw1,传到第二移位寄存器vsr2的第四时钟信号端ck4,驱动第偶数行像素电路pd执行数据写入阶段s22。顶部区域ta中第四时钟信号线ckl4上低电位的占空比r与底部区域ba中第四时钟信号线ckl4上低电位的占空比r之比小于97%。顶部区域ta中第偶数行像素电路pd的数据写入时间td与底部区域ba中第偶数行像素电路pd的数据写入时间td之比小于97%。这样,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。于是,在老化阶段s41中,显示面板200中顶部区域ta和底部区域ba的发光亮度l均匀。

在本发明实施例中,在显示阶段s42中,驱动芯片ic的第一电源信号vp较小,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比大于等于97%并且小于100%。此时,第一时钟信号线ckl1通过第二开关单元sw2与第二时钟信号端ck2导通。驱动芯片ic的扫描信号通过第一时钟信号线ckl1,通过第二开关单元sw2,通过第一移位寄存器vsr1的第二时钟信号端ck2,驱动第奇数行像素电路pd执行数据写入阶段s22。顶部区域ta中第一时钟信号线ckl1上低电位的占空比r与底部区域ba中第一时钟信号线ckl1上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。这样,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。同时,第三时钟信号线ckl3通过第一开关单元sw1与第四时钟信号端ck4导通。驱动芯片ic的扫描信号通过第三时钟信号线ckl3,通过第一开关单元sw1,传到第二移位寄存器vsr2的第四时钟信号端ck4,驱动第偶数行像素电路pd执行数据写入阶段s22。顶部区域ta中第三时钟信号线ckl3上低电位的占空比r与底部区域ba中第三时钟信号线ckl3上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第偶数行像素电路pd的数据写入时间td与底部区域ba中第偶数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。这样,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。于是,在显示阶段s42中,显示面板200中顶部区域ta和底部区域ba的发光亮度l均匀。

图14是本发明实施例另一种显示面板的驱动方法的流程示意图。

如图14所示,显示面板的驱动方法400用于驱动显示面板200。显示面板200还包括:第一开关信号线swl1和第二开关信号线swl2;第一开关单元sw1包括第一开关晶体管swt1和第二开关晶体管swt2;第一开关晶体管swt1的控制电极与第一开关信号线swl1电连接,第一开关晶体管swt1的第一电极与第三时钟信号线ckl3电连接,第一开关晶体管swt1的第二电极与第三连接端swc3电连接;第二开关晶体管swt2的控制电极与第二开关信号线swl2电连接,第二开关晶体管swt2的第一电极与第四时钟信号线ckl4电连接,第二开关晶体管swt2的第二电极与第三连接端swc3电连接;第二开关单元sw2包括第三开关晶体管swt3和第四开关晶体管swt4;第三开关晶体管swt3的控制电极与第一开关信号线swl1电连接,第三开关晶体管swt3的第一电极与第一时钟信号线ckl1电连接,第三开关晶体管swt3的第二电极与第六连接端swc6电连接;第四开关晶体管swt4的控制电极与第二开关信号线swl2电连接,第四开关晶体管swt4的第一电极与第二时钟信号线ckl2电连接,第四开关晶体管swt4的第二电极与第六连接端swc6电连接;

在老化阶段s41中,第二开关信号线swl2控制第二开关晶体管swt2和第四开关晶体管swt4开启,第一开关信号线swl1控制第一开关晶体管swt1和第三开关晶体管swt3关闭;

在显示阶段s42中,第一开关信号线swl1控制第一开关晶体管swt1和第三开关晶体管swt3开启,第二开关信号线swl2控制第二开关晶体管swt2和第四开关晶体管swt4关闭。

在本发明实施例中,在老化阶段s41中,驱动芯片ic的第一电源信号vp很大,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比小于97%。此时,第二开关信号线swl2控制第四开关晶体管swt4开启。驱动芯片ic的扫描信号通过第二时钟信号线ckl2传到第一移位寄存器vsr1,从而驱动第奇数行像素电路pd执行数据写入阶段s22。顶部区域ta中第二时钟信号线ckl2上低电位的占空比r与底部区域ba中第二时钟信号线ckl2上低电位的占空比r之比小于97%。顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比小于97%。这样,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。同时,第二开关信号线swl2控制第二开关晶体管swt2开启。驱动芯片ic的扫描信号通过第四时钟信号线ckl4传到第二移位寄存器vsr2,从而驱动第偶数行像素电路pd执行数据写入阶段s22。顶部区域ta中第四时钟信号线ckl4上低电位的占空比r与底部区域ba中第四时钟信号线ckl4上低电位的占空比r之比小于97%。顶部区域ta中第偶数行像素电路pd的数据写入时间td与底部区域ba中第偶数行像素电路pd的数据写入时间td之比小于97%。这样,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。于是,在老化阶段s41中,显示面板200中顶部区域ta和底部区域ba的发光亮度l均匀。

在本发明实施例中,在显示阶段s42中,驱动芯片ic的第一电源信号vp较小,顶部区域ta中像素电路pd的第一电源电位vpvdd与底部区域ba中像素电路pd的第一电源电位vpvdd之比大于等于97%并且小于100%。此时,第一开关信号线swl1控制第三开关晶体管swt3开启。驱动芯片ic的扫描信号通过第一时钟信号线ckl1传到第一移位寄存器vsr1,从而驱动第奇数行像素电路pd执行数据写入阶段s22。顶部区域ta中第一时钟信号线ckl1上低电位的占空比r与底部区域ba中第一时钟信号线ckl1上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第奇数行像素电路pd的数据写入时间td与底部区域ba中第奇数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。这样,顶部区域ta中第奇数行像素电路pd的驱动电流id与底部区域ba中第奇数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。同时,第一开关信号线swl1控制第一开关晶体管swt1开启。驱动芯片ic的扫描信号通过第三时钟信号线ckl3传到第二移位寄存器vsr2,驱动第偶数行像素电路pd执行数据写入阶段s22。顶部区域ta中第三时钟信号线ckl3上低电位的占空比r与底部区域ba中第三时钟信号线ckl3上低电位的占空比r之比大于等于97%并且小于100%。顶部区域ta中第偶数行像素电路pd的数据写入时间td与底部区域ba中第偶数行像素电路pd的数据写入时间td之比大于等于97%并且小于100%。这样,顶部区域ta中第偶数行像素电路pd的驱动电流id与底部区域ba中第偶数行像素电路pd的驱动电流id之比大于等于97%并且小于100%。于是,在显示阶段s42中,显示面板200中顶部区域ta和底部区域ba的发光亮度l均匀。

综上所述,本发明提供一种显示面板、显示装置和显示面板的驱动方法。在显示面板中,第一时钟信号线电连接第四连接端,第二时钟信号线电连接第五连接端,第三时钟信号线电连接第一连接端,第四时钟信号线电连接第二连接端,第一时钟信号端和第四时钟信号端分别电连接一个第一开关单元的第三连接端,第二时钟信号端和第三时钟信号端分别电连接一个第二开关单元的第六连接端;第一时钟信号线的电阻小于第二时钟信号线的电阻,第三时钟信号线的电阻小于第四时钟信号线的电阻。其中,显示面板中驱动芯片的第一电源信号是可变的。显示阶段的第一电源信号小于老化阶段的第一电源信号。在老化阶段和显示阶段中,显示面板中顶部区域和底部区域的发光亮度均匀。

以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1