像素驱动电路及像素驱动电路的控制方法与流程

文档序号:19660181发布日期:2020-01-10 20:56阅读:205来源:国知局
像素驱动电路及像素驱动电路的控制方法与流程

本发明涉及显示技术领域,尤其涉及一种像素驱动电路及像素驱动电路的控制方法。



背景技术:

在有源矩阵有机发光二极体面板(active-matrixorganiclight-emittingdiode,amoled)中,有机发光二极管(organiclightemittingdiode,oled)由于重量轻、体积小、能耗低等优点已广泛应用于各种显示装置中。

然而,传统显示装置存在亮度不均匀的问题,使得显示装置的视觉效果差,严重影响用户的视觉体验。



技术实现要素:

本发明提供一种像素驱动电路及像素驱动电路的控制方法、显示面板和显示装置,以解决传统显示装置中显示亮度不均匀的问题。

第一方面,本发明提供一种像素驱动电路,包括:

第一晶体管,用于根据第二节点的电位生成驱动电流;

第二晶体管,用于检测和补偿所述第一晶体管的阈值电压偏差,通过响应第二扫描线信号而传送经所述第一晶体管传输的电源正极电压至所述第二节点;

第三晶体管,用于响应所述第二扫描线信号而传送数据信号电压至第一节点;

第四晶体管,用于响应发光信号而传送参考电压至所述第一节点;

第五晶体管,串联连接在所述第一晶体管和发光元件之间,用于响应所述发光信号而通过所述第一晶体管向所述发光元件提供所述驱动电流,所述发光元件用于发出与所述驱动电流对应的光;

第六晶体管,用于响应第一扫描线信号,传送所述参考电压,放电存储在所述发光元件中;

第七晶体管,用于响应所述第一扫描线信号,传送所述参考电压,放电存储在所述第二节点的电位;

第一电容器,用于存储传送至所述第一节点的所述数据信号电压;

第二电容器,用于存储传送至所述第一晶体管的所述电源正极电压;

其中,所述第一电容器的第二电极、所述第二电容器的第二电极以及所述第一晶体管的栅极在所述第二节点处电连接。

可选地,所述第一晶体管的源极电连接所述电源正极电压,所述第一晶体管的漏极电连接所述发光元件的阳极。

可选地,所述第二晶体管的栅极响应所述第二扫描线信号,所述第二晶体管的源极电连接所述第一晶体管的栅极,所述第二晶体管的漏极电连接所述第一晶体管的漏极。

可选地,所述第五晶体管的栅极响应所述发光信号,所述第五晶体管的源极电连接所述发光元件的阳极,所述第五晶体管的漏极电连接所述第一晶体管的漏极。

可选地,所述第三晶体管的栅极响应所述第二扫描线信号,所述第三晶体管的源极电连接所述数据信号电压,所述第三晶体管的漏极电连接所述第一电容器的第一电极。

可选地,所述第四晶体管的栅极响应所述发光信号,所述第四晶体管的源极电连接所述第一电容器的第一电极,所述第四晶体管的漏极接地。

可选地,所述第六晶体管的栅极响应所述第一扫描线信号,所述第六晶体管的源极接地,所述第六晶体管的漏极电连接所述发光元件的阳极。

可选地,所述第七晶体管的栅极响应所述第一扫描线信号,所述第七晶体管的源极电连接所述第二电容器的第二电极,所述第七晶体管的漏极接地。

可选地,所述第二电容器的第一电极电连接所述电源正极电压。

可选地,所述像素驱动电路还包括:第八晶体管,用于响应所述第一扫描线信号,传送所述参考电压,放电存储在所述第一节点的电位。

可选地,所述晶体管为pmos晶体管。

第二方面,本发明提供一种像素驱动电路的控制方法,应用于第一方面及第一方面实施例中的像素驱动电路,该方法包括依次设置的初始化阶段、调节阶段和发光阶段:

在所述初始化阶段中,所述第一扫描线信号为使能信号,所述第二扫描线信号为非使能信号,所述发光信号为非使能信号;

在所述调节阶段中,所述第一扫描线信号为非使能信号,所述第二扫描线信号为使能信号,所述发光信号为非使能信号;

在所述发光阶段中,所述第一扫描线信号为非使能信号,所述第二扫描线信号为非使能信号,所述发光信号为使能信号。

第三方面,本发明提供一种显示面板,包括:多条扫描线、多条发光信号线与多条数据线;其中,所述多条扫描线与所述多条数据线交叉设置,所述多条扫描线与所述多条数据线的交叉区域设置有多个像素,每个所述像素包括如第一方面及第一方面实施例中的像素驱动电路。

第四方面,本发明提供一种显示装置,包括:发光元件、基板以及第三方面及第三方面实施例中的显示面板;

其中,所述显示面板夹设在所述发光元件与所述基板之间。

本发明提供的像素驱动电路及其控制方法、显示面板和显示装置,通过在初始化阶段中,第一扫描线信号为使能信号,第二扫描线信号为非使能信号,发光信号为非使能信号。这样,第六晶体管可以通过响应第一扫描线信号,使得发光元件的电压变为参考电压,避免上一帧扫描线信号对发光元件的电压的影响,实现对发光元件的电压的复位操作。第七晶体管可以通过响应第一扫描线信号,使得第二节点的电位变为参考电压,避免上一帧扫描线信号对第二节点的电位的影响。在调节阶段中,第一扫描线信号为非使能信号,第二扫描线信号为使能信号,发光信号为非使能信号。这样,第三晶体管可以通过响应第二扫描线信号,将数据信号电压传送至第一节点。第二晶体管可以传送经第一晶体管传输的电源正极电压至第二节点,同时补偿第一晶体管的阈值电压偏差,使得第二节点的电位变为电源正极电压与阈值电压的差值。在发光阶段中,第一扫描线信号为非使能信号,第二扫描线信号为非使能信号,发光信号为使能信号。这样,第四晶体管可以通过响应发光信号,将参考电压传送至第一节点,且可以通过第一电容器与第二电容器的串联连接,以及第二电容器自身的自举作用,将参考电压和数据信号电压传送至第二节点,即第一晶体管的栅极,来调节第一晶体管栅极的电位。第五晶体管可以通过响应发光信号,使得第一晶体管可以向发光元件提供驱动电流。从而,该驱动电流不仅与阈值电压无关,还与电源正极电压无关,消除了阈值电压的差异以及电源正极电压的irdrop对第一晶体管产生的影响,确保了显示面板中的驱动晶体管在相同的电源正极电压下形成的驱动电流相同。本申请中,通过响应发光信号、利用第一节点提供的参考电压、第一电容器和第二电容器的串联结构以及第二电容器自身的自举作用,实现了参考电压和数据信号电压的传递,使得驱动电流与第一晶体管的阈值电压和电源正极电压均无关,解决了传统显示装置中显示亮度不均匀的问题,提高了显示装置的视觉显示品质。

附图说明

为了更清楚地说明本发明或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。

图1a为本发明提供的像素驱动电路的结构示意图;

图1b为图1a中像素驱动电路的控制方法的流程示意图;

图2为本发明提供的像素驱动电路的结构示意图;

图3为图2中像素驱动电路的时序图;

图4为图2中的像素驱动电路在采用图3所示时序时,驱动电流ioled在不同的电源正极电压vvdd下的波形示意图;

图5为本发明提供的显示面板的结构示意图;

图6为本发明提供的显示装置的结构示意图。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明中的附图,对本发明中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

传统显示装置中,驱动晶体管的驱动电流驱动oled发光,该驱动电流从电源正极电压vvdd流向电源负极电压vvss。随着显示装置的屏体越来越大,由于传输电源正极电压vvdd的金属连线上会存在电阻分压,使得电源正极电压vvdd的数值在屏体远端和屏体近端会不相同。且在驱动电流流经金属连线时,根据欧姆定律会产生电源的ir压降(irdrop)),导致输入到屏体中不同位置的像素(pixel)的电源正极电压vvdd不同,即产生显示亮度不均匀的问题。

其中,驱动电流ioled可以用公式ioled=k*(vgs-vth)2=k*(vvdd-vdata)2表示,k=(w*μ*cox)/(2*l),μ是载流子迁移率,cox是栅介质单位面积电容,w和l分别是驱动晶体管的宽和长,vgs是驱动晶体管的栅极和源极之间的电压差值,vth是驱动晶体管的阈值电压,vvdd是电源正极电压,vdata是数据信号电压。

基于上述公式,电源正极电压vvdd会直接影响驱动电流ioled,使得靠近输入电源正极电压一侧的屏体亮度大于远离输入电源正极电压一侧的屏体亮度,容易导致屏体的显示亮度不均匀的现象。

为了解决上述问题,本申请提供一种像素驱动电路及其控制方法、显示面板和显示装置,可以消除电源正极电压vvdd的影响,改善电源正极电压vvdd的irdrop现象,使得屏体的亮度显示均匀,达到高品质视觉效果的实际需求。

下面,通过具体实施例,对像素驱动电路的具体结构进行详细说明。

图1a为本发明提供的像素驱动电路的结构示意图。如图1a所示,本申请的像素驱动电路可以包括:

第一晶体管m1,用于根据第二节点net2的电位生成驱动电流ioled。

第二晶体管m2,用于检测和补偿第一晶体管m1的阈值电压vth偏差,通过响应第二扫描线信号sn+1而传送经第一晶体管m1传输的电源正极电压vvdd至第二节点net2。

第三晶体管m3,用于响应第二扫描线信号sn+1而传送数据信号电压vdata至第一节点net1。

第四晶体管m4,用于响应发光信号em而传送参考电压vref至第一节点net1。

第五晶体管m5,串联连接在第一晶体管m1和发光元件x1之间,用于响应发光信号em而通过第一晶体管m1向发光元件x1提供驱动电流ioled,发光元件x1用于发出与驱动电流ioled对应的光。

第六晶体管m6,用于响应第一扫描线信号sn,传送参考电压vref,放电存储在发光元件x1中。

第七晶体管m7,用于响应第一扫描线信号sn,传送参考电压vref,放电存储在第二节点net2的电位。

第一电容器c1,用于存储传送至第一节点net1的数据信号电压vdata。

第二电容器c2,用于存储传送至第一晶体管m1的电源正极电压vvdd。

其中,第一电容器c1的第二电极、第二电容器c2的第二电极以及第一晶体管m1的栅极在第二节点net2处电连接。

需要说明的是,各个晶体管可以全部为pmos晶体管,也可以全部为nmos管,也可以部分为pmos晶体管,部分为nmos管,本申请对此不做限定。发光元件x1可以为oled,也可以为液晶,本申请对此不做限定。

本申请中,如图1b所示,像素驱动电路的控制方法可以包括依次设置的初始化阶段、调节阶段和发光阶段这三个阶段。

s101、在初始化阶段中,第一扫描线信号sn为使能信号,第二扫描线信号sn+1为非使能信号,发光信号em为非使能信号。

在初始化阶段中,通过响应第一扫描线信号sn的使能信号,控制第六晶体管m6可以处于导通状态,使得发光元件x1的电压变为参考电压vref,避免上一帧扫描线信号对发光元件x1的电压的影响,实现对发光元件x1的电压的复位操作。通过响应第一扫描线信号sn的使能信号,还控制第七晶体管m7可以处于导通状态,使得第二节点net2的电位变为参考电压vref,避免上一帧扫描线信号对第二节点net2的电位的影响。通过相应第二扫描线信号sn+1的非使能信号,控制第二晶体管m2和第三晶体管m3处于截止状态。通过响应发光信号em的非使能信号,控制第四晶体管m4以及第五晶体管m5处于截止状态。

s102、在调节阶段中,第一扫描线信号sn为非使能信号,第二扫描线信号sn+1为使能信号,发光信号em为非使能信号。

在调节阶段中,通过响应第一扫描线信号sn的非使能信号,控制第六晶体管m6和第七晶体管m7可以处于截止状态。通过响应第二扫描线信号sn+1的使能信号,控制第三晶体管m3处于导通状态,可以将数据信号电压vdata传送至第一节点net1。通过响应第二扫描线信号sn+1的使能信号,还控制第二晶体管m2处于导通状态,可以传送经第一晶体管m1传输的电源正极电压vvdd至第二节点net2,同时补偿第一晶体管m1的阈值电压vth偏差,使得第二节点net2的电位变为电源正极电压vvdd与阈值电压vth的差值。通过响应发光信号em的非使能信号,控制第四晶体管m4以及第五晶体管m5处于截止状态。

s103、在发光阶段中,第一扫描线信号sn为非使能信号,第二扫描线信号sn+1为非使能信号,发光信号em为使能信号。

在发光阶段中,通过响应第一扫描线信号sn的非使能信号,控制第六晶体管m6和第七晶体管m7可以处于于截止状态。通过响应第二扫描线信号sn+1的非使能信号,控制第二晶体管m2和第三晶体管m3处于截止状态。通过响应发光信号em的使能信号,控制第四晶体管m4处于导通状态,可以将参考电压vref传送至第一节点net1,且可以通过第一电容器c1与第二电容器c2的串联连接,以及第二电容器c2自身的自举作用,将参考电压vref和数据信号电压vdata传送至第二节点net2,即第一晶体管m1的栅极,来调节第一晶体管m1栅极的电位。通过响应发光信号em的使能信号,还控制第五晶体管m5处于导通状态,使得第一晶体管m1可以向发光元件x1提供驱动电流ioled。

另外,第一扫描线信号sn、第二扫描线信号sn+1以及发光信号em可以为高电平使能,也可以为低电平使能,本申请对此不做限定。

本申请提供的像素驱动电路及像素驱动电路的控制方法,通过在初始化阶段中,第一扫描线信号为使能信号,第二扫描线信号为非使能信号,发光信号为非使能信号。这样,第六晶体管可以通过响应第一扫描线信号,使得发光元件的电压变为参考电压,避免上一帧扫描线信号对发光元件的电压的影响,实现对发光元件的电压的复位操作。第七晶体管可以通过响应第一扫描线信号,使得第二节点的电位变为参考电压,避免上一帧扫描线信号对第二节点的电位的影响。在调节阶段中,第一扫描线信号为非使能信号,第二扫描线信号为使能信号,发光信号为非使能信号。这样,第三晶体管可以通过响应第二扫描线信号,将数据信号电压传送至第一节点。第二晶体管可以传送经第一晶体管传输的电源正极电压至第二节点,同时补偿第一晶体管的阈值电压偏差,使得第二节点的电位变为电源正极电压与阈值电压的差值。在发光阶段中,第一扫描线信号为非使能信号,第二扫描线信号为非使能信号,发光信号为使能信号。这样,第四晶体管可以通过响应发光信号,将参考电压传送至第一节点,且可以通过第一电容器与第二电容器的串联连接,以及第二电容器自身的自举作用,将参考电压和数据信号电压传送至第二节点,即第一晶体管的栅极,来调节第一晶体管栅极的电位。第五晶体管可以通过响应发光信号,使得第一晶体管可以向发光元件提供驱动电流。从而,该驱动电流不仅与阈值电压无关,还与电源正极电压无关,消除了阈值电压的差异以及电源正极电压的irdrop对第一晶体管产生的影响,确保了显示面板中的驱动晶体管在相同的电源正极电压下形成的驱动电流相同。本申请中,通过响应发光信号、利用第一节点提供的参考电压、第一电容器和第二电容器的串联结构以及第二电容器自身的自举作用,实现了参考电压和数据信号电压的传递,使得驱动电流与第一晶体管的阈值电压和电源正极电压均无关,解决了传统显示装置中显示亮度不均匀的问题,提高了显示装置的视觉显示品质。

另外,现有技术中,由于电源正极电压vvdd会产生较大的irdrop。而本申请中,电源正极电压vvdd会降低irdrop。因此,相较于现有技术中电源正极电压vvdd与电源负极电压vvss之间的压差而言,本申请中电源正极电压vvdd与电源负极电压vvss之间的压差会大幅度缩小,使得发光元件x1的阳极电位不会明显升高,避免了在高灰阶下驱动薄膜场效应晶体管(thinfilmtransistor,tft)工作在线性区的风险。

本申请中,各个晶体管在像素驱动电路中的连接方式可以包括多种。下面,继续结合图1a,对本申请的像素驱动电路中的具体结构进行详细说明。为了便于说明,图1a中各个晶体管可以为pmos晶体管。

可选地,第一晶体管m1的源极电连接电源正极电压vvdd,第一晶体管m1的漏极电连接发光元件x1的阳极,发光元件x1的阴极电连接电源负极电压vvss。其中,由于第二电容器c2的第二电极与第一晶体管m1的栅极电连接,因此,第一晶体管m1栅极的电位与第二节点net2的电位相同,使得第一晶体管m1可基于第二节点net2的电位处于导通或截止状态。

在第一晶体管net2处于导通状态时,第一晶体管m1可以将电源正极电压vvdd从第一晶体管m1的源极传送至第一晶体管m1的漏极。第一晶体管m1的漏极通过第五晶体管m5与发光元件x1的阳极电连接。这样,若第五晶体管m5处于导通状态,则第一晶体管m1产生的驱动电流ioled便可传送至发光元件x1,以驱动发光元件x1发光。

可选地,第二晶体管m2的栅极响应第二扫描线信号sn+1,第二晶体管m2的源极电连接第一晶体管m1的栅极,第二晶体管m2的漏极电连接第一晶体管m1的漏极。

基于上述连接方式,通过响应第二扫描线信号sn+1的使能信号,第二晶体管m2可以处于导通状态,此时第一晶体管m1的栅极和漏极相连,使得第二晶体管m2使得第一晶体管m1具有二极管的结构。若第一晶体管m1同时处于导通状态,则电源正极电压vvdd可依次经第一晶体管m1和第二晶体管m2,并被传送至第一晶体管m1的栅极。并且,由于第二电容器c2的第二电极与第一晶体管m1的栅极在第二节点net2处电连接,因此,此时,第二电容器c2中不仅可以存储电源正极电压vvdd,还可以存储第一晶体管m1的源极和第一晶体管m1的栅极之间的阈值电压vth。

需要说明的是,第三晶体管m3除了上述连接方式,还可以采用镜像的连接方式,实现对第一晶体管m1的阈值电压vth偏差的补偿。

可选地,第五晶体管m5的栅极响应发光信号em,第五晶体管m5的源极电连接发光元件x1的阳极,第五晶体管m5的漏极电连接第一晶体管m1的漏极。

基于上述连接方式,通过响应发光信号em的使能信号,第五晶体管m5可以处于导通状态,使得第一晶体管m1产生的驱动电流ioled可以传送至发光元件x1,以驱动发光元件x1发光。

可选地,第三晶体管m3的栅极响应第二扫描线信号sn+1,第三晶体管m3的源极电连接数据信号电压vdata,第三晶体管m3的漏极电连接第一电容器c1的第一电极。

基于上述连接方式,通过响应第二扫描线信号sn+1的使能信号,第三晶体管m3可以处于导通状态,使得数据信号电压vdata可以经由第三晶体管m3的漏极被传送至第一电容器c1的第一电极,使得第一电容器c1中存储数据信号电压vdata。其中,第一电容器c1的第一电极可以看作为位于第一节点net1处。

可选地,第四晶体管m4的栅极响应发光信号em,第四晶体管m4的源极电连接第一电容器c1的第一电极,第四晶体管m4的漏极接地。

基于上述连接方式,通过响应发光信号em的使能信号,第四晶体管m4可以处于导通状态,使得参考电压vref可以经由第四晶体管m4的源极被传送至第一电容器c1的第一电极。并且,基于第一电容器c1与第二电容器c2的串联连接以及第二电容器c2自身的自举作用,参考电压vref和数据信号电压vdata可以被传送至第二电容器c2的第二电极,即第二节点net2,实现对第一晶体管m1栅极的电位的调整,使得驱动电流ioled与阈值电压vth以及电源正极电压vvdd均无关。

可选地,第六晶体管m6的栅极响应第一扫描线信号sn,第六晶体管m6的源极接地,第六晶体管m6的漏极电连接发光元件x1的阳极。

基于上述连接方式,通过响应第一扫描线信号sn的使能信号,第六晶体管m6可以处于导通状态,使得参考电压vref可以经由第六晶体管m6的漏极,存储到在发光元件x1中,实现对发光元件x1的电压的复位操作。

可选地,第七晶体管m7的栅极响应第一扫描线信号sn,第七晶体管m7的源极电连接第二电容器c2的第二电极,第七晶体管m7的漏极接地。

基于上述连接方式,通过响应第一扫描线信号sn的使能信号,第七晶体管m7可以处于导通状态,使得参考电压vref可以经由第七晶体管m7的源极,存储到在第二电容器c2中,实现对第二电容器c2的电压的初始化操作。

可选地,第二电容器c2的第一电极电连接电源正极电压vvdd。这样,在第二电容器c2进行充电或放电的过程中,电源正极电压vvdd可为第二电容器c2的第一电极提供一个稳定的电位,以确定第二节点net2的电位不变。

需要说明的是,第二电容器c2的第一电极与第一晶体管m1的源极可以同时电连接一个电源正极电压vvdd的接入端,减少了接入电源正极电压vvdd的端口数量,简化了电路设计,减少了不必要的电路走线。另外,第二电容器c2的第一电极与第一晶体管m1的源极可以分别电连接一个电源正极电压vvdd的接入端,本申请对此不做限定。

在上述图1a实施例的基础上,图2为本发明提供的像素驱动电路的结构示意图。与图1a实施例所示的像素驱动电路不同的是,如图2所示,像素驱动电路还可以包括:第八晶体管m8,用于响应第一扫描线信号sn,传送参考电压vref,放电存储在第一节点net1的电位。

本申请中,通过响应第一扫描线信号sn的使能信号,第八晶体管m8可以处于导通状态,使得参考电压vref可以经由第八晶体管m8的漏极,存储到在第一节点net1中,实现对第一节点net1的电位的初始化。

需要说明的是,第四晶体管m4、第六晶体管m6以及第八晶体管m8可以同时电连接一个参考电压vref的接入端,减少了接入参考电压vref的端口数量,简化了电路设计,减少了不必要的电路走线。另外,第四晶体管m4、第六晶体管m6以及第八晶体管m8也可以分别电连接一个参考电压vref的接入端,本申请对此不做限定。

示例性地,本申请还提供一种像素驱动电路的控制方法。该像素驱动电路的控制方法可以应用于如如图1a-图2实施例所示的像素驱动电路。该方法可以包括:依次设置的初始化阶段、调节阶段和发光阶段。

需要说明的是,为了确保每个阶段不会受到上一个阶段的影响或者对下一个阶段产生影响,在上一个阶段结束后,下一个阶段可以延迟一段时长在开始。其中,上述时长可以根据具体电路结构以及实际经验值进行设置,本申请对此不做限定。

图3为图2中像素驱动电路的时序图。为了便于说明,第一扫描线信号sn、第二扫描线信号以及发光信号em均为低电平使能。

如图3所示,在初始化阶段t1中,第一扫描线信号sn为低电平的使能信号,第二扫描线信号sn+1为高电平的非使能信号,发光信号em为高电平的非使能信号。

在像素驱动电路中,第一扫描线信号sn控制第六晶体管m6、第七晶体管m7以及第八晶体管m8处于导通状态。第二扫描线信号sn+1控制第二晶体管m2以及第三晶体管m3处于截止状态。发光信号em控制第四晶体管m4以及第五晶体管m5处于截止状态。

此时,参考电压vref经由第六晶体管m6传送至发光元件x1,使得参考电压vref经由第七晶体管m7传送至第二电容器c2的第二电极,即初始化第二节点net2的电位,使得参考电压vref经由第八晶体管t8传送至第一电容器c1的第一电极,即初始化第一节点net1的电位。

经过一段时长,开启调节阶段t2。在调节阶段t2中,第一扫描线信号sn为高电平的非使能信号,第二扫描线信号sn+1为低电平的使能信号,发光信号em为高电平的非使能信号。

在像素驱动电路中,第一扫描线信号sn控制第六晶体管m6、第七晶体管m7以及第八晶体管m8处于截止状态。第二扫描线信号sn+1控制第二晶体管m2以及第三晶体管m3处于导通状态。发光信号em控制第四晶体管m4以及第五晶体管m5处于截止状态。

一方面,在电源正极电压vvdd写入过程中,第一晶体管m1处于导通状态。电源正极电压vvdd依次经第一晶体管m1和第二晶体管m2传送至第二节点net2(即第一晶体管m1的栅极)以及第二电容c2的第二电极。此时,第二电容c2开始充电,直至第一晶体管m1栅极和第一晶体管m1漏极的电位均等于电源正极电压vvdd与阈值电压vth绝对值之间的差值vvdd-|vth|=vvdd+vth时,第一晶体管m1处于截止状态。此时,第二电容c2的第二电极的电位为vvdd+vth。

另一方面,在数据信号电压vdata写入过程中,第一电容器c1开始充电,以存储数据信号电压vdata。在充电结束时,第一电容器c1的第一电极的电位等于数据信号电压vdata。另外,由于第一电容器c1的第二电极与第二电容器c2的第二电极串联连接,因此,第一电容器c1的第二电极的电位与第二电容器c2的第二电极的电位相等,为vvdd+vth。

经过一段时长,开启发光阶段t3。在发光阶段t3中,第一扫描线信号sn为高电平的非使能信号,第二扫描线信号sn+1为高电平的非使能信号,发光信号em为低电平的使能信号。

在像素驱动电路中,第一扫描线信号sn控制第六晶体管m6、第七晶体管m7以及第八晶体管m8处于截止状态。第二扫描线信号sn+1控制第二晶体管m2以及第三晶体管m3处于截止状态。发光信号em控制第四晶体管m4以及第五晶体管m5处于导通状态。

此时,参考电压vref经由第三晶体管m6传送至第一节点net1的电位,使得第一电容器c1的第二电极的电位由参考电压vref跳变为数据信号电压vdata。在充电结束时,第一电容器c1的第二电极的电位等于数据信号电压vdata。由于第一电容器c1的第二电极与第二电容器c2的第二电极串联连接,以及第二电容器c2自身的自举作用,因此,第一电容器c1的第二电极的电位和第二电容器c2的第二电极的电位均变为vvdd+vth+c1*(vref-vdata)/(c1+c2),其中,c1是第一电容器c1的电容,c2是第二电容器c2的电容。

由于第五晶体管m5处于导通状态,因此,第一晶体管m1与发光元件x1连通,第一晶体管m1产生的驱动电流ioled经第五晶体管m5传输至发光元件x1并驱动发光元件x1发光。其中,驱动电流ioled的大小满足如下公式:

ioled=k*(c1*(vdata-vref)/(c1+c2))2

其中,k=(w*μ*cox)/(2*l),k是常量。

基于上述内容,第一晶体管m1产生的驱动电流ioled不受第一晶体管m1的阈值电压vth的影响,也不受电源正极电压vvdd的影响,仅与数据信号电压vdata以及参考电压vref有关,消除了像素驱动电路中由于制作工艺以及长时间工作造成的驱动晶体管的阈值电压偏差对驱动晶体管造成的影响,也消除了提供电源正极电压vvdd的金属连线上产生的irdrop现象对驱动晶体管造成的影响,有效改善显示亮度不均匀的问题。

并且,图4示出了图2中的像素驱动电路采用图3所示时序时,驱动电流ioled在不同的电源正极电压vvdd下的波形示意图。图4中,横坐标为电源正极电压vvdd,单位为伏特(v),纵坐标为驱动电流ioled,单位为纳安(na)。如图4所示,当电源正极电压vvdd为4.4v时,驱动电流ioled为57.17na。当电源正极电压vvdd为4.6v时,驱动电流ioled仍为57.17na。

示例性地,本申请还提供一种显示面板。图5为本发明提供的显示面板的结构示意图。如图5所示,本申请的显示面板可以包括:多条扫描线、多条发光信号线与多条数据线;其中,多条扫描线与多条数据线交叉设置,多条扫描线与多条数据线的交叉区域设置有多个像素,每个像素包括如图1a-图2实施例所示的像素驱动电路。

本申请提供的显示面板包括如上述的像素驱动电路,可执行上述实施例,其具体实现原理和技术效果,可参见上述方法实施例,本申请此处不再赘述。

需要说明的是:为同一个像素提供的扫描线至少包括两条扫描线,使得向同一个像素提供第一扫描线信号sn和第二扫描线信号sn+1。

示例性地,本申请还提供一种显示装置。图6为本发明提供的显示装置的结构示意图。如图6所示,本申请的显示装置可以包括:发光元件、基板以及如图5实施例所示的显示面板。

其中,显示面板夹设在发光元件与彩膜基板之间。通常情况下,基板上铺设有显示面板,显示面板上铺设有发光元件。

其中,发光元件可以为oled,也可以为液晶,本申请对此不做限定。

本申请提供的显示装置包括如上述的显示面板,可执行上述实施例,其具体实现原理和技术效果,可参见上述方法实施例,本申请此处不再赘述。其中,显示装置包括但不限于显示器、手机(mobilephone)、平板电脑(pad)、电脑、虚拟现实(virtualreality,vr)终端、增强现实(augmentedreality,ar)终端等等,在此不作限定。

最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1