一种阵列基板、驱动方法及显示装置与流程

文档序号:21709105发布日期:2020-08-05 00:54阅读:118来源:国知局
一种阵列基板、驱动方法及显示装置与流程

本发明涉及显示技术领域,特别涉及一种阵列基板、驱动方法及显示装置。



背景技术:

随着显示技术的飞速发展,显示面板越来越向着高集成度和低成本的方向发展。其中,阵列基板行驱动(gatedriveronarray,goa)技术将薄膜晶体管(thinfilmtransistor,tft)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动。通常栅极开关电路工作时需要驱动芯片提供触发信号,但现有的驱动芯片提供触发信号的刷新率存在上限,不能满足需要高刷新率的阵列基板的需求。



技术实现要素:

本发明实施例提供一种阵列基板、驱动方法及显示装置,可以实现高刷新率扫描驱动。

因此,本发明实施例提供了一种阵列基板,包括驱动电路;所述驱动电路包括控制电路和级联的多个移位寄存器;

所述第一级移位寄存器的输入信号端与帧触发信号端电连接,且每相邻两级移位寄存器中,下一级移位寄存器的输入信号端与上一级移位寄存器的输出信号端电连接,下一级移位寄存器的输出信号端与上一级移位寄存器的复位信号端电连接;

最后一级移位寄存器的输出信号端通过所述控制电路与第一级移位寄存器的输入信号端电连接;所述控制电路用于将所述最后一级移位寄存器的输出信号端的信号传输至所述第一级移位寄存器的输入信号端。

可选地,所述控制电路包括开关晶体管,所述最后一级移位寄存器的输出信号端与所述开关晶体管的第一极和控制极电连接,所述第一级移位寄存器的输入信号端与所述开关晶体管的第二极电连接。

可选地,所述控制电路包括级联的多个所述第一虚拟移位寄存器;

每相邻两级第一虚拟移位寄存器中,下一级第一虚拟移位寄存器的输入信号端与上一级第一虚拟移位寄存器的输出信号端电连接,下一级第一虚拟移位寄存器的输出信号端与上一级第一虚拟移位寄存器的复位信号端电连接;

所述最后一级移位寄存器的输出信号端与第一级所述第一虚拟移位寄存器的输入信号端电连接,所述最后一级移位寄存器的复位信号端与第一级所述第一虚拟移位寄存器的输出信号端电连接;所述第一级移位寄存器的输入信号端与任意一级所述第一虚拟移位寄存器的输出信号端电连接。

可选地,所述驱动电路还包括连接于所述第一级移位寄存器的输入信号端与所述帧触发信号端之间的级联的多个第二虚拟移位寄存器;

第一级第二虚拟移位寄存器的输入信号端与所述帧触发信号端电连接;

每相邻的两级第二虚拟移位寄存器中,下一级第二虚拟移位寄存器的输入信号端与上一级第二虚拟移位寄存器的输出信号端电连接,下一级第二虚拟移位寄存器的输出信号端与上一级第二虚拟移位寄存器的复位信号端电连接;

最后一级所述第二虚拟移位寄存器的输出信号端与所述第一级移位寄存器的输入信号端电连接,最后一级所述第二虚拟移位寄存器的复位信号端与所述第一级移位寄存器的输出信号端电连接。

可选地,所有移位寄存器的循环复位信号端均与重置信号端电连接;所述所有移位寄存器被配置为根据所述重置信号端的信号进行复位。

可选地,所有移位寄存器的电路结构均相同。

可选地,所述阵列基板还包括多条栅线;所述驱动电路与所述多条栅线电连接;所述级联的多个移位寄存器中,每个移位寄存器对应电连接一条栅线。

基于同一发明构思,本发明实施例还提供了一种显示装置,包括上述任一种阵列基板。

基于同一发明构思,本发明实施例还提供了一种上述任一种阵列基板的驱动方法,包括多个驱动周期;每个所述驱动周期包括多个连续的扫描阶段;

在第一个所述扫描阶段,对驱动电路中的第一级移位寄存器电连接的帧触发信号端加载帧触发信号;

在每一个所述扫描阶段中,驱动电路对电连接的多条栅线依次逐行输入扫描信号。

可选地,在每相邻的两个所述驱动周期之间,还包括重置阶段;

在所述重置阶段,通过重置信号端对驱动电路中所有移位寄存器的循环复位信号端加载重置信号,以使所有移位寄存器进行复位。

本发明有益效果如下:

本发明实施例提供的一种阵列基板、驱动方法及显示装置,包括驱动电路,驱动电路包括控制电路和级联的多个移位寄存器,最后一级移位寄存器的输出信号端通过控制电路与第一级移位寄存器的输入信号端电连接。则当驱动电路开始工作时,仅需要通过帧触发信号端对驱动电路加载一次帧触发信号,当驱动电路最后一级移位寄存器输出信号时,可以将最后一级移位寄存器输出的信号提供给第一级移位寄存器的输入信号端,以使驱动电路循环工作,不需要以高频率对驱动电路加载帧触发信号即可满足驱动电路以高刷新率工作的需要。

附图说明

图1为本发明实施例提供的一种阵列基板中驱动电路的示意图;

图2为本发明实施例提供的一种阵列基板的示意图;

图3为本发明实施例提供的又一种阵列基板中驱动电路的示意图;

图4为本发明实施例提供的又一种阵列基板中驱动电路的示意图;

图5为本发明实施例提供的又一种阵列基板中驱动电路的示意图;

图6为本发明实施例提供的又一种阵列基板中驱动电路的示意图;

图7为本发明实施例提供的一种阵列基板的信号时序图。

具体实施方式

为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。并且在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。基于所描述的本发明的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。

除非另外定义,本发明使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本发明中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“电连接”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。

需要注意的是,附图中各图形的尺寸和形状不反映真实比例,目的只是示意说明本发明内容。并且自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。

本发明实施例提供的一种阵列基板,如图1所示,包括:驱动电路;驱动电路包括控制电路10,级联的多个移位寄存器:sr(1)、sr(2)……sr(n-1)、sr(n)(共n个移位寄存器,1<n);

第一级移位寄存器sr(1)的输入信号端in与帧触发信号端stv电连接,且每相邻两级移位寄存器中,下一级移位寄存器的输入信号端in与上一级移位寄存器的输出信号端out电连接,下一级移位寄存器的输出信号端out与上一级移位寄存器的复位信号端rst电连接;

最后一级移位寄存器sr(n)的输出信号端out通过控制电路10与第一级移位寄存器的输入信号端in电连接;控制电路10用于将最后一级移位寄存器sr(n)的输出信号端out的信号传输至第一级移位寄存器sr(1)的输入信号端in。

本发明实施例提供的阵列基板,在驱动电路中设置了控制电路10,并且将最后一级移位寄存器sr(n)的输出信号端out设置为通过控制电路10与第一级移位寄存器sr(1)的输入信号端in电连接。则当驱动电路开始工作时,仅需要通过帧触发信号端stv对驱动电路加载一次帧触发信号,当驱动电路最后一级移位寄存器sr(n)输出信号时,可以将最后一级移位寄存器sr(n)输出的信号提供给第一级移位寄存器sr(1)的输入信号端in,以使驱动电路循环工作,不需要以高频率对驱动电路加载帧触发信号即可满足驱动电路以高刷新率工作的需要。

在具体实施时,如图2所示,阵列基板可以包括:衬底基板,以及位于衬底基板上的多个像素单元。通常像素单元中包括多个子像素p,每一个子像素p包括像素电路和与像素电路电连接的有机发光二极管。一行子像素p中的像素电路电连接一条栅线g,一列子像素p中的像素电路电连接一条数据线d,子像素中的像素电路在电连接的栅线g的扫描信号和电连接的数据线d的信号控制下使有机发光二极管发光。本发明实施例提供的阵列基板中的驱动电路100,可以作为栅极驱动电路,用于对栅线g提供扫描信号。并且,驱动电路可以是采用阵列基板行驱动(gatedriveronarray,goa)技术集成在衬底基板上以形成对栅线的扫描驱动。

在具体实施时,在本发明实施例中,如图1所示,阵列基板中可以包括多条栅线:g(1)、g(2)……g(n-1)、g(n);驱动电路与多条栅线电连接;级联的多个移位寄存器中,每个移位寄存器对应电连接一条栅线。

在具体实施时,驱动电路用于向电连接的多条栅线依次提供扫描信号。具体地,级联的多个移位寄存器中,每个移位寄存器的输出信号端out对应电连接一条栅线:第一级移位寄存器sr(1)的输出信号端out电连接栅线g(1),第二级移位寄存器sr(2)的输出信号端out电连接栅线g(2),最后一级移位寄存器sr(n)的输出信号端out电连接栅线g(n)。从第一级移位寄存器sr(1)至最后一级移位寄存器sr(n),依次通过输出信号端out向对应的栅线输出扫描信号,即驱动电路完成了一帧的信号输出,可以驱动一帧的显示画面。

在具体实施时,在本发明实施例中,如图3所示,控制电路10可以包括开关晶体管t,最后一级移位寄存器sr(n)的输出信号端out与开关晶体管t的第一极和控制极电连接,第一级移位寄存器sr(1)的输入信号端in与开关晶体管t的第二极电连接。

在具体实施时,在开关晶体管t导通时,最后一级移位寄存器sr(n)输出的信号通过开关晶体管t会被直接提供给第一级移位寄存器sr(1)的输入信号端in,从而使第一级移位寄存器sr(1)继续输出信号。也就是说,当驱动电路中从第一级移位寄存器sr(1)到最后一级移位寄存器sr(n)均依次输出信号,也即驱动电路完成了一帧的扫描信号输出后,可以立即进行下一帧的扫描信号输出,在两帧信号输出之间不需要缓冲时间,从而可以实现相邻两帧显示画面的无缝衔接。

在具体实施时,开关晶体管t的第一极和控制极电连接,形成了二极管结构,使信号仅能从开关晶体管t的第一极向第二极传输。当通过帧触发信号端stv加载帧触发信号时,帧触发信号不会通过开关晶体管t传输至最后一级移位寄存器的输出信号端out。

具体地,在本发明实施例提供的阵列基板中,上述开关晶体管可以是薄膜晶体管(tft,thinfilmtransistor),也可以是金属氧化物半导体场效应管(mos,metaloxidescmiconductor),在此不作限定。并且根据上述各开关晶体管的类型不同以及开关晶体管的控制极的信号的不同,将开关晶体管的控制极作为栅极,并可以将上述开关晶体管的第一极作为源极,第二极作为漏极,或者将开关晶体管的第一极作为漏极,第二极作为源极,在此不作具体区分。

在具体实施时,在本发明实施例中,如图4所示,控制电路10也可以包括级联的多个第一虚拟移位寄存器:ds(1)、ds(2)……;

每相邻两级第一虚拟移位寄存器中,下一级第一虚拟移位寄存器的输入信号端in与上一级第一虚拟移位寄存器的输出信号端out电连接,下一级第一虚拟移位寄存器的输出信号端out与上一级第一虚拟移位寄存器的复位信号端rst电连接;

最后一级移位寄存器sr(n)的输出信号端out与第一级第一虚拟移位寄存器ds(1)的输入信号端in电连接,最后一级移位寄存器sr(n)的复位信号端rst与第一级第一虚拟移位寄存器ds(1)的输出信号端out电连接;第一级移位寄存器sr(1)的输入信号端in与任意一级第一虚拟移位寄存器的输出信号端out电连接。

在具体实施时,图4所示的驱动电路中,第一级移位寄存器sr(1)的输入信号端in与第一级第一虚拟移位寄存器ds(1)的输出信号端out电连接,但不限于此。在实际应用中,第一虚拟移位寄存器的数量可以根据实际需要设计确定,在此不作限定。第一级移位寄存器sr(1)的输入信号端in与哪一级第一虚拟移位寄存器的输出信号端out电连接也可以根据实际需要设计确定,在此不作限定。

在具体实施时,当最后一级移位寄存器sr(n)的输出信号端out的输出信号被提供给第一级第一虚拟移位寄存器ds(1)的输入信号端in后,触发第一级第一虚拟移位寄存器工作,从而使第一级第一虚拟移位寄存器的输出信号端out输出信号。并且,第一级第一虚拟移位寄存器的输出信号端out输出的信号提供给第一级移位寄存器的输入信号端,以触发第一级移位寄存器工作,从而可以自动开始下一帧的扫描信号输出。这样可以在两帧扫描信号输出之间设置缓冲时间,从而可以提高相邻两帧显示画面的显示效果。

在具体实施时,控制电路10中包括级联的多个第一虚拟移位寄存器,且第一级移位寄存器sr(1)的输入信号端in电连接第二级第一虚拟移位寄存器或第二级第一虚拟移位寄存器之后的第一虚拟移位寄存器时,最后一级移位寄存器sr(n)的输出信号端out输出信号后,第一虚拟移位寄存器也要级联的输出信号,等与第一级移位寄存器电连接的第一虚拟移位寄存器输出信号时,第一级移位寄存器的输入信号端才会输入信号。因此,最后一级移位寄存器sr(n)的输出信号端out输出信号后,需要等待缓冲时间后,第一级移位寄存器sr(1)的输入信号端in才会输入信号,并且可以通过调整最后一级移位寄存器sr(n)的输出信号端out和第一级移位寄存器sr(1)的输入信号端in之间电连接的第一虚拟移位寄存器的数量从而调整缓冲时间。

在具体实施时,第一虚拟移位寄存器的输出信号端out并不会电连接栅线,当通过帧触发信号端stv加载帧触发信号时,帧触发信号会传输至与第一级移位寄存器sr(1)的输入信号端in电连接的第一虚拟移位寄存器的输出信号端out,但不会影响显示。

在具体实施时,在本发明实施例中,驱动电路还可以包括连接于第一级移位寄存器的输入信号端in与帧触发信号端stv之间的级联的多个第二虚拟移位寄存器;

第一级第二虚拟移位寄存器的输入信号端in与帧触发信号端stv电连接;

每相邻的两级第二虚拟移位寄存器中,下一级第二虚拟移位寄存器的输入信号端in与上一级第二虚拟移位寄存器的输出信号端out电连接,下一级第二虚拟移位寄存器的输出信号端out与上一级第二虚拟移位寄存器的复位信号端rst电连接;

最后一级第二虚拟移位寄存器的输出信号端out与第一级移位寄存器的输入信号端in电连接,最后一级第二虚拟移位寄存器的复位信号端rst与第一级移位寄存器的输出信号端out电连接。

在具体实施时,如图5所示,连接于第一级移位寄存器的输入信号端in与帧触发信号端stv之间的第二虚拟移位寄存器d可以仅包括一个。当然,在实际应用中,第二虚拟移位寄存器的数量可以根据实际需要设计确定,在此不作限定。

在具体实施时,当控制电路10将最后一级移位寄存器的输出信号端out的信号传输至第一级移位寄存器的输入信号端in时,通过设置第二虚拟移位寄存器,可以避免将信号传输至帧触发信号端stv。

在具体实施时,在本发明实施例中,如图3与图6所示,所有移位寄存器,包括上述的级联的多个移位寄存器、第一虚拟移位寄存器和第二虚拟移位寄存器均具有循环复位信号端cr;这些循环复位信号端cr可以均与重置信号端tr电连接;所有移位寄存器被配置为根据所述重置信号端tr的信号进行复位。

在具体实施时,驱动电路工作时,通过重置信号端tr对所有循环复位信号端rst加载重置信号,可以使所有移位寄存器进行复位,即可以使所有移位寄存器停止工作。

在具体实施时,在本发明实施例中,所有移位寄存器,包括上述的级联的多个移位寄存器、第一虚拟移位寄存器和第二虚拟移位寄存器的电路结构可以均相同。具体地,所有移位寄存器的电路结构可以与现有技术中基本相同,在此不做赘述。对于这些移位寄存器的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。

基于同一发明构思,本发明实施例还提供了一种本发明实施例提供的上述任一种阵列基板的驱动方法,包括多个驱动周期;每个驱动周期包括多个连续的扫描阶段;

在第一个扫描阶段,对驱动电路中的第一级移位寄存器电连接的帧触发信号端加载帧触发信号;

在每一个扫描阶段中,驱动电路对电连接的多条栅线依次逐行输入扫描信号。

在具体实施时,在本发明实施例中,在每相邻的两个驱动周期之间,还包括重置阶段;

在重置阶段,通过重置信号端对驱动电路中所有移位寄存器的循环复位信号端加载重置信号,以使所有移位寄存器进行复位。

下面结合具体实施例,对本发明进行详细说明。需要说明的是,本实施例中是为了更好的解释本发明,但不限制本发明。

下面以图3所示的阵列基板的结构为例,结合图7所示的信号时序图对本发明实施例提供的上述阵列基板的工作过程进行描述。具体地,选取图7中的驱动周期t1、重置阶段r、驱动周期t2。其中,驱动周期t1包括第一扫描阶段t1和第二扫描阶段t2。

在第一扫描阶段t1,通过帧触发信号端stv对第一级移位寄存器sr(1)的输入信号端in加载帧触发信号。第一级移位寄存器sr(1)接收到帧触发信号后,移位输出扫描信号,并将扫描信号提供给栅线g(1)和第二级移位寄存器sr(2)。第二级移位寄存器sr(2)接收到第一级移位寄存器sr(1)提供的扫描信号后,移位输出扫描信号,将扫描信号提供给栅线g(2)和第三级移位寄存器sr(3)。相邻两级移位寄存器中,上一级移位寄存器将扫描信号提供给对应的栅线和下一级移位寄存器的输入信号端in,下一级移位寄存器接收到扫描信号后,移位输出扫描信号。最后一级移位寄存器sr(n)接收到扫描信号后,将扫描信号移位输出给栅线g(n)和开关晶体管t的第一极,开关晶体管t将扫描信号提供给第一级移位寄存器sr(1)的输入信号端in。

在第二扫描阶段t2,第一级移位寄存器sr(1)接收到最后一级移位寄存器sr(n)输出的扫描信号后,移位输出扫描信号。之后的工作过程可以与第一扫描阶段t1基本相同,在此不做赘述。

在重置阶段r,通过重置信号端tr对所有循环复位信号端rst加载重置信号,可以使所有移位寄存器进行复位,所有移位寄存器停止输出信号。

在驱动周期t2,包括第一扫描阶段t1和至少一个第二扫描阶段t2,其工作过程可以与驱动周期t1中的第一扫描阶段t1和第二扫描阶段t2基本相同,在此不做赘述。

基于同一发明构思,本发明实施例还提供了一种显示装置,包括本发明提供的上述阵列基板。其具体实施可参见上述阵列基板的实施过程,相同之处不再赘述。该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。

本发明实施例提供的上述阵列基板、驱动方法及显示装置,包括驱动电路,驱动电路包括控制电路和级联的多个移位寄存器,最后一级移位寄存器的输出信号端通过控制电路与第一级移位寄存器的输入信号端电连接。则当驱动电路开始工作时,仅需要通过帧触发信号端对驱动电路加载一次帧触发信号,当驱动电路最后一级移位寄存器输出信号时,可以将最后一级移位寄存器输出的信号提供给第一级移位寄存器的输入信号端,以使驱动电路循环工作,不需要以高频率对驱动电路加载帧触发信号即可满足驱动电路以高刷新率工作的需要。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1