本申请涉及显示技术领域,尤其涉及一种可提高显示面板调试所需demura数据读取稳定性的显示面板的驱动电路及显示装置。
背景技术:
为了优化显示面板的显示效果,源极侧(source)印刷电路板(printedcircuitboardassembly,简称pcba)上放置了存储器,用于存储面板显示效果的补偿数据—demura数据。其中,pcba是指pcb空板经过smt上件或经过dip插件的整个制程后形成的印刷电路板。面板产线通过在线调试,将调试好的补偿数据存放在存储器中。当上电(poweron)后,时序控制器(tcon)会从存储器中调用相应的demura数据,提供给时序控制器整合后输出,以改善面板的显示效果。
时序控制器通过spi(serialperipheralinterface,串行外设接口)传输信号从存储器中读取demura数据,即时序控制器与存储器之间采用spi通信。若要正确调用存储器中的数据,必须保持spi传输信号在读取过程都为稳定的信号,否则一旦外部干扰,造成时序控制器与存储器之间spi通信失败,则无法达到改善显示面板效果的目的。
干扰主要来自两个方面:1)显示面板工作时,源极侧pcba上的源极驱动芯片(sourceic)对面板充电,整个系统功耗大,电源系统噪声大;2)电平转换器(levelshifter,简称ls)输出给面板的goa(gatedriveronarray,阵列基板行驱动)信号为高频率、高压差的方波信号,pcba内部布局(layout)走线本身也会因为有寄生电容,对其它信号(如spi传输信号)造成干扰。
现有技术中避免干扰的方案,往往是缩短连接线材、线材加屏蔽层、尽量减少外部调试环境干扰。但是,现有方案无法避免来自pcba自身的信号干扰。
因此,如何提高显示面板调试所需demura数据的稳定性,成为现有显示面板的调试技术发展需要改进的技术问题。
技术实现要素:
本申请的目的在于,提供一种显示面板的驱动电路及显示装置,可以避免输出到面板的goa信号对时序控制器与存储器之间的spi传输信号的干扰,提高显示面板调试所需demura数据读取稳定性。
为实现上述目的,本申请提供了一种显示面板的驱动电路,所述驱动电路包括:一存储器,用于存储补偿所述显示面板的显示效果的demura数据;一电平转换器,用于向所述显示面板输出goa信号;以及一时序控制器,用于响应一使能信号,访问所述存储器以获取所述demura数据,以及输出goa时序控制信号至所述电平转换器、以控制所述goa信号的输出。
为实现上述目的,本申请还提供了一种显示装置,所述显示装置包括:一显示面板;以及一驱动电路,所述驱动电路采用本申请所述的驱动电路。
本申请的优点在于:本申请显示面板的驱动电路,通过新增一使能信号并由时序控制器控制时序,以在接收到第一电平的使能信号时,访问存储器以获取demura数据,同时输出goa时序控制信号以控制输出至显示面板的goa信号无输出,从而避免电平转换器输出到显示面板的goa信号,干扰时序控制器与存储器之间的spi传输信号质量,提高了时序控制器读取存储器中demura数据的读取稳定性能。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本申请显示面板的驱动电路的结构图;
图2为本申请显示面板的驱动电路的驱动时序图;
图3为本申请显示装置的架构示意图。
具体实施方式
下面详细描述本申请的实施方式,所述实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的组件或具有相同或类似功能的组件。本申请的说明书和权利要求书以及附图中的术语“第一”、“第二”、“第三”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应当理解,这样描述的对象在适当情况下可以互换。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。此外,术语“包括”和“具有”以及它们的任何变形,意图在于覆盖不排它的包含。
附图中所示的一些方框图是功能实体,不一定必须与物理或逻辑上独立的实体相对应。可以采用软件形式来实现这些功能实体,或在一个或多个硬件电路或集成电路中实现这些功能实体,或在不同网络和/或处理器装置和/或微控制器装置中实现这些功能实体。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
本申请显示面板的驱动电路,通过新增一使能信号并由时序控制器控制时序,以在接收到第一电平的使能信号时,访问存储器以获取demura数据,同时输出goa时序控制信号以控制输出至显示面板的goa信号无输出,从而避免电平转换器输出到显示面板的goa信号,干扰时序控制器与存储器之间的spi传输信号质量。即在产线机台调试阶段,当需要访问存储器时,通过时序控制器进行控制,可以使得电平转换器的输出时间避开时序控制器读取存储器中的demura数据的读取时间,从而避免goa信号对spi传输信号质量的干扰,提高时序控制器读取存储器中demura数据的读取稳定性能。
请一并参阅图1-图2,其中,图1为本申请显示面板的驱动电路的结构图,图2为本申请显示面板的驱动电路的驱动时序图。本申请显示面板的驱动电路10包括:一存储器11、一电平转换器12以及一时序控制器13。
具体的,所述存储器11用于存储补偿显示面板(未图示)的显示效果的demura数据。每次显示装置开机上电(poweron)后,所述时序控制器13首先读取所述存储器11中的demura数据,再对接收的数据信号(例如待显示数据)进行处理补偿,最后输出至显示面板进行显示。
由于晶化工艺的局限性,在大面积玻璃基板上制作的ltpstft(低温多晶硅薄膜晶体管)时,不同位置的tft常常在诸如阈值电压、迁移率等电学参数上具有非均匀性;这种非均匀性会转化为显示器件的电流差异和亮度差异,并被人眼所感知,即mura现象。
为了使显示面板的显示效果稳定,需要采取补偿方式,有内部补偿和外部补偿两种方式。外部补偿根据数据抽取方法的不同又可以分为光学抽取式和电学抽取式。光学抽取式是指将背板点亮后通过光学ccd照相的方法将亮度信号抽取出来,即de-mura技术。光学抽取的方式具有结构简单,方法灵活的优点,因此在现阶段被广泛采用。采用de-mura技术产生的demura数据被烧录到存储单元中,以在后续数据处理中,对接收的数据信号(例如待显示数据)进行处理补偿,从而补偿显示面板的显示效果。
进一步的实施例中,所述存储器11为闪存器(flash)。由于闪存器(flash)里存储的数据即使掉电之后也能保存,所以可以将demura数据存储在外部存储器flash中。在其它实施例中,demura数据也可以存储在eeprom(electricallyerasableprogrammablereadonlymemory,可擦除存储器)中。
具体的,所述电平转换器12用于向所述显示面板输出goa(gatedriveronarray,阵列基板行驱动)信号。具体的,所述电平转换器12用于向所述显示面板的面板goa区18输出goa信号。所述goa信号为高频率、高压差的方波信号。
具体的,所述时序控制器(tconic)13用于响应一使能信号,访问所述存储器11以获取所述demura数据,以及输出goa时序控制信号(goatimingcontrolsignal)至所述电平转换器12、以控制所述goa信号的输出。
进一步的实施例中,所述时序控制器13被配置为:当接收到第一电平的所述使能信号时,访问所述存储器11,同时输出控制所述goa信号无输出的所述goa时序控制信号;以及被配置为:当接收到第二电平的所述使能信号时,结束对所述存储器11的访问,同时输出控制所述goa信号正常输出的所述goa时序控制信号。也即,当需要访问所述存储器11以获取demura数据时,通过所述时序控制器13进行控制,可以使得所述电平转换器12的输出时间避开所述时序控制器13读取所述存储器11中的demura数据的读取时间,从而避免goa信号对所述时序控制器13与所述存储器11之间的传输信号质量的干扰,提高所述时序控制器13读取所述存储器11中demura数据的读取稳定性能。
进一步的实施例中,所述时序控制器13通过spi传输信号访问所述存储器11,以获取所述demura数据。spi(serialperipheralinterface,串行外设接口)是一种高速的、全双工、同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为pcba的布局上节省空间,提供方便。
进一步的实施例中,所述使能信号为spi使能信号spi_en。
进一步的实施例中,所述时序控制器13设置有一i/o端口(pin)131,所述i/o端口131用于与外部的调试设备19相连。所述时序控制器13通过所述i/o端口131接收由所述调试设备19产生的所述使能信号。即,在产线机台调试阶段,当所述调试设备19需要通过所述时序控制器13访问所述存储器11时,通过产生使能信号至所述时序控制器13;进而由所述时序控制器输出goa时序控制信号至所述电平转换器12、以控制所述goa信号无输出,可以使得所述电平转换器12的输出时间避开所述时序控制器13读取所述存储器11中的demura数据的读取时间,从而避免goa信号对所述时序控制器13与所述存储器11之间的spi传输信号质量的干扰,提高所述时序控制器13读取所述存储器11中demura数据的读取稳定性能。
进一步的实施例中,所述电平转换器12与所述时序控制器13设置在同一控制板(cb)130上。优选的,所述电平转换器12还可以与电源管理器、gamma电压生成器等集成在同一芯片中,以提高外围电路的集成度,利于面板的窄边框。
进一步的实施例中,所述驱动电路还包括一源极驱动器14;所述存储器11设置于所述源极驱动器14所在的印刷电路板(pcba)140上。所述源极驱动器14通过源极侧覆晶薄膜(cof)17对面板进行充电(提供data信号)。
以下结合图2,对本申请显示面板的驱动电路的驱动原理进行说明。
所述时序控制器13新增一个i/opin,以接收使能信号spi_en。所述使能信号spi_en可由外部的调试设备19产生。当所述时序控制器13需要访问所述存储器11时,所述使能信号spi_en为高电平h;当所述时序控制器13对所述存储器11的访问结束时,所述使能信号spi_en为低电平l。
如图2中a部分所示:显示装置开机上电(poweron)后,驱动电压vdd跳变为高电平;在所述时序控制器13需要访问所述存储器11期间(如a部分中虚框所示),所述使能信号spi_en为高电平h,所述时序控制器13输出到所述电平转换器12的goa时序控制信号为低电平l,从而使得所述电平转换器12输出到面板的goa信号无输出,则不存在高频率、高电压切换的goa信号,因此不会对spi传输信号(图示为多个脉冲信号)造成干扰;此时面板内部栅极(gate)信号处于关闭状态,所述源极驱动器14无法对面板进行充电,使得整个系统的功耗小,电源系统对spi传输信号的干扰也较小。因此,提高了所述时序控制器13读取所述存储器11中的demura数据的稳定性能。
如图2中b部分所示:作为对比,现有未增设使能信号spi_en的驱动方式中,在所述时序控制器13需要访问所述存储器11期间(如b部分中虚框所示),所述电平转换器12输出goa信号的输出时间与所述时序控制器13读取所述存储器11中的demura数据的读取时间重合,使得所述电平转换器12输出的高频率、高压差的goa信号,会对所述时序控制器13与所述存储器11之间的spi传输信号造成干扰;且此时所述源极驱动器14对面板进行充电,也会使得整个系统功耗大,电源系统噪声大,造成对spi传输信号的干扰。
基于同一发明构思,本申请还提供了一种显示装置。
请参阅图3,本申请显示装置的架构示意图。所述显示装置30包括一显示面板31以及一驱动电路32。所述驱动电路32采用本申请图1所示的驱动电路。所述驱动电路32的组件连接方式、工作原理,产生的有益效果已详述于前,此处不再赘述。
以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。