显示面板及显示装置的制作方法

文档序号:22837610发布日期:2020-11-06 16:33阅读:114来源:国知局
显示面板及显示装置的制作方法

本申请涉及显示技术领域,尤其涉及一种显示面板及显示装置。



背景技术:

在现有的显示面板中,多个子像素一般对应于多个像素驱动电路,每个子像素被对应的像素驱动电路单独驱动,以实现像素的发光控制,这样每个子像素与其相邻的子像素在显示时存在驱动上的差异,导致在显示面板要求高分辨率时,显示的均一性效果难以达到最理想状态,有待进一步提高。



技术实现要素:

本申请实施例提供一种显示面板及显示装置,可以提高显示的均一性效果,进而改善显示面板的显示品质。

本申请实施例提供一种显示面板,包括:多个像素单元,每一所述像素单元包括多个像素;多个像素驱动电路,至少一所述像素驱动电路包括两种不同类型的晶体管,至少一所述像素驱动电路用于响应同一发光控制信号以同时驱动同一像素中的相邻的两子像素或相邻的两所述像素中的相邻的两子像素。

本申请还提供一种显示面板,包括:多个像素,多个所述像素包括相邻的第一子像素和第二子像素,所述第一子像素包括第一发光器件,所述第二子像素包括第二发光器件;多个像素驱动电路,至少一所述像素驱动电路包括两种不同类型的晶体管,所述像素驱动电路响应同一发光控制信号以同时驱动同一像素中的相邻的两子像素或相邻的两所述像素中的相邻的两子像素,所述像素驱动电路包括:第一晶体管,提供第一驱动电流,驱动所述第一子像素或所述第二子像素发光;第八晶体管,提供第二驱动电流,驱动所述第一子像素或所述第二子像素发光。

本申请还提供一种显示装置,包括上述的显示面板。

本申请实施例提供的显示面板及显示装置,所述显示面板包括:多个像素单元,每一所述像素单元包括多个像素;多个像素驱动电路,至少一所述像素驱动电路包括两种不同类型的晶体管,至少一所述像素驱动电路用于响应同一发光控制信号以同时驱动同一像素中的相邻的两子像素或相邻的两所述像素中的相邻的两子像素,以提高显示的均一性效果,进而改善显示面板的显示品质。

附图说明

下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。

图1为本申请的实施例提供的显示面板的结构示意图;

图2a~图2g为本申请的实施例提供的像素的结构示意图;

图3a为本申请的实施例提供的像素驱动电路的排布示意图;

图3b为本申请的实施例提供的像素驱动电路的原理图;

图3c~图3d为本申请的实施例提供的像素驱动电路的结构示意图;

图3e为本申请的实施例提供的像素驱动电路的工作时序图;

图4a~图4b为本申请的实施例提供的像素驱动电路的结构示意图。

具体实施方式

下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。

具体的,请参阅图1,其为本申请的实施例提供的显示面板的结构示意图;如图2a~图2g,其为本申请的实施例提供的像素的结构示意图;如图3a,其为本申请的实施例提供的像素驱动电路的排布示意图;如图3b,其为本申请的实施例提供的像素驱动电路的原理图;如图3c~图3d,其为本申请的实施例提供的像素驱动电路的结构示意图;如图3e,其为本申请的实施例提供的像素驱动电路的工作时序图。

本申请实施例提供一种显示面板,包括:多个像素单元100,每一所述像素单元100包括多个像素1001;多个像素驱动电路,至少一所述像素驱动电路包括两种不同类型的晶体管,至少一所述像素驱动电路用于响应同一发光控制信号em以同时驱动同一像素1001中的相邻的两子像素或相邻的两所述像素1001中的相邻的两子像素,以提高显示的均一性效果,进而改善显示面板的显示品质。

具体地,请继续参阅图1及图2a~图2g所示,多个所述像素1001包括第一像素101,所述第一像素101包括相邻的第一子像素1011和第二子像素1012,至少一所述像素驱动电路用于响应同一所述发光控制信号em以同时驱动所述第一子像素1011和所述第二子像素1012,以使所述显示面板采用一个所述像素驱动电路即可控制所述第一子像素1011与所述第二子像素1012同时发光,提高显示的均一性效果,进而改善显示面板的显示品质。

此外,所述像素驱动电路还可用于同时驱动相邻的两所述像素1001中的相邻的两子像素。具体地,请参阅图2b~图2g,多个所述像素1001包括在第一方向(即y方向)上相邻的第一像素101和第二像素102,所述第一像素101包括相邻的第一子像素1011和第二子像素1012,所述第二像素102包括相邻的第三子像素1021和第四子像素1022;至少一所述像素驱动电路用于响应同一所述发光控制信号em以同时驱动所述第一子像素1011、所述第二子像素1012、所述第三子像素1021及所述第四子像素1022中的相邻的两子像素,以使位于不同像素中的两个相邻的子像素可以同时发光,改善不同像素中子像素的显示差异,提高显示的均一性效果。

请继续参阅图2b所示,在所述第一方向(即y方向)上,所述第一子像素1011与所述第三子像素1021相邻设置,所述第二子像素1012与所述第四子像素1022相邻设置,则至少一所述像素驱动电路用于响应同一所述发光控制信号em以同时驱动所述第一子像素1011和所述第三子像素1021;至少一所述像素驱动电路用于响应同一所述发光控制信号em以同时驱动所述第二子像素1012及所述第四子像素1022。

与之相似地,在第一方向(即y方向)上,所述第一子像素1011与所述第四子像素1022相邻设置,所述第二子像素1012与所述第三子像素1021相邻设置,则至少一所述像素驱动电路用于响应同一所述发光控制信号em以同时驱动所述第一子像素1011和所述第四子像素1022;至少一所述像素驱动电路用于响应同一所述发光控制信号em以同时驱动所述第二子像素1012及所述第三子像素1021。

此外,在所述第一方向(y方向)上,所述第一子像素1011至所述第四子像素1022还可以依次排布;具体地,所述第一子像素1011与所述第二子像素1012相邻,所述第三子像素1021与所述第二子像素1012相邻,所述第四子像素1022与所述第三子像素1021相邻,则至少一所述像素驱动电路用于响应同一所述发光控制信号em以同时驱动所述第二子像素1012和所述第三子像素1021,如图2c所示;或,所述第一子像素1011与所述第二子像素1012相邻,所述第三子像素1021与所述第一子像素1011相邻,所述第四子像素1022与所述第三子像素1021相邻,则至少一所述像素驱动电路用于响应同一所述发光控制信号em以同时驱动所述第一子像素1011和所述第三子像素1021;与之相似地,还可得到所述第一子像素1011与所述第四子像素1022相邻;或,所述第二子像素1012与所述第四子像素1022相邻时的情形,在此对其不再进行赘述。

所述第一子像素1011、所述第二子像素1012、所述第三子像素1021的颜色不同,使所述显示面板可通过所述第一像素101及所述第二像素102实现彩色显示。所述第一子像素1011至所述第四子像素1022的颜色包括红色、绿色、蓝色、白色等中的至少一种。进一步地,所述第一子像素1011为红色子像素,所述第二子像素1012为蓝色子像素,所述第三子像素1021为绿色子像素。更进一步地,所述第四子像素1022与所述第一子像素1011、所述第二子像素1012或所述第三子像素1021中的一者的颜色相同。可以理解的,所述第四子像素1022也可以为其他颜色的子像素,在此对其不再进行赘述。

此外,还可在所述像素单元100增设其他像素,实现所述显示面板的彩色显示,并提高所述显示面板的显示质量。具体地,请参阅图2d~图2g所示,多个所述像素1001还包括在第一方向(y方向)上相邻的第三像素103及第四像素104,所述第三像素103包括相邻的第五子像素1031和第六子像素1032,所述第四像素104包括相邻的第七子像素1041和第八子像素1042;至少一所述像素驱动电路用于响应同一所述发光控制信号em以同时驱动所述第一子像素1011至第八子像素1042中的相邻的两子像素。

具体地,请继续参阅图2d,所述第一像素101、所述第二像素102及所述第三像素103的颜色不同,所述第三像素103与所述第四像素104的颜色相同,所述第一子像素1011与所述第二子像素1012的颜色相同,所述第三子像素1021与所述第四子像素1022的颜色相同,所述第五子像素1031、所述第六子像素1032、所述第七子像素1041及所述第八子像素1042的颜色相同,在与所述第一方向(y方向)交叉的第二方向(即x方向)上,所述第三像素103与所述第一像素101相邻,所述第四像素104与所述第二像素102相邻。

进一步地,在所述第一方向(y方向)上,所述第一子像素1011与所述第三子像素1021相邻,所述第二子像素1012与所述第四子像素1022相邻,所述第五子像素1031与所述第七像素1041相邻,所述第六子像素1032与所述第八子像素1042相邻,在所述第二方向(x方向)上,所述第一子像素1011、所述第二子像素1012、所述第五子像素1031、所述第六子像素1032依次排布,所述第三子像素1021、所述第四子像素1022、所述第七子像素1041、所述第八子像素1042依次排布;则至少一所述像素驱动电路用于同时驱动所述第一子像素1011和所述第三子像素1021,至少一所述像素驱动电路用于同时驱动所述第六子像素1032和所述第八子像素1042;至少一所述像素驱动电路用于同时驱动所述第二子像素1012和所述第四子像素1022,至少一所述像素驱动电路用于同时驱动所述第五子像素1031和所述第七子像素1041;或,至少一所述像素驱动电路用于同时驱动所述第二子像素1012和所述第五子像素1031,至少一所述像素驱动电路用于同时驱动所述第四子像素1022和所述第七子像素1041。

所述第一子像素1011至所述第八子像素1042的颜色包括红色、绿色、蓝色、白色等中的至少一种。更进一步地,所述第一子像素1011与所述第二子像素1012为红色子像素,所述第三子像素1021与所述第四子像素1022为蓝色子像素,所述第五子像素1031、所述第六子像素1032、所述第七子像素1041及所述第八子像素1042为绿色子像素。

与之相似的,请继续参阅图2e,所述第一像素101与所述第三像素103的颜色相同,所述第二像素102与所述第四像素104的颜色相同,所述第一子像素1011、所述第二子像素1012、所述第三子像素1021的颜色不同,在所述第二方向(x方向)上,所述第三像素103与所述第一像素101相邻,所述第四像素104与所述第二像素102相邻。

进一步地,在所述第一方向(y方向)上,所述第二子像素1012与所述第三子像素1021相邻,所述第一子像素1011与所述第四子像素1022相邻,所述第五子像素1031与所述第八像素1042相邻,所述第六子像素1032与所述第七子像素1041相邻,在所述第二方向(x方向)上,所述第二子像素1012、所述第一子像素1011、所述第五子像素1031、所述第六子像素1032依次排布,所述第三子像素1021、所述第四子像素1022、所述第八子像素1042、所述第七子像素1041依次排布;则至少一所述像素驱动电路用于同时驱动所述第一子像素1011和所述第二子像素1012,至少一所述像素驱动电路用于同时驱动所述第三子像素1021和所述第四子像素1022;至少一所述像素驱动电路用于同时驱动所述第五子像素1031和所述第八子像素1042,至少一所述像素驱动电路用于同时驱动所述第六子像素1032和所述第七子像素1041。

所述第一子像素1011至所述第八子像素1042的颜色包括红色、绿色、蓝色、白色等中的至少一种。更进一步地,所述第一子像素1011为蓝色子像素,所述第二子像素1012为红色子像素,所述第三子像素1021为绿色子像素;更进一步地,所述第五子像素1031的颜色与所述第一子像素1011或所述第二子像素1012中的一者相同,所述第六子像素1032的颜色与所述第一子像素1011与所述第二子像素1012中的另一者相同。更进一步地,所述第三子像素1021与所述第四子像素1022的颜色相同;所述第三像素103与所述第四像素104的颜色相同。

与之相似地,请继续参阅图2f,所述第一像素101与所述第三像素103的颜色相同,所述第二像素102与所述第四像素104的颜色相同,所述第一子像素1011、所述第二子像素1012、所述第三子像素1021的颜色不同,在所述第二方向(x方向)上,所述第三像素103与所述第二像素102相邻,所述第四像素104与所述第一像素101相邻。

进一步地,在所述第一方向(y方向)上,所述第一子像素1011与所述第四子像素1022相邻,所述第二子像素1012与所述第三子像素1021相邻,所述第六子像素1032与所述第八子像素1042相邻,所述第七子像素1041与所述第五子像素1031相邻;在所述第二方向(x方向)上,所述第一子像素1011、所述第二子像素1012、所述第八子像素1042、所述第七子像素1041依次排布,所述第四子像素1022、所述第三子像素1021、所述第六子像素1032、所述第五子像素1031依次排布;则至少一所述像素驱动电路用于同时驱动所述第一子像素1011和所述第四子像素1022,至少一所述像素驱动电路用于同时驱动所述第七子像素1041和所述第五子像素1031;至少一所述像素驱动电路用于同时驱动所述第二子像素1012和所述第八子像素1042,至少一所述像素驱动电路用于同时驱动所述第六子像素1032和所述第三子像素1021。

进一步地,所述第一子像素1011至所述第八子像素1042的颜色包括红色、绿色、蓝色、白色中的至少一种。更进一步地,所述第一子像素1011为红色子像素,所述第二子像素1012为蓝色子像素,所述第三子像素1021为绿色子像素;更进一步地,所述第五子像素1031的颜色与所述第一子像素1011或所述第二子像素1012中的一者相同,所述第六子像素1032的颜色与所述第一子像素1011与所述第二子像素1012中的另一者相同。更进一步地,所述第三子像素1021与所述第四子像素1022的颜色相同;所述第三像素103与所述第四像素104的颜色相同。

可以理解的,所述第一方向与所述第二方向不限于垂直交叉,所述第一方向与所述第二方向可以互换;所述第一像素101至所述第四像素104中的所述子像素的个数也不限于两个,如图2g所示,所述第一像素101中还可以包括与所述第一子像素1011和/或与所述第二子像素1012相邻的第九子像素1013,所述第二像素102中还包括与所述第三子像素1021与所述第四子像素1022相邻的第十子像素1023;则至少一所述像素驱动电路用于同时驱动所述第一像素101与所述第二像素102中的任意相邻的两子像素。进一步地,所述第九子像素1013及所述第十子像素1023的颜色包括蓝色、红色、绿色等中的至少一种。

每一所述像素1001中的相邻子像素的位置可根据实际需求进行调整,图2a~图2g中的排布方式仅作为示例性说明,子像素的形状也不限于矩形,还可以为圆形、菱形等形状;本领域的相关技术人员可根据实际需求进行调整。图3a中的所述像素驱动电路的排布方式亦只作为示例性说明,图3a中的a、b表示一个所述像素驱动电路,sp表示子像素。

请继续参阅图1,在所述显示面板中,横向相邻的所述像素单元100可以水平镜像排布;纵向相邻的所述像素单元100可以垂直镜像排布。具体地,横向相邻的两个所述像素单元100a及100b中均具有多个所述像素1001,位于所述像素单元100a中的所述像素1001与位于所述像素单元100b中的所述像素1001以所述像素单元100a及100b之间的间隙100d为对称轴呈镜像排布。更进一步地,位于所述像素单元100a中的多个子像素与位于所述像素单元100b中的多个子像素以100d为对称轴呈镜像排布。

与之相似地,纵向相邻的两个所述像素单元100a及100c中均具有多个所述像素1001,位于所述像素单元100a中的所述像素1001与位于所述像素单元100c中的所述像素1001以所述像素单元100a及100c之间的间隙100e为对称轴呈镜像排布。更进一步地,位于所述像素单元100a中的多个子像素与位于所述像素单元100c中的多个子像素以100e为对称轴呈镜像排布。

此外,所述像素单元100a、100b及100c中的多个所述像素1001可采用同样的排布方式排布或其他排布方式排布,在此对其不再进行赘述。

请继续参阅图3b~图3e,每一所述像素驱动电路包括:第一子电路200,所述第一子电路200包括第一驱动晶体管t11,所述第一驱动晶体管t11用于提供第一驱动电流;第二子电路300,所述第二子电路300包括第二驱动晶体管t21,所述第二驱动晶体管t21用于提供第二驱动电流;开关模块,所述开关模块用于响应所述发光控制信号em,并利用所述第一驱动电流与所述第二驱动电流分别控制相邻的两所述子像素发光。

具体地,请参阅图3b~图3d,以至少一所述像素驱动电路同时驱动所述第一子像素1011和所述第二子像素1012为例,所述像素驱动电路包括:所述第一子像素1011,所述第一子像素1011包括第一发光器件d1;所述第二子像素1012,所述第二子像素1012包括第二发光器件d2。

所述开关模块包括第一开关模块201和第二开关模块301;所述第一开关模块201包括第一开关晶体管t15及第二开关晶体管t16;所述第一开关晶体管t15的源极或漏极中的一者与第一电压端vdd连接,所述源极或漏极中的另一者与所述第一驱动晶体管t11的源极或漏极中的一者连接;所述第二开关晶体管t16的源极或漏极中的一者与所述第一驱动晶体管t11的所述源极或所述漏极中的另一者连接,所述源极或漏极中的另一者与所述第一发光器件d1的阳极连接;所述第一开关晶体管t15及所述第二开关晶体管t16用于响应所述发光控制信号em控制所述第一发光器件d1发光;

所述第二开关模块301包括第三开关晶体管t25及第四开关晶体管t26;所述第三开关晶体管t25的源极或漏极中的一者与所述第一电压端vdd连接,所述源极或漏极中的另一者与所述第二驱动晶体管t21的源极或漏极中的一者连接;所述第四开关晶体管t26的源极或漏极中的一者与所述第二驱动晶体管t21的所述源极或所述漏极中的另一者连接,所述源极或漏极中的另一者与所述第二发光器件d2的阳极连接;所述第三开关晶体管t25及所述第四开关晶体管t26用于响应所述发光控制信号em控制所述第二发光器件d2发光,以在同一所述发光控制信号em的控制下实现同时驱动所述第一子像素1011与所述第二子像素1012。

请参阅图3b~图3d,所述第一子电路200还包括第一补偿模块202,所述第一补偿模块202包括与所述第一驱动晶体管t11类型不同的第一初始化晶体管t12及第一补偿晶体管t13;所述第一初始化晶体管t12用于响应第一扫描信号scan1并将初始化信号vi传输至所述第一驱动晶体管t11的栅极,初始化所述第一驱动晶体管t11的栅极电压;所述第一补偿晶体管t13用于响应补偿控制信号cs补偿所述第一驱动晶体管t11的阈值电压;

所述第二子电路300还包括第二补偿模块302;所述第二补偿模块302包括与所述第二驱动晶体管t21类型不同的第二初始化晶体管t22及第二补偿晶体管t23;所述第二初始化晶体管t22用于响应所述第一扫描信号scan1并将所述初始化信号vi传输至所述第二驱动晶体管t21的栅极,初始化所述第二驱动晶体管t21的栅极电压;所述第二补偿晶体管t23用于响应所述补偿控制信号cs补偿所述第二驱动晶体管t21的阈值电压。

进一步地,所述第一驱动晶体管t11与所述第二驱动晶体管t21为硅晶体管或氧化物晶体管,所述第一初始化晶体管t12、所述第一补偿晶体管t13及所述第二初始化晶体管t22、所述第二补偿晶体管t23为硅晶体管或氧化物晶体管。更进一步地,所述第一驱动晶体管t11与所述第二驱动晶体管t21为硅晶体管,所述第一初始化晶体管t12、所述第一补偿晶体管t13及所述第二初始化晶体管t22、所述第二补偿晶体管t23为氧化物晶体管,以降低所述第一驱动晶体管t11源极或漏极中的一者对所述第一驱动晶体管t11栅极的影响,降低所述第二驱动晶体管t21源极或漏极中的一者对所述第二驱动晶体管t21栅极的影响,有利于所述显示面板实现超低频及超低功耗显示。

所述第一驱动晶体管t11、所述第二驱动晶体管t21、所述第一初始化晶体管t12、所述第一补偿晶体管t13及所述第二初始化晶体管t22、所述第二补偿晶体管t23为p型晶体管或n型晶体管中的至少一种。

请参阅图3b~图3d,所述像素驱动电路还包括:数据写入模块,所述数据写入模块包括数据晶体管,所述数据晶体管用于响应数据控制信号data并将数据信号传输至所述第一驱动晶体管t11和所述第二驱动晶体管t21的栅极;存储模块,所述存储模块包括存储电容,所述存储电容用于维持所述第一驱动晶体管t11和所述第二驱动晶体管t21的栅极电压;其中,所述数据控制信号data包括扫描信号、解复用信号中的至少一种。

具体地,请参阅图3c~图3d,所述解复用信号包括第一解复用信号demux1和第二解复用信号demux2;所述数据写入模块包括第一数据写入模块203及第二数据写入模块303,第一数据写入模块203及第二数据写入模块303均包括所述数据晶体管;具体地,所述数据晶体管包括:第一数据晶体管t14,所述第一数据晶体管t14用于响应第二扫描信号scan2或所述第一解复用信号demux1并将所述数据信号vdata或vdata1传输至所述第一驱动晶体管t11的栅极;第二数据晶体管t24,所述第二数据晶体管t24用于响应所述第二扫描信号scan2或所述第二解复用信号demux2并将所述数据信号vdata或vdata2传输至所述第二驱动晶体管t21的栅极。

由于扫描信号须经栅极驱动电路等转换得到,因此相对于利用扫描信号控制所述数据晶体管,利用解复用信号控制所述数据晶体管更有利于所述显示面板实现超高频显示。所述第一解复用信号demux1和所述第二解复用信号demux2可以为同一时序,也可为不同时序,以实现数据信号的分时写入。

请继续参阅图3c,所述第一数据晶体管t14的源极或漏极中的一者与所述第一驱动晶体管t11的源极连接于a1点,所述第二数据晶体管t24的源极或漏极中的一者与所述第一驱动晶体管t21的漏极连接于a2点,所述第一子电路200可以用于驱动对于电流较敏感的子像素;具体地,所述第一数据晶体管t14的漏极与所述第一驱动晶体管t11的源极连接于a1点,所述第二数据晶体管t24的漏极与所述第一驱动晶体管t21的漏极连接于a2点,由于发出绿光的子像素相较于发出红光或蓝光的子像素对电流更敏感,所以,所述第一子电路200可以用于驱动发出绿光的子像素,所述第二子电路300可以用于驱动发出红光或蓝光的子像素,以提高不同发光颜色的子像素之间的发光稳定性。

请参阅图3b~图3d,所述存储模块包括第一存储模块204及第二存储模块304;所述第一存储模块204包括串联在所述第一电压端vdd与所述第一驱动晶体管t11的栅极之间的第一存储电容c1,所述第一存储电容c1用于维持所述第一驱动晶体管t11的栅极电压;所述第二存储模块304包括串联在所述第一电压端vdd与所述第二驱动晶体管t21的栅极之间的第二存储电容c2,所述第二存储电容c2用于维持所述第二驱动晶体管t21的栅极电压。

请参阅图3b~图3d,相邻的两所述子像素包括两发光器件,所述像素驱动电路还包括复位模块,所述复位模块用于响应第二扫描信号scan2并将所述复位信号vi传输至两所述发光器件的阳极,两所述发光器件的阴极与第二电压端vss连接。

具体地,以所述第一子像素1011包括第一发光器件d1,所述第二子像素1012包括第二发光器件d2为例,所述复位模块包括第一复位模块205及第二复位模块305,所述第一复位模块205包括第一复位晶体管t17,所述第一复位晶体管t17的源极或漏极中的一者与所述第一发光器件d1的阳极连接,所述第一复位晶体管t17用于响应所述第二扫描信号scan2将所述复位信号vi传输至所述第一发光器件d1的阳极;

所述第二复位模块305包括第二复位晶体管t27,所述第二复位晶体管t27的源极或漏极中的一者与所述第二发光器件d2的阳极连接,所述第二复位晶体管t27用于响应所述第二扫描信号scan2将所述复位信号vi传输至所述第二发光器件d2的阳极。

请继续参阅图3c~图3e,以所述第一驱动晶体管t11、所述第二驱动晶体管t21、所述第一数据晶体管t14、所述第二数据晶体管t24、所述第一开关晶体管t15、所述第二开关晶体管t16、所述第三开关晶体管t25、所述第四开关晶体管t26、所述第一复位晶体管t17及所述第二复位晶体管t27为p型硅晶体管,所述第一初始化晶体管t12、所述第二初始化晶体管t22、所述第一补偿晶体管t13及所述第二补偿晶体管t23为n型氧化物晶体管为例,对所述像素驱动电路的驱工作原理进行说明。其中,图3c中的所述第一数据晶体管t14、所述第二数据晶体管t24与所述第一复位晶体管t17及所述第二复位晶体管t27共用所述第二扫描信号scan2,图3d中分别用所述第一解复用信号demux1和所述第二解复用信号demux2控制所述第一数据晶体管t14与所述第二数据晶体管t24。所述像素驱动电路的工作过程包括:

初始化阶段t1:所述第一扫描信号scan1、所述第二扫描信号scan2及所述发光控制信号em为高电平,所述补偿控制信号cs为低电平,所述第一初始化晶体管t12、所述第二初始化晶体管t22导通,所述复位信号vi被传输至所述第一驱动晶体管t11的栅极(q1点)及所述第二驱动晶体管t21的栅极(q2点),初始化所述第一驱动晶体管t11及所述第二驱动晶体管t21的栅极电压。

数据写入阶段t2:所述第一扫描信号scan1、所述第二扫描信号scan2为低电平,所述发光控制信号em及所述补偿控制信号cs为高电平;所述第一复位晶体管t17及所述第二复位晶体管t27响应所述第二扫描信号scan2导通,所述复位信号vi被传输至所述第一发光器件d1及所述第二发光器件d2的阳极,初始化所述第一发光器件d1及所述第二发光器件d2的阳极电压。

在图3c所示的像素驱动电路中,所述第一补偿晶体管t13及所述第二补偿晶体管t23响应所述补偿控制信号cs导通,所述第一数据晶体管t14及所述第二数据晶体管t24响应所述第二扫描信号scan2导通,数据信号vdata1及vdata2被分别传输至分别传输至a1点和a2点,并通过所述第一补偿晶体管t13、所述第二补偿晶体管t23将具有补偿阈值电压作用的数据信号vdata1及vdata2分别传输至所述第一驱动晶体管t11的栅极及所述第二驱动晶体管t21的栅极,补偿所述第一驱动晶体管t11及所述第二驱动晶体管t21的阈值电压。

在图3d所示的像素驱动电路中,所述数据写入阶段t2还包括:

第一数据写入阶段,所述第一解复用信号demux1为低电平,所述第二解复用信号demux2为高电平,则所述第一补偿晶体管t13及所述第二补偿晶体管t23响应所述补偿控制信号cs导通,所述第一数据晶体管t14响应所述第一解复用信号demux1导通,数据信号vdata传输至a1点;所述第一补偿晶体管t13导通使得具有补偿阈值电压作用的所述数据信号vdata被传输至所述第一驱动晶体管t11的栅极,补偿所述第一驱动晶体管t11的阈值电压;

第二数据写入阶段:所述第一解复用信号demux1为高电平,所述第二解复用信号demux2为低电平,所述第一补偿晶体管t13及所述第二补偿晶体管t23响应所述补偿控制信号cs导通,所述第二数据晶体管t24响应所述第二解复用信号demux2导通,所述数据信号vdata传输至a2点;所述第二补偿晶体管t23导通使得具有补偿阈值电压作用的所述数据信号vdata被传输至所述第二驱动晶体管t21的栅极,补偿所述第二驱动晶体管t21的阈值电压。

为保证在所述数据写入阶段t2所述数据信号vdata可以被分时传输至a1点和a2点,所述第一解复用信号demux1与所述第二解复用信号demux2的频率大于或等于所述补偿控制信号cs的频率的2倍,以保证具有足够的数据写入时间。所述第一解复用信号demux1与所述第二解复用信号demux2可以同时序,也可不同时序,即所述第一解复用信号demux1与所述第二解复用信号demux2频率、相位可相同也可不同。

发光阶段t3:所述第一扫描信号scan1、所述补偿控制信号cs及所述发光控制信号em为低电平;所述第二扫描信号scan2为高电平,图3d中的所述第一解复用信号demux1与所述第二解复用信号demux2为高电平;所述第一开关晶体管t15、所述第二开关晶体管t16、所述第三开关晶体管t25及所述第四开关晶体管t26导通,所述第一驱动晶体管t11及所述第二驱动晶体管t21分别形成第一驱动电流及第二驱动电流以同时驱动所述第一发光器件d1、所述第二发光器件d2发光;利用处于截止状态的所述第一补偿晶体管t13降低b1点对所述第一驱动晶体管t11栅极的影响,利用所述第二补偿晶体管t23降低b2点对所述第二驱动晶体管t21栅极的影响;即降低对所述第一驱动晶体管t11、所述第二驱动晶体管t21栅极电压的影响,保证发光器件的发光稳定性。

请参阅图4a~图4b,其为本申请的实施例提供的像素驱动电路的结构示意图;本申请还提供一种显示面板,包括:多个像素,多个所述像素包括相邻的第一子像素和第二子像素;所述第一子像素包括第一发光器件d1,所述第二子像素包括第二发光器件d2;多个像素驱动电路,至少一所述像素驱动电路包括两种不同类型的晶体管,所述像素驱动电路响应同一发光控制信号em以同时驱动同一像素中的相邻的两子像素或相邻的两所述像素中的相邻的两子像素,所述像素驱动电路包括:第一晶体管t11,提供第一驱动电流,驱动所述第一子像素或所述第二子像素发光;第八晶体管t21,提供第二驱动电流,驱动所述第一子像素或所述第二子像素发光,以利用同一所述发光控制信号em实现任意相邻的两子像素的发光控制,提高显示的均一性效果。

请参阅图4a~图4b,所述像素驱动电路还包括:第五晶体管t15,所述第五晶体管t15的栅极与发光控制信号线em1连接,所述第五晶体管t15的源极或漏极中的一者与第一电压端vdd连接,所述源极或漏极中的另一者与所述第一晶体管t11的源极或漏极中的一者连接;第六晶体管t16,所述第六晶体管t16的栅极与所述发光控制信号线em1连接,所述第六晶体管t16的源极或漏极中的一者与所述第一晶体管t11的所述源极或所述漏极中的一者连接,所述源极或所述漏极中的另一者与所述第一发光器件d1的阳极连接;第十二晶体管t25,所述第十二晶体管t25的栅极与所述发光控制信号线em1连接,所述第十二晶体管t25的源极或漏极中的一者与所述第一电压端vdd连接,所述源极或漏极中的另一者与所述第八晶体管t21的源极或漏极中的一者连接;第十三晶体管t26,所述第十三晶体管t26的栅极与所述发光控制信号线em1连接,所述第十三晶体管t26的源极或漏极中的一者与所述第八晶体管t21的所述源极或所述漏极中的一者连接,所述源极或所述漏极中的另一者与所述第二发光器件d2的阳极连接。

请参阅图4a~图4b,所述像素驱动电路还包括:第三晶体管t13,所述第三晶体管t13的栅极与补偿控制信号线cs1连接,所述第三晶体管t13的源极或漏极中的一者与所述第一晶体管t11的栅极连接,所述源极或所述漏极中的另一者与所述第一晶体管t11的源极或漏极中的一者连接;第十晶体管t23,所述第十晶体管t23的栅极与所述补偿控制信号线cs1连接,所述第十晶体管t23的源极或漏极中的一者与所述第八晶体管t21的栅极连接,所述源极或所述漏极中的另一者与所述第八晶体管t21的源极或漏极中的一者连接;其中,所述第一晶体管t11与所述第三晶体管t13具有不同材料的半导体层;所述第八晶体管t21与所述第十晶体管t23具有不同材料的半导体层。

进一步地,所述第一晶体管t11与所述第八晶体管t21包括硅半导体层或氧化物半导体层,所述第三晶体管t13与所述第十晶体管t23包括硅半导体层或氧化物半导体层;更进一步地,所述第一晶体管t11与所述第八晶体管t21包括硅半导体层,所述第三晶体管t13与所述第十晶体管t23包括氧化物半导体层,以利用所述第三晶体管t13的低漏电流特性降低所述第一晶体管t11源极或漏极中的一者对栅极的影响,利用所述第十晶体管t23的低漏电流特性降低所述第八晶体管t21的低漏电流特性降低,保证子像素发光的稳定性。

请参阅图4a~图4b,所述像素驱动电路还包括:第二晶体管t12,所述第二晶体管t12的栅极与第一扫描信号线s1连接,所述第二晶体管t12的源极或漏极中的一者与所述第一晶体管t11的栅极连接,所述源极或所述漏极中的另一者与复位信号线vi1连接;第九晶体管t22,所述第九晶体管t22的栅极与所述第一扫描信号线s1连接,所述第九晶体管t22的源极或漏极中的一者与所述第八晶体管t21的栅极连接,所述源极或所述漏极中的另一者与所述复位信号线vi1连接。

进一步地,所述第一晶体管t11与所述第二晶体管t12具有不同材料的半导体层;所述第八晶体管t21与所述第九晶体管t22具有不同材料的半导体层。更进一步地,所述第八晶体管t21与所述第九晶体管t22包括氧化物半导体层。

请参阅图4a~图4b,所述像素驱动电路还包括:第一存储电容c1,串联在第一电压端vdd及所述第一晶体管t11的栅极之间;第二存储电容c2,串联在所述第一电压端vdd及所述第八晶体管t21的栅极之间;第四晶体管t14,所述第四晶体管t14的栅极与数据控制信号线data1连接,所述第四晶体管t14的源极或漏极中的一者与所述第一晶体管t11的源极或漏极中的一者连接,所述源极或所述漏极中的另一者与数据线ldata或ldata1连接;第十一晶体管t24,所述第十一晶体管t24的栅极与所述数据控制信号线data1连接,所述第十一晶体管t24的源极或漏极中的一者与所述第八晶体管t21的源极或漏极中的一者连接,所述源极或所述漏极中的另一者与所述数据线ldata或ldata2连接;其中,所述数据控制信号线data1载入的数据控制信号包括扫描信号或解复用信号中的至少一种。具体地,所述数据控制信号线data1可以与第二扫描信号线s2共用,如图4a所示;所述数据控制信号线data1可以为载入解复用信号的解复用信号线,所述解复用信号线包括与所述第四晶体管t14栅极连接的第一解复用信号线de1和与所述第十一晶体管t24栅极连接的第二解复用信号线de2,利用解复用信号代替所述扫描信号控制所述第四晶体管t14及所述第十一晶体管t24,利于所述显示面板实现高频显示;而利用两根解复用信号线可以实现数据的分时写入。

请参阅图4a~图4b,所述像素驱动电路还包括:第七晶体管t17,所述第七晶体管t17的栅极与第二扫描信号线s2连接,所述第七晶体管t17的源极或漏极中的一者与复位信号线vi1连接,所述源极或所述漏极中的另一者与所述第一发光器件d1的阳极连接;第十四晶体管t27,所述第十四晶体管t27的栅极与所述第二扫描信号线s2连接,所述第十四晶体管t27的源极或漏极中的一者与所述复位信号线vi1连接,所述源极或所述漏极中的另一者与所述第二发光器件d2的阳极连接;所述第一发光器件d1的阴极及所述第二发光器件d2的阴极与第二电压端vss连接。

所述第一发光器件d1及所述第二发光器件d2包括有机发光二极管、次毫米发光二极管、微型发光二极管中的至少一种。

本申请还提供一种显示装置,包括所述的显示面板。进一步地,所述显示装置还包括传感器,所述传感器包括指纹识别传感器、摄像头、结构光传感器、飞行时间传感器、距离传感器、光线传感器等,以实现指纹识别、摄像、面部识别、距离感知等功能。进一步地,所述显示面板还可以包括彩膜层等未示出部分。

以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1