像素电路和显示面板的制作方法

文档序号:28860388发布日期:2022-02-12 00:20阅读:来源:国知局

技术特征:
1.一种像素电路,其特征在于,包括:驱动模块、存储模块、数据写入模块、补偿模块、漏电抑制模块和发光模块;所述数据写入模块连接于所述驱动模块与数据线之间,用于在数据写入阶段向所述驱动模块的控制端写入所述数据线输出的数据电压;所述存储模块与所述驱动模块的控制端连接,用于存储所述驱动模块控制端的电压;所述补偿模块连接于所述驱动模块与所述发光模块连接的一端和所述驱动模块的控制端之间,用于在补偿阶段对所述驱动模块的阈值电压进行补偿;所述驱动模块用于在发光阶段根据所述存储模块存储的电压向所述发光模块提供驱动信号,以驱动所述发光模块发光;所述漏电抑制模块用于在初始化阶段向所述驱动模块的控制端以及所述发光模块写入初始化电压,以及在发光阶段保持所述驱动模块控制端的电位;其中,所述漏电抑制模块包括第一子晶体管、第二子晶体管和第三子晶体管,所述第一子晶体管和第二子晶体管形成第一双栅晶体管连接于初始化信号线和所述驱动模块的控制端之间,所述第一子晶体管和所述第三子晶体管形成第二双栅晶体管连接于所述初始化信号线和所述发光模块之间。2.根据权利要求1所述的像素电路,其特征在于,所述第一双栅晶体管的栅极和所述第二双栅晶体管的栅极连接同一扫描线。3.根据权利要求1所述的像素电路,其特征在于,所述驱动模块包括驱动晶体管,所述数据写入模块包括数据写入晶体管,所述存储模块包括存储电容,所述发光模块包括发光二极管,所述补偿模块包括补偿晶体管;所述第一子栅晶体管的栅极、所述第二子栅晶体管的栅极和所述第三子晶体管的栅极均与第一扫描线连接,所述第一子栅晶体管的第一极和与所述初始化信号线连接,所述第一子栅晶体管的第二极分别与所述第二子晶体管的第一极和所述第三子晶体管的第一极连接,所述第二子晶体管的第二极与所述驱动晶体管的栅极连接,所述第三子晶体管的第二极与所述发光二极管的第一极连接,所述发光二极管的第二极与第二电源连接;所述数据写入晶体管的栅极与第二扫描线连接,所述数据写入晶体管的第一极与所述数据线连接,所述数据写入晶体管的第二极与所述驱动晶体管的第一极连接;所述存储电容的第一极与第一电源连接,所述存储电容的第二极与所述驱动晶体管的栅极连接;所述补偿晶体管的栅极与所述第二扫描线连接,所述补偿晶体管的第一极与所述驱动晶体管的第二极连接,所述补偿晶体管的第二极与所述驱动晶体管的栅极连接;所述像素电路还包括发光控制模块,所述发光控制模块包括第一发光控制晶体管和第二发光控制晶体管,所述第一发光控制晶体管的栅极和所述第二发光控制晶体管的栅极均与发光控制信号线连接,所述第一发光控制晶体管的第一极与所述第一电源电连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极连接,所述第二发光控制晶体管的第一极与所述驱动晶体管的第二极连接,所述第二发光控制晶体管的第二极与所述发光二极管的第一极连接。4.一种显示面板,其特征在于,包括如权利要求1-3任一项所述的像素电路。5.根据权利要求4所述的显示面板,其特征在于,所述显示面板还包括基板和沿第一方向延伸的扫描线,所述像素电路、所述扫描线和所述数据线位于所述基板上,所述数据线沿第二方向延伸,所述第一方向和所述第二方向交叉;
所述驱动模块包括驱动晶体管,所述数据写入模块包括数据写入晶体管,所述扫描线包括第一扫描线和第二扫描线,所述第一双栅晶体管的栅极和所述第二双栅晶体管的栅极连接所述第一扫描线,所述数据写入晶体管的栅极连接所述第二扫描线;所述第一扫描线和所述第二扫描线位于第一金属层,所述初始化信号线位于第二金属层,所述数据线位于第三金属层,所述第一扫描线与所述初始化信号线相邻设置,且所述第二扫描线位于所述第一扫描线远离所述初始化信号线一侧。6.根据权利要求5所述的显示面板,其特征在于,所述显示面板还包括构成晶体管的有源层,所述第一扫描线包括主体部和分支部;沿第一方向延伸的所述主体部与所述有源层交叠位置形成所述第一子晶体管的栅极;所述分支部包括沿第二方向延伸的第一子部和沿第一方向延伸的第二子部,所述第一子部与所述有源层交叠位置形成所述第三子晶体管的栅极,所述第二子部与所述有源层交叠位置形成所述第二子晶体管的栅极;其中,所述第一子部与所述第二子部连接;优选地,所述分支部的图案为l形状。7.根据权利要求6所述的显示面板,其特征在于,所述有源层的图案包括第一延伸部、第二延伸部和第三延伸部,所述第一延伸部沿第一方向延伸,所述第二延伸部沿所述第二方向延伸;所述第一延伸部的一端通过金属连接线与所述驱动晶体管的栅极连接,并连接所述第三延伸部,所述第一延伸部和所述第二延伸部的连接端形成所述第二双栅晶体管的中间节点;其中,所述金属连接线位于第三金属层。8.根据权利要求7所述的显示面板,其特征在于,所述第一延伸部的宽度大于所述第二延伸部的宽度。9.根据权利要求7所述的显示面板,其特征在于,所述存储模块包括存储电容,所述存储电容的第一极板位于第一金属层,所述存储电容的第二极板位于第二金属层,所述金属连接线通过过孔与所述存储电容的第一极板连接,所述第一极板在所述基板上的垂直投影覆盖所述驱动晶体管的有源层在所述基板上的垂直投影。10.根据权利要求5所述的显示面板,其特征在于,还包括位于第一金属层的发光控制信号线和位于第四金属层的电源线,所述发光控制信号线沿第一方向延伸,所述电源线沿第二方向延伸;所述驱动晶体管的有源层位于所述发光控制信号线一侧,所述第一子晶体管、第二子晶体管和第三子晶体管的有源层位于所述发光控制信号线的另一侧,所述发光控制信号线位于所述第一扫描线和第二扫描线之间。

技术总结
本发明实施例公开了一种像素电路和显示面板,该像素电路包括驱动模块、存储模块、数据写入模块、补偿模块、漏电抑制模块和发光模块,漏电抑制模块用于在初始化阶段向驱动模块的控制端以及发光模块写入初始化电压,以及在发光阶段保持驱动模块控制端的电位;漏电抑制模块包括第一子晶体管、第二子晶体管和第三子晶体管,第一子晶体管和第二子晶体管形成第一双栅晶体管连接于初始化信号线和驱动模块的控制端之间,第一子晶体管和第三子晶体管形成第二双栅晶体管连接于初始化信号线和发光模块之间。本发明实施例提供的技术方案通过在驱动模块控制端的漏电路径上设置双栅晶体管来降低驱动模块控制端的漏电,从而保持驱动模块控制端电位的稳定性。制端电位的稳定性。制端电位的稳定性。


技术研发人员:王汉年 孙光远 贾溪洋 朱正勇
受保护的技术使用者:维信诺科技股份有限公司
技术研发日:2021.11.08
技术公布日:2022/2/11
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1