显示面板及显示装置的制作方法

文档序号:29420756发布日期:2022-03-26 14:11阅读:102来源:国知局
显示面板及显示装置的制作方法

1.本发明实施例涉及显示技术领域,尤其涉及一种显示面板及显示装置。


背景技术:

2.随着显示技术的发展,人们对显示面板的要求越来越高。现有的显示面板在显示时存在mura不良,影响显示装置的显示效果。


技术实现要素:

3.本发明实施例提供一种显示装置,以解决存在显示mura不良,影响显示装置的显示效果的问题。
4.为实现上述技术问题,本发明采用以下技术方案:
5.本发明实施例提供了一种显示装置,包括:
6.第一方面,本发明实施例提供一种显示面板,包括:
7.第一扫描电路,第一扫描电路用于生成发光控制信号;
8.与所述第一扫描电路的信号输出端连接的发光控制信号线,发光控制信号线用于传输发光控制信号;
9.与第一扫描电路的时钟信号输入端连接的发光时钟信号线,发光时钟信号线用于向第一扫描电路的时钟信号输入端传输发光时钟信号;
10.发光时钟信号线包括第一走线和第二走线,第二走线的输入端与第一走线的第一端连接,第二走线的输出端与第一扫描电路的时钟信号输入端连接,第一走线和第二走线的其中一个走线的横截面积小于另一个走线的横截面积,以延长发光控制信号的跳变时间。
11.可选的,第一走线和第二走线的其中一个走线包括蛇形走线,另一个走线包括直线形走线;
12.可选的,第一走线包括蛇形走线,第二走线包括直线形走线。
13.可选的,第一走线的横截面积小于第二走线的横截面积。
14.可选的,显示面板划分为显示区和非显示区,非显示区至少部分围绕显示区,非显示区包括连接端子设置区;
15.发光时钟信号线位于非显示区;
16.第一走线位于连接端子设置区。
17.可选的,非显示区还包括第一边框区和第二边框区,第一边框区和第二边框区相对设置,连接端子设置区与第一边框区和第二边框区相邻;
18.发光时钟信号线的第二走线设置于第一边框区和/或第二边框区。
19.可选的,蛇形走线,包括:
20.多个回形段,回形段包括第一边、第二边以及第三边,第一边和第二边相对设置,第三边分别与第一边和第二边连接;
21.连接段,第n个回形段的第二边与第n+1个回形段的第一边通过连接段连接,其中,n为大于或等于1的整数。
22.可选的,第一走线和第二走线的其中一个走线的横截面积小于另一个走线的横截面积包括以下至少一项:第一走线和第二走线的其中一个走线的宽度小于另一个走线的宽度,第一走线和第二走线的其中一个走线的厚度小于另一个走线的厚度。
23.可选的,在第一走线和第二走线的其中一个走线的宽度小于另一个走线的宽度的情况下,第一走线和第二走线中的较窄的走线的宽度范围包括:0.01μm-10μm。
24.可选的,在第一走线和第二走线的其中一个走线的厚度小于另一个走线的厚度的情况下,第一走线和第二走线中的厚度较小的走线的厚度范围包括:0.01μm-10μm。
25.可选的,发光时钟信号线的电阻小于或等于10kω。
26.第二方面,本发明实施例提供一种显示面板,包括:
27.第一扫描电路,第一扫描电路用于生成发光控制信号;
28.与第一扫描电路的信号输出端连接的发光控制信号线,发光控制信号线用于传输发光控制信号;
29.与第一扫描电路的时钟信号输入端连接的发光时钟信号线,发光时钟信号线用于向第一扫描电路的时钟信号输入端传输发光时钟信号;
30.发光时钟信号线包括蛇形走线,蛇形走线用于延长发光控制信号的跳变时间。
31.第三方面,本发明实施例提供一种显示装置,包括第一方面任意提出的显示面板;或者,第二方面提出的显示面板。
32.本发明实施例提供的显示面板通过设置发光时钟信号线包括第一走线和第二走线,第一走线和第二走线的其中一个走线的横截面积小于另一个走线的横截面积,增大发光时钟信号线的电阻。由于增加发光时钟信号线的电阻,从而增加发光时钟信号的延迟,发光时钟信号的延迟增加,相应的第一扫描电路的响应速度变慢,从而增加发光控制信号的跳变时间。发光时钟信号线传输的发光时钟信号可以延长发光控制信号的跳变时间,使得发光控制信号的单位时间内的电荷量变少。发光控制信号的单位时间内的电荷量变少,从而减小驱动晶体管的源极与发光控制信号线之间存在的耦合电容和驱动晶体管的漏极与发光控制信号线之间存在的耦合电容,进而减小不同像素电路的驱动晶体管受寄生电容影响而导致的栅极电压之间的差异。这样设置提升不同像素电路的发光元件的发光亮度的一致性,改善显示面板的显示效果。
附图说明
33.为了更清楚地说明本发明实施例中的技术方案,下面将对本发明实施例描述中所需要使用的附图作简单的介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据本发明实施例的内容和这些附图获得其他的附图。
34.图1是本发明实施例提供的一种显示面板的结构示意图;
35.图2是本发明实施例提供的一种像素电路的结构示意图;
36.图3是本发明实施例提供的另一种显示面板结构示意图;
37.图4是本发明实施例提供的又一种显示面板结构示意图;
38.图5是本发明实施例提供的又一种显示面板结构示意图;
39.图6是本发明实施例提供的一种蛇形走线的结构示意图;
40.图7是本发明实施例提供的又一种显示面板结构示意图;
41.图8是本发明实施例提供的又一种显示面板结构示意图;
42.图9是本发明实施例提供的又一种显示面板结构示意图;
43.图10是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
44.下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
45.正如背景技术中提到的现有的显示面板在存在显示mura不良,影响显示面板的显示效果。
46.基于上述技术问题,本实施例提出了以下解决方案:
47.图1是本发明实施例提供的一种显示面板的结构示意图。图2是本发明实施例提供的一种像素电路的结构示意图。结合图1和图2,显示面板包括多个发光单元,发光单元包括发光元件d1及其对应的像素电路1。显示面板还包括第一电源信号线elvdd、第二电源信号线elvss和初始化信号线vref。每个像素电路1分别连接至第一电源信号线elvdd、第二电源信号线elvss和初始化信号线vref。在每个发光单元中,像素电路1包括多个薄膜晶体管和存储电容,薄膜晶体管可以包括驱动晶体管t1和开关晶体管,第一电源信号线elvdd与驱动晶体管t1的第一端连接,驱动晶体管t1的第二端与发光元件d1的阳极连接,发光元件d1的阴极与第二电源信号线elvss连接。驱动晶体管t1可以产生驱动电流,驱动像素电路1所连接的发光元件d1发光,开关晶体管则主要起到开关作用。第一电源信号线elvdd和第二电源信号线elvss作为驱动晶体管t1产生驱动电流的电源,以使驱动晶体管t1产生驱动电流驱动发光元件d1发光。
48.参见图1,显示面板还可以包括多条扫描信号线scan 1-scan n、多条数据信号线vdata 1-vdata n、多条发光控制信号线em 1-em n以及连接端子300,像素电路1设置于扫描信号线scan与数据信号线vdata交叉设置限定的区域,通过扫描信号线scan向对应的像素电路1输入扫描信号,像素电路1在与之电连接的扫描信号线scan输入的扫描信号的作用下,连通与之对应电连接的数据信号线vdata,连接端子300可以连接驱动芯片,驱动芯片通过连接端子300,并经过数据信号线vdata向对应的像素电路1输入数据信号,数据信号的电压对应驱动电压,决定发光元件d1的发光亮度,即决定发光元件d1的显示灰阶。需要说明的是驱动晶体管、开关晶体管和存储电容可以多种连接关系形成多种形式的像素电路1。图2所示的像素电路1只是一种示例,还可以是其他形式的像素电路,例如3t1c像素电路,7t1c像素电路和8t2c像素电路等,其中,t代表晶体管,c代表电容。图2示例性的示出7t1c像素电路的情况,并非对像素电路1的限定。
49.结合图1和图2,第一电源信号线elvdd可用于传输第一电源信号,第二电源信号线elvss用于传输第二电源信号。第一电源信号线elvdd上的电压通常为高电平电压,第二电源信号线elvss上的电压通常为低电平电压。在发光阶段,第一电源信号线elvdd上的第一
电源信号施加至驱动晶体管t1的第一极,第二电源信号线elvss上的第二电源信号施加至发光元件d1的第二极,例如第二极为阴极,第一电源信号和第二电源信号作为驱动晶体管t1产生驱动电流的电源,以使驱动晶体管t1产生驱动电流驱动发光元件d1发光。第一电源信号线elvdd可以是直接连接至像素电路1中的驱动晶体管t1的一极(例如漏极或源极)的信号线,或者是通过开关晶体管(例如发光控制晶体管)间接连接至像素电路1中的驱动晶体管t1的一极的信号线,第二电源信号线elvss可以是连接至发光元件d1的阴极的信号线。初始化信号线vref可用于向像素电路1传输初始化信号。
50.结合图1和图2,显示面板可以包括多个像素电路1,像素电路1用于驱动发光元件d1发光,像素电路1通过控制流过发光元件d1的驱动电流来控制发光元件d1的发光亮度。
51.参见图2,本发明实施例提供的像素电路可以对应于图1所示显示面板中的像素电路1的一种具体化电路结构,如7t1c像素电路。结合图1和图2,该像素电路1包括驱动晶体管t1、第一初始化晶体管t4、第二初始化晶体管t7、第三晶体管t2、第四晶体管t5、第五晶体管t6、第六晶体管t3和存储电容c1。图2示例性的示出第六晶体管t3为双栅晶体管,包括晶体管t3-1和晶体管t3-2,第一初始化晶体管t4为双栅晶体管,包括晶体管t4-1和晶体管t4-2的情况。
52.其中,在初始化阶段,第一扫描信号线scan1输入的扫描信号可以控制第一初始化晶体管t4导通,以将初始化信号线vref输入的初始化信号写入存储电容c1和驱动晶体管t1的栅极。
53.在数据写入阶段,第三扫描信号线scan3输入的扫描信号可以控制第二初始化晶体管t7导通,以将初始化信号线vref输入的初始化信号传输至发光元件d1的阳极,以使发光元件d1的阳极初始化。第二扫描信号线scan2输入的扫描信号可以控制第三晶体管t2和第六晶体管t3导通,以将数据电压信号线vdata输入的数据电压信号写入驱动晶体管t1的栅极,并为存储电容c1充电。
54.在发光阶段,发光控制信号线em输入的发光控制信号可以控制第四晶体管t5和第五晶体管t6导通,第一电源信号和第二电源信号作为驱动晶体管t1产生驱动电流的电源,以使驱动晶体管t1产生驱动电流驱动发光元件d1发光。
55.由于像素电路1中的驱动晶体管t1的源极和栅极之间存在耦合电容c2,驱动晶体管t1的漏极和栅极之间存在耦合电容c3,驱动晶体管t1的源极与发光控制信号线em之间会存在耦合电容c4,驱动晶体管t1的漏极与发光控制信号线em之间会存在耦合电容c5。驱动晶体管t1的源极与发光控制信号线em之间存在的耦合电容c4为寄生电容,驱动晶体管t1的漏极与发光控制信号线em之间存在的耦合电容c5为寄生电容。
56.由于工艺波动的原因,会导致不同像素电路1的驱动晶体管t1的源极与发光控制信号线em之间存在的耦合电容c4和驱动晶体管t1的漏极与发光控制信号线em之间存在的耦合电容c5也不相同。由于电容的耦合效应会引起驱动晶体管t1的栅极电压的变化,以及不同像素电路1的驱动晶体管t1的源极与发光控制信号线em之间的耦合电容c4和驱动晶体管t1的漏极与发光控制信号线em之间的耦合电容c5不相同,引起不同像素电路1的驱动晶体管t1的栅极电压不一致,不同发光元件d1的发光亮度不一致,导致显示面板存在显示mura不良,影响显示面板的显示效果。
57.图3是本发明实施例提供的另一种显示面板结构示意图。结合图1至图3,本发明实
施例提供的显示面板包括第一扫描电路10,第一扫描电路10用于生成发光控制信号;与第一扫描电路10的信号输出端em_out连接的发光控制信号线em,发光控制信号线em用于传输发光控制信号;与第一扫描电路10的时钟信号输入端clk连接的发光时钟信号线eck,发光时钟信号线eck用于向第一扫描电路10的时钟信号输入端clk传输发光时钟信号;发光时钟信号线eck包括第一走线101和第二走线102,第二走线102的输入端与第一走线101的第一端连接,第二走线102的输出端与第一扫描电路10的时钟信号输入端clk连接,第一走线101和第二走线102的其中一个走线的横截面积小于另一个走线的横截面积,以延长发光控制信号的跳变时间。
58.具体的,发光时钟信号线eck与第一扫描电路10的时钟信号输入端clk连接,第一扫描电路10根据发光时钟信号线eck传输的发光时钟信号,生成发光控制信号,并将发光控制信号通过第一扫描电路10的信号输出端em_out传输至发光控制信号线em,发光时钟信号可以控制发光控制信号的跳变速度,发光控制信号线em将发光控制信号传输至像素电路1。发光控制信号线em输入的发光控制信号可以控制像素电路1的第四晶体管t5和第五晶体管t6导通,第一电源信号线elvdd和第二电源信号线elvss作为驱动晶体管t1产生驱动电流的电源,以使驱动晶体管t1产生驱动电流驱动发光元件d1发光。显示面板可以包括多条发光时钟信号线eck,图3示例性的示出显示面板包括两条发光时钟信号线eck1和eck2的情况。
59.第二走线102的输入端与第一走线101的第一端连接,第二走线102的输出端与第一扫描电路10的时钟信号输入端clk连接,第一走线101的第二端与连接端子300连接,驱动芯片通过连接端子300,并经过第一走线101和第二走线102传输发光时钟信号至第一扫描电路10的时钟信号输入端clk。
60.第一走线101和第二走线102的其中一个走线的横截面积小于另一个走线的横截面积,增大发光时钟信号线eck的电阻。由于增加发光时钟信号线eck的电阻,从而增加发光时钟信号的延迟。发光时钟信号的延迟增加,相应的第一扫描电路10的响应速度变慢,从而增加发光控制信号的跳变时间。发光时钟信号延长发光控制信号的跳变时间,从而使得发光控制信号线em传输的发光控制信号的单位时间内的电荷量变少。由于耦合电容具有通高频阻低频的作用,发光控制信号的单位时间内的电荷量变少,能减弱电容的耦合效果,从而减小驱动晶体管t1的源极与发光控制信号线em之间存在的耦合电容c4和驱动晶体管t1的漏极与发光控制信号线em之间存在的耦合电容c5。
61.减小像素电路1的驱动晶体管t1的源极与发光控制信号线em之间的耦合电容c4,使得不同像素电路1的驱动晶体管t1的源极与发光控制信号线em之间的耦合电容c4之间的差异变小。较小的驱动晶体管t1的漏极与发光控制信号线em之间的耦合电容c5,使得不同像素电路1的驱动晶体管t1的漏极与发光控制信号线em之间的耦合电容c5的差异变小,从而使得不同像素电路1的驱动晶体管t1的栅极电压之间的差异受寄生电容的影响减小,提升不同像素电路1的发光元件d1的发光亮度的一致性,改善显示面板的显示效果。
62.本实施例提供的显示面板通过设置发光时钟信号线包括第一走线和第二走线,第一走线和第二走线的其中一个走线的横截面积小于另一个走线的横截面积,增大发光时钟信号线的电阻。由于增加发光时钟信号线的电阻,从而增加发光时钟信号的延迟,发光时钟信号的延迟增加,相应的第一扫描电路的响应速度变慢,从而增加发光控制信号的跳变时间。发光时钟信号线传输的发光时钟信号可以延长发光控制信号的跳变时间,使得发光控
制信号的单位时间内的电荷量变少。发光控制信号的单位时间内的电荷量变少,从而减小驱动晶体管的源极与发光控制信号线之间存在的耦合电容和驱动晶体管的漏极与发光控制信号线之间存在的耦合电容,进而减小不同像素电路的驱动晶体管受寄生电容影响而导致的栅极电压之间的差异。这样设置提升不同像素电路的发光元件的发光亮度的一致性,改善显示面板的显示效果。
63.可选的,图4是本发明实施例提供的又一种显示面板结构示意图。在上述实施例的基础上,继续结合图3和图4,第一走线101和第二走线102的其中一个走线包括蛇形走线,另一个走线包括直线形走线。需要说明的是,图3和图4仅示例性的示出第一走线101包括蛇形走线,第二走线102包括直线形走线的情况,不作任何限定。
64.具体的,第一走线101和第二走线102的其中一个走线包括蛇形走线,另一个走线包括直线形走线。蛇形走线可以增加发光时钟信号线eck的长度,这样设置可以进一步增大发光时钟信号线eck的电阻。由于增加发光时钟信号线eck的电阻,从而增加发光时钟信号的延迟。发光时钟信号的延迟增加,相应的第一扫描电路10的响应速度变慢,从而增加发光控制信号的跳变时间。发光时钟信号延长发光控制信号的跳变时间,从而使得发光控制信号线em传输的发光控制信号的单位时间内的电荷量变少。由于耦合电容具有通高频阻低频的作用,发光控制信号的单位时间内的电荷量变少,能减弱电容的耦合效果,从而减小驱动晶体管t1的源极与发光控制信号线em之间存在的耦合电容c4和驱动晶体管t1的漏极与发光控制信号线em之间存在的耦合电容c5。
65.减小像素电路1的驱动晶体管t1的源极与发光控制信号线em之间的耦合电容c4,使得不同像素电路1的驱动晶体管t1的源极与发光控制信号线em之间的耦合电容c4之间的差异变小,从而使得不同像素电路1的驱动晶体管t1的栅极电压之间的差异受寄生电容的影响减小,进一步提升不同像素电路1的发光元件d1的发光亮度的一致性,改善显示面板的显示效果。
66.可选的,在上述实施例的基础上,继续参见图4,第一走线101包括蛇形走线s,第二走线102包括直线形走线l。
67.具体的,第一走线101可以包括蛇形走线s,第一走线101可以包括蛇形走线s和直线形走线l。第二走线102包括直线形走线l,其中,直线形走线l可以为一段或多段的组合,在此不作任何限制。第二走线102用于将第一走线101传输的发光时钟信号,稳定输出至第一扫描电路10的时钟信号输入端clk,以延长发光控制信号的上升沿和下降沿的跳变时间。
68.通过设置第一走线101包括蛇形走线s,第二走线102包括直线形走线l,由于包括直线形走线l的第二走线102的电阻较小,包括蛇形走线s的第一走线101的电阻较大,可以使得由驱动芯片输出的发光时钟信号经过电阻较大的第一走线101后,增加发光时钟信号的延迟。增加延迟的发光时钟信号经过电阻较小的第二走线102,输出至第一扫描电路10的时钟信号输入端。电阻较小的第二走线102使得不同行的像素电路1对应的第一扫描电路10接收到的发光时钟信号尽可能相同,从而使得不同行的像素电路1之间发光控制信号的尽可能一致。且电阻较小的第二走线102可以减小不同输出端之间的压降,使得输出至各第一扫描电路10的时钟信号输入端的发光时钟信号较稳定,以延长发光控制信号的上升沿和下降沿的跳变时间,并能使得不同行的像素电路1之间发光控制信号的尽可能一致,进一步改善显示面板的显示效果。
69.可选的,在上述实施例的基础上,第一走线和第二走线的其中一个走线的横截面积小于另一个走线的横截面积包括以下至少一项:第一走线和第二走线的其中一个走线的宽度小于另一个走线的宽度,第一走线和第二走线的其中一个走线的厚度小于另一个走线的厚度。
70.需要说明的是,第一走线和第二走线的厚度方向是指显示面板的厚度方向。
71.可选的,在第一走线和第二走线的其中一个走线的宽度小于另一个走线的宽度的情况下,继续参见图1或者图4,第一走线101的宽度小于第二走线102的宽度。其中,第一走线101和第二走线102的厚度可以相同也可以不相同,在此并不限定。
72.具体的,可以设置第一走线101的宽度小于第二走线102的宽度,一方面,使得第一走线101的电阻进一步增大,由于增加发光时钟信号线eck的电阻,从而增加发光时钟信号的延迟。发光时钟信号的延迟增加,相应的各第一扫描电路10的响应速度变慢,从而增加发光控制信号的跳变时间。发光时钟信号线eck传输的发光时钟信号可以使得发光控制信号的跳变时间较长,使得发光控制信号的单位时间内的电荷量较少。从而进一步减小各发光控制信号线em 1~em n与驱动晶体管的源极与之间存在的耦合电容和各发光控制信号线em 1~em n与驱动晶体管的漏极之间存在的耦合电容,进而减小不同像素电路的驱动晶体管受寄生电容影响而导致的栅极电压之间的差异。这样设置提升不同像素电路的发光元件的发光亮度的一致性,改善显示面板的显示效果。
73.另一方面,设置第二走线102的宽度较大,可以进一步降低发光时钟信号线eck的第二走线102的电阻,电阻较小的第二走线102使得不同行的像素电路1对应的第一扫描电路10接收到的发光时钟信号的压降较小,使得不同行的像素电路1对应的第一扫描电路10接收到的发光时钟信号之间的差异较小,从而使得不同行的像素电路1之间发光控制信号的尽可能一致。且电阻较小的第二走线102可以减小不同输出端之间的压降,使得输出至各第一扫描电路10的时钟信号输入端的发光时钟信号较稳定,从而使得与第二走线102连接的各第一扫描电路10的输出的发光控制信号尽可能一致,进一步提升不同像素电路的发光元件的发光亮度的一致性,改善显示面板的显示效果。
74.可选的,在第一走线和所述第二走线的其中一个走线的厚度小于另一个走线的厚度的情况下,第一走线和第二走线中的厚度较小的走线的厚度范围包括:0.01μm-10μm。其中,第一走线和第二走线的宽度可以相同也可以不相同,在此并不限定。
75.可选的,如果第一走线和第二走线的其中一个走线的宽度小于另一个走线的宽度,并且第一走线和第二走线的其中一个走线的厚度小于另一个走线的厚度,在此情况下,宽度较小的走线和厚度较小的走线可以为同一条走线,宽度较大的走线和厚度较大的走线可以为另一条走线。
76.可选的,图5是本发明实施例提供的又一种显示面板结构示意图。在上述实施例的基础上,结合图1、图3和图5,本发明实施例提供的显示面板划分为显示区100和非显示区200,非显示区200至少部分围绕显示区100,非显示区200包括连接端子设置区203;发光时钟信号线位于非显示区200;第一走线101位于连接端子设置区203。
77.具体的,发光时钟信号线位于非显示区200,便于将发光时钟信号线传输的发光时钟信号从非显示区200传输至显示区100,且发光时钟信号线为金属走线,发光时钟信号线设置非显示区200,可以避免金属走线对发光元件发出的光进行反光,进一步改善显示面板
的显示效果。设置第一走线101位于连接端子设置区203,示例性的,以发光时钟信号线包括第一发光时钟信号线eck1为例,可以将第一发光时钟信号线eck1在靠近连接端子设置区203一端增加电阻,使得第一发光时钟信号线eck1经过第一走线101之后的第二走线102传输的信号一致,进一步改善显示面板的显示均一性。需要说明的是,图5示例性的示出发光时钟信号线包括第一发光时钟信号线eck1和第二发光时钟信号线eck2的情况。
78.可选的,在上述实施例的基础上,继续结合图3和图5,本发明实施例提供的非显示区200还可以包括第一边框区201和第二边框区202,第一边框区201和第二边框区202相对设置,连接端子设置区203与第一边框区201和第二边框区202相邻;发光时钟信号线eck的第二走线102设置于第一边框区201和/或第二边框区202。
79.具体的,这样设置使得发光时钟信号线eck的第二走线102上传输的发光时钟信号在不同输出位置的信号压降尽可能小,使得各第一扫描电路10的输出的发光控制信号趋于一致,将发光时钟信号线eck对各第一扫描电路10的输出的发光控制信号的影响尽可能相同,进一步提升显示面板的显示效果。需要说明的是,图5示例性的示出发光时钟信号线eck的第二走线102设置于第一边框区201和第二边框区202的情况,在此不作任何限定。
80.可选的,图6是本发明实施例提供的一种蛇形走线的结构示意图。在上述实施例的基础上,结合图3和图6,本发明实施例提供的蛇形走线s可以包括多个回形段111,回形段111包括第一边、第二边以及第三边,第一边和第二边相对设置,第三边分别与第一边和第二边连接;连接段121,第n个回形段111的第二边与第n+1个回形段111的第一边通过连接段121连接,其中,n为大于或等于1的整数。
81.具体的,这样设置使得第一走线101连通,可以根据需要设置各回形段111的宽度相同或不同。可以根据显示面板的空间设置回形段111的数量。只要保证各发光时钟信号线的电阻相同即可。回形段111可以为直线段,也可以为弧线段,在此不作任何限制。
82.可选的,图7是本发明实施例提供的又一种显示面板结构示意图。在上述实施例的基础上,结合图1和图7,本发明实施例提供的显示面板还可以包括第二扫描电路20,第二扫描电路20用于生成扫描信号;与第二扫描电路20的信号输出端scan_out连接的扫描信号线scan,扫描信号线用于传输扫描信号;与第二扫描电路20的时钟信号输入端clk连接的扫描时钟信号线sck,扫描时钟信号线sck用于传输扫描时钟信号;扫描时钟信号线sck位于显示面板的非显示区200;非显示区200包括连接端子设置区203,位于连接端子设置区203的扫描时钟信号线sck为直线段。
83.具体的,扫描时钟信号线sck与第二扫描电路20的时钟信号输入端clk连接,第二扫描电路20根据扫描时钟信号线sck传输的扫描时钟信号,生成扫描控制信号,并将扫描控制信号通过第二扫描电路20的信号输出端scan_out传输至扫描信号线scan,扫描信号线scan将扫描信号传输至像素电路1。位于连接端子设置区203的扫描时钟信号线sck设置为直线段,可以降低扫描时钟信号线sck的电阻,提升扫描信号线scan的信号传输效率,保证显示面板的显示效果较好。显示面板可以包括多条扫描时钟信号线sck,图7示例性的示出显示面板包括两条扫描时钟信号线sck1和sck2的情况。
84.可选的,在上述实施例的基础上,结合图3至图6,第一走线101和第二走线102中的较窄的走线的宽度范围可以包括0.01μm-10μm。
85.可选的,在上述实施例的基础上,结合图3至图6,第一走线101和第二走线102中的
厚度较小的走线的厚度范围包括:0.01μm-10μm。
86.具体的,第一走线101和第二走线102中的较窄的走线的宽度尽可能窄或者第一走线101和第二走线102中的厚度较小的走线的厚度尽可能小,可以使得第一走线101和第二走线102中的较窄或较薄的走线的电阻尽可能大。受工艺限制,可以设置发光时钟信号线eck的第一走线101和第二走线102中较窄的走线的宽度范围可以包括0.01μm-10μm,或者设置发光时钟信号线eck的第一走线101和第二走线102中厚度较小的走线的厚度范围可以包括0.01μm-10μm,这样便于工艺制作,又能满足增大第一走线101和第二走线102中的较窄的走线的电阻较大的需要。由于增加发光时钟信号线eck的电阻,从而增加发光时钟信号的延迟。发光时钟信号的延迟增加,相应的第一扫描电路10的响应速度变慢,从而增加发光控制信号的跳变时间。发光时钟信号线eck传输的发光时钟信号延长发光控制信号的跳变时间,使得发光控制信号的单位时间内的电荷量变少。这样设置可以减小驱动晶体管的源极与发光控制信号线em之间存在的耦合电容和驱动晶体管的漏极与发光控制信号线em之间存在的耦合电容,进而减小不同像素电路的驱动晶体管受寄生电容影响而导致的栅极电压之间的差异,进一步提高不同像素电路的发光元件的发光亮度的一致性,改善显示面板的显示效果。
87.可选的,在上述实施例的基础上,结合图3至图6,发光时钟信号线eck的电阻小于或等于10kω。
88.具体的,设置发光时钟信号线eck的电阻小于或等于10kω,既能避免发光时钟信号线eck的电阻过大,而导致显示面板的发光控制信号的上升沿和下降沿的时间过长,保证显示面板有较好的显示效果。又能增加发光时钟信号线eck的电阻,进而减小不同像素电路的驱动晶体管受寄生电容影响而导致的栅极电压之间的差异,进一步提高不同像素电路的发光元件的发光亮度的一致性,解决显示面板的mura不良,进一步改善显示面板的显示效果。
89.图8是本发明实施例提供的又一种显示面板结构示意图。图9是本发明实施例提供的又一种显示面板结构示意图。在上述实施例的基础上,结合图8和图9,本发明实施例提供的显示面板包括第一扫描电路10,第一扫描电路10用于生成发光控制信号;与第一扫描电路10的信号输出端em_out连接的发光控制信号线em 1~em n,发光控制信号线用于传输发光控制信号;与第一扫描电路10的时钟信号输入端clk连接的发光时钟信号线eck,发光时钟信号线eck用于向第一扫描电路10的时钟信号输入端clk传输发光时钟信号;发光时钟信号线eck包括蛇形走线s,蛇形走线s用于延长发光控制信号的跳变时间。
90.具体的,发光时钟信号线eck设置有蛇形走线s,可以使得发光时钟信号线eck的电阻增大。由于增加发光时钟信号线eck的电阻,会增加发光时钟信号的延时,可以使得发光时钟信号延长发光控制信号的跳变时间,从而使得发光控制信号线传输的发光控制信号的单位时间内的电荷量变少。由于耦合电容具有通高频阻低频的作用,发光控制信号的单位时间内的电荷量变少,能减弱电容的耦合效果,使得不同像素电路1的驱动晶体管t1的源极与发光控制信号线之间的耦合电容c4之间的差异变小。从而使得不同像素电路1的驱动晶体管t1的漏极与发光控制信号线之间的耦合电容c5的差异变小,提升不同像素电路1的发光元件d1的发光亮度的一致性,改善显示面板的显示效果。
91.本实施例提供的显示面板通过设置发光时钟信号线包括蛇形走线,使得发光时钟
信号线传输的发光时钟信号可以延长发光控制信号的跳变时间,使得发光控制信号的单位时间内的电荷量变少。发光控制信号的单位时间内的电荷量变少,从而减小驱动晶体管的源极与发光控制信号线之间存在的耦合电容和驱动晶体管的漏极与发光控制信号线之间存在的耦合电容,进而减小不同像素电路的驱动晶体管受寄生电容影响而导致的栅极电压之间的差异。这样设置提升不同像素电路的发光元件的发光亮度的一致性,改善显示面板的显示效果。
92.可选地,蛇形走线包括:
93.多个回形段,回形段包括第一边、第二边以及第三边,第一边和第二边相对设置,第三边分别与第一边和第二边连接;
94.连接段,第n个回形段的第二边与第n+1个回形段的第一边通过连接段连接,其中,n为大于或等于1的整数。
95.由于上述实施例(参考图6的实施例)已经对蛇形走线的具体结构进行限定,本实施例与上述实施例(参考图6的实施例)中的蛇形走线类似,在此不再重复赘述。
96.可选的,参考图9,可以设置第一走线101的宽度与第二走线102的宽度相同,工艺简单,便于制作。需要说明的是图9仅示例性的示出第一走线101的宽度与第二走线102的宽度相同的情况,当然,第一走线101的宽度与第二走线102的宽度也可以不相同,在此不作任何限制。
97.图10是本发明实施例提供的一种显示装置的结构示意图。在上述实施例的基础上,参见图10,本发明实施例提供的显示装置700包括上述任意实施例提出的显示面板600,具有上述实施例提供的显示面板600的有益效果,在此不再赘述。显示装置700可以包括手机、平板电脑以及可穿戴设备等移动终端。
98.注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1