一种TVM状态显示装置的制作方法

文档序号:28020366发布日期:2021-12-15 11:27阅读:217来源:国知局
一种TVM状态显示装置的制作方法
一种tvm状态显示装置
技术领域
1.本实用新型涉及tvm显示技术领域,具体而言,涉及一种tvm状态显示装置。


背景技术:

2.随着科技发展、地铁普及,地铁站的tvm设备也需要与时俱进。现有tvm状态显示器一般采用双色8*8点阵模组,通过单片机控制其显示,tvm软件通过串口发送控制指令给单片机。由此可见,现有tvm状态显示器只支持三色显示,且分辨率低,整个机身厚重,无法实现彩色文字或标识显示。


技术实现要素:

3.本实用新型的目的在于提供一种tvm状态显示装置,用以改善现有技术中tvm状态显示器无法显示彩色文字或标识的问题。
4.本实用新型的实施例是这样实现的:
5.本技术实施例提供一种tvm状态显示装置,其包括显示单元和控制单元,控制单元包括时钟模块、主控电路和通信接口电路,时钟模块与主控电路连接,主控电路的输入端与通信接口电路的输出端连接,通信接口电路的输入端用于连接tvm的命令输出端,主控电路的输出端与显示单元的输入端连接。
6.在本实用新型的一些实施例中,上述主控电路包括stm32f407zgt6芯片,stm32f407zgt6芯片与时钟模块连接,stm32f407zgt6芯片的pa9引脚、pa10引脚、pa13引脚以及pa14引脚分别与通信接口电路连接,stm32f407zgt6芯片的输出端与显示单元的输入端连接,stm32f407zgt6芯片的vcap_1引脚依次经由电容c16、电容c7接入stm32f407zgt6芯片的vcap_2引脚。
7.在本实用新型的一些实施例中,上述通信接口电路包括第一max3232芯片,第一max3232芯片的v

引脚经由电容c15接地,第一max3232芯片的c2+引脚经由电容c14接入第一max3232芯片的c2

引脚,第一max3232芯片的c1+引脚经由电容c12接入第一max3232芯片的c1

引脚,第一max3232芯片的v+引脚经由电容c10接电源,第一max3232芯片的r1out引脚和t1in引脚分别接入主控电路,第一max3232芯片的t1out引脚和r1in引脚分别接入排针p1,排针p1的第八引脚和第九引脚分别接入主控电路,排针p1的第七引脚接入第二max3232芯片的r1in引脚,排针p1的第四引脚接入第二max3232芯片的r2in引脚,第二max3232芯片的r2out引脚接入电阻r15和电阻r11的公共端,电阻r11的一端与三极管t1的基极连接,三极管t1的集电极接入二极管d4和电阻r10的公共端,三极管t1的发射极接入电阻r14和第二max3232芯片的r1out引脚的公共端,第二max3232芯片的r1out引脚经由电阻r16接入三极管t2的基极,三极管t2的集电极依次经由电阻r18、电阻r17接地,电阻r18和电阻r17的公共端接入主控电路,三极管t2的发射极与电阻r14的一端连接。
8.在本实用新型的一些实施例中,上述时钟模块包括第一时钟电路和第二时钟电路,第一时钟电路与主控电路连接,第一时钟电路包括晶振y1,晶振y1的一端依次经由电容
c1、电容c2接入晶振y1的另一端,stm32f407zgt6芯片的pc14引脚接入晶振y1与电容c1的公共端,stm32f407zgt6芯片的pc15引脚接入晶振y1与电容c2的公共端,第二时钟电路与主控电路连接,第二时钟电路包括晶振y2,晶振y2的一端依次经由电容c3、电容c4接入晶振y2的另一端,晶振y2与电阻r2并联,stm32f407zgt6芯片的ph0引脚接入晶振y2与电容c3的公共端,stm32f407zgt6芯片的ph1引脚接入晶振y2与电容c4的公共端。
9.在本实用新型的一些实施例中,上述控制单元包括复位电路,复位电路与主控电路连接,复位电路包括电容c6,电容c6的一端连接有按键rst,电容c6的另一端接入电阻r3和按键rst的公共端,stm32f407zgt6芯片的nrst引脚接入电阻r3和电容c6的公共端。
10.在本实用新型的一些实施例中,上述控制单元包括稳压电路,稳压电路与主控电路连接,稳压电路包括电容c8和电容c9,stm32f407zgt6芯片的vssa引脚接入电容c8和电容c9的第一公共端,电容c8和电容c9的第二公共端经由电阻r5接入电源,且电容c8和电容c9的第二公共端与电阻r4的一端连接,stm32f407zgt6芯片的vref+引脚接入电容c5和电阻r4的公共端,stm32f407zgt6芯片的vdda引脚接入电阻r4和电容c9的公共端。
11.在本实用新型的一些实施例中,上述显示单元包括led矩阵、缓冲电路、行选驱动电路以及串并转换驱动电路,缓冲电路的输入端与控制单元的输出端连接,缓冲电路的输出端同时与行选驱动电路及串并转换驱动电路连接。
12.在本实用新型的一些实施例中,上述缓冲电路包括第一sm245ts芯片和第二sm245ts芯片,第一sm245ts芯片的输入端和第二sm245ts芯片的输入端分别与控制单元的输出端连接,第一sm245ts芯片的输出端与行选驱动电路连接,第二sm245ts芯片的输出端与串并转换驱动电路连接。
13.在本实用新型的一些实施例中,上述行选驱动电路包括行选r电路、行选g电路以及行选b电路,行选r电路的输入端、行选g电路的输入端以及行选b电路的输入端分别与缓冲电路的输出端连接,行选r电路的输出端、行选g电路的输出端以及行选b电路的输出端分别与led矩阵连接。
14.在本实用新型的一些实施例中,上述串并转换驱动电路包括第一sm5166pc芯片、第二sm5166pc芯片以及第三sm5166pc芯片,第一sm5166pc芯片的输入端、第二sm5166pc芯片的输入端以及第三sm5166pc芯片的输入端分别与缓冲电路的输出端连接,第一sm5166pc芯片的e1引脚经由非门74hc04接入第二sm5166pc芯片的e2引脚和第三sm5166pc芯片的e1引脚的公共端,第一sm5166pc芯片的e2引脚连接第二sm5166pc芯片的e1引脚与第三sm5166pc芯片的e2引脚的公共端,第一sm5166pc芯片的输出端、第二sm5166pc芯片的输出端以及第三sm5166pc芯片的输出端分别连接led矩阵。
15.相对于现有技术,本实用新型的实施例至少具有如下优点或有益效果:
16.本实用新型提供一种tvm状态显示装置,其包括显示单元和控制单元,控制单元包括时钟模块、主控电路和通信接口电路,时钟模块与主控电路连接,主控电路的输入端与通信接口电路的输出端连接,通信接口电路的输入端用于连接tvm的命令输出端,主控电路的输出端与显示单元的输入端连接。时钟模块可以为主控电路提供时钟源,主控电路可以通过通信接口电路接收命令输出端输出的信号,并且将信号传输至显示单元,以使显示单元以逐行扫描和列驱动方式进行显示,由于人眼的视觉暂留特点,则可以看到显示单元稳定显示的彩色文字或标识,即达到了tvm状态显示器显示彩色文字或标识的效果。
附图说明
17.为了更清楚地说明本实用新型实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本实用新型的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
18.图1为本实用新型实施例提供的一种tvm状态显示装置的结构框图;
19.图2为本实用新型实施例提供的一种主控电路的原理图;
20.图3为本实用新型实施例提供的一种第一时钟电路的原理图;
21.图4为本实用新型实施例提供的一种第二时钟电路的原理图;
22.图5为本实用新型实施例提供的一种复位电路的原理图;
23.图6为本实用新型实施例提供的一种稳压电路的原理图;
24.图7为本实用新型实施例提供的一种通信接口电路的原理图;
25.图8为本实用新型实施例提供的一种缓冲电路的原理图;
26.图9为本实用新型实施例提供的一种行选驱动电路的原理图;
27.图10为本实用新型实施例提供的一种串并转换驱动电路的原理图。
28.图标:1

控制单元;2

显示单元;3

时钟模块;4

主控电路;5

通信接口电路;6

第一时钟电路;7

第二时钟电路;8

复位电路;9

稳压电路;10

led矩阵;11

缓冲电路;12

行选驱动电路;13

串并转换驱动电路。
具体实施方式
29.为使本技术实施例的目的、技术方案和优点更加清楚,下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本技术实施例的组件可以以各种不同的配置来布置和设计。
30.因此,以下对在附图中提供的本技术的实施例的详细描述并非旨在限制要求保护的本技术的范围,而是仅仅表示本技术的选定实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
31.应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。同时,在本技术的描述中,若出现术语“第一”、“第二”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
32.需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,若出现术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,若出现由语句“包括一个
……”
限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
33.在本技术的描述中,需要说明的是,若出现术语“上”、“下”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该申请产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本技术和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本技术的限制。
34.在本技术的描述中,还需要说明的是,除非另有明确的规定和限定,若出现术语“设置”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本技术中的具体含义。
35.下面结合附图,对本技术的一些实施方式作详细说明。在不冲突的情况下,下述的各个实施例及实施例中的各个特征可以相互组合。
36.实施例
37.请参照图1,图1所示为本技术实施例提供的一种tvm状态显示装置的结构框图。本技术实施例提供一种tvm状态显示装置,其包括显示单元2和控制单元1,控制单元1包括时钟模块3、主控电路4和通信接口电路5,时钟模块3与主控电路4连接,主控电路4的输入端与通信接口电路5的输出端连接,通信接口电路5的输入端用于连接tvm的命令输出端,主控电路4的输出端与显示单元2的输入端连接。具体的,时钟模块3可以为主控电路4提供时钟源,主控电路4可以通过通信接口电路5接收命令输出端输出的信号,并且将信号传输至显示单元2,以使显示单元2以逐行扫描和列驱动方式进行显示,由于人眼的视觉暂留特点,则可以看到显示单元2稳定显示的彩色文字或标识,即达到了tvm状态显示器显示彩色文字或标识的效果。
38.在本实施例的一些实施方式中,上述tvm状态显示装置还包括电源模块,电源模块同时与显示单元2及控制单元1连接。具体的,电源模块可以为显示单元2和控制单元1供电,以保证显示单元2和控制单元1能够正常工作。
39.请参考图2,图2所示为本技术实施例提供的一种主控电路4的原理图。主控电路4包括stm32f407zgt6芯片,stm32f407zgt6芯片与时钟模块3连接,stm32f407zgt6芯片的pa9引脚、pa10引脚、pa13引脚以及pa14引脚分别与通信接口电路5连接,stm32f407zgt6芯片的输出端与显示单元2的输入端连接,stm32f407zgt6芯片的vcap_1引脚依次经由电容c16、电容c7接入stm32f407zgt6芯片的vcap_2引脚。具体的,stm32f407zgt6芯片具有低功耗、中断延迟小、高性能等特点,且stm32f407zgt6芯片可达到168mhz的工作频率,为实现高速扫描提供了基础。
40.请参照图3和图4,图3所示为本技术实施例提供的一种第一时钟电路6的原理图,图4所示为本技术实施例提供的一种第二时钟电路7的原理图。上述时钟模块3包括第一时钟电路6和第二时钟电路7,第一时钟电路6与主控电路4连接,第一时钟电路6包括晶振y1,晶振y1的一端依次经由电容c1、电容c2接入晶振y1的另一端,stm32f407zgt6芯片的pc14引脚接入晶振y1与电容c1的公共端,stm32f407zgt6芯片的pc15引脚接入晶振y1与电容c2的公共端,第二时钟电路7与主控电路4连接,第二时钟电路7包括晶振y2,晶振y2的一端依次经由电容c3、电容c4接入晶振y2的另一端,晶振y2与电阻r2并联,stm32f407zgt6芯片的ph0引脚接入晶振y2与电容c3的公共端,stm32f407zgt6芯片的ph1引脚接入晶振y2与电容c4的
公共端。其中,晶振y1和晶振y2的频率不同,则第一时钟电路6与第二时钟电路7分别为主控电路4提供了不同的时钟信号,以协调主控电路4工作。
41.请参照图5,图5所示为本技术实施例提供的一种复位电路8的原理图。上述控制单元1包括复位电路8,复位电路8与主控电路4连接,复位电路8包括电容c6,电容c6的一端连接有按键rst,电容c6的另一端接入电阻r3和按键rst的公共端,stm32f407zgt6芯片的nrst引脚接入电阻r3和电容c6的公共端。具体的,按下按键rst后,主控电路4将被复位。则通过复位电路8可以复位主控电路4。
42.请参照图6,图6所示为本技术实施例提供的一种稳压电路9的原理图。上述控制单元1包括稳压电路9,稳压电路9与主控电路4连接,稳压电路9包括电容c8和电容c9,stm32f407zgt6芯片的vssa引脚接入电容c8和电容c9的第一公共端,电容c8和电容c9的第二公共端经由电阻r5接入电源,且电容c8和电容c9的第二公共端与电阻r4的一端连接,stm32f407zgt6芯片的vref+引脚接入电容c5和电阻r4的公共端,stm32f407zgt6芯片的vdda引脚接入电阻r4和电容c9的公共端。具体的,通过上述稳压电路9可以为主控电路4提供稳定的电源电压。
43.请参考图7,图7所示为本技术实施例提供的一种通信接口电路5的原理图。通信接口电路5包括第一max3232芯片,第一max3232芯片的v

引脚经由电容c15接地,第一max3232芯片的c2+引脚经由电容c14接入第一max3232芯片的c2

引脚,第一max3232芯片的c1+引脚经由电容c12接入第一max3232芯片的c1

引脚,第一max3232芯片的v+引脚经由电容c10接电源,第一max3232芯片的r1out引脚和t1in引脚分别接入主控电路4,第一max3232芯片的t1out引脚和r1in引脚分别接入排针p1,排针p1的第八引脚和第九引脚分别接入主控电路4,排针p1的第七引脚接入第二max3232芯片的r1in引脚,排针p1的第四引脚接入第二max3232芯片的r2in引脚,第二max3232芯片的r2out引脚接入电阻r15和电阻r11的公共端,电阻r11的一端与三极管t1的基极连接,三极管t1的集电极接入二极管d4和电阻r10的公共端,三极管t1的发射极接入电阻r14和第二max3232芯片的r1out引脚的公共端,第二max3232芯片的r1out引脚经由电阻r16接入三极管t2的基极,三极管t2的集电极依次经由电阻r18、电阻r17接地,电阻r18和电阻r17的公共端接入主控电路4,三极管t2的发射极与电阻r14的一端连接。具体的,主控电路4通过上述通信接口电路5可以接收命令输出端输出的信号。
44.在本实施例的一些实施方式中,上述显示单元2包括led矩阵10、缓冲电路11、行选驱动电路12以及串并转换驱动电路13,缓冲电路11的输入端与控制单元1的输出端连接,缓冲电路11的输出端同时与行选驱动电路12及串并转换驱动电路13连接。具体的,控制单元1的信号经由缓冲电路11分别输出至行选驱动电路12和串并转换驱动电路13。行选驱动电路12输出行信号至led矩阵10,以驱动led矩阵10的每一行。串并转换电路输出列信号至led矩阵10,以改变led矩阵10每一行的列数据。则将图形或文字的显示编码分别作为led矩阵10的列信号和行信号进行逐次扫描,就可以逐行点亮led矩阵10,当扫描速度够快,例如扫描速度大于24hz时,由于人眼的视觉暂留效应,则可以看到显示的完整的彩色图形或彩色文字。
45.示例性的,tvm的显示屏可以被分为18行192列的点阵,任一图形或文字都可以为一个16行16列的led矩阵10,则此时显示于tvm的显示屏的图像和汉字仅仅只有一行。其中,
任一led矩阵10可以包括一个led组,任一led组包括二极管r、二极管g和二极管b。
46.请参照图8,图8所示为本技术实施例提供的一种缓冲电路11的原理图。缓冲电路11包括第一sm245ts芯片和第二sm245ts芯片,第一sm245ts芯片的输入端和第二sm245ts芯片的输入端分别与控制单元1的输出端连接,第一sm245ts芯片的输出端与行选驱动电路12连接,第二sm245ts芯片的输出端与串并转换驱动电路13连接。具体的,通过上述缓冲电路11可以将信号输出至行选驱动电路12和串并转换驱动电路13。
47.请参考图9,图9所示为本技术实施例提供的一种行选驱动电路12的原理图。行选驱动电路12包括行选r电路、行选g电路以及行选b电路,行选r电路的输入端、行选g电路的输入端以及行选b电路的输入端分别与缓冲电路11的输出端连接,行选r电路的输出端、行选g电路的输出端以及行选b电路的输出端分别与led矩阵10连接。具体的,通过上述行选r电路输出行信号至led矩阵10,以驱动led矩阵10的二极管r。通过上述行选g电路输出行信号至led矩阵10,以驱动led矩阵10的二极管g。通过上述行选b电路输出行信号至led矩阵10,以驱动led矩阵10的二极管b。
48.在本实施例的一些实施方式中,上述行选r电路、行选g电路以及行选b电路可以分别包括依次串联的多个sm16017s芯片。
49.请参照图10,图10所示为本技术实施例提供的一种串并转换驱动电路13的原理图。串并转换驱动电路13包括第一sm5166pc芯片、第二sm5166pc芯片以及第三sm5166pc芯片,第一sm5166pc芯片的输入端、第二sm5166pc芯片的输入端以及第三sm5166pc芯片的输入端分别与缓冲电路11的输出端连接,第一sm5166pc芯片的e1引脚经由非门74hc04接入第二sm5166pc芯片的e2引脚和第三sm5166pc芯片的e1引脚的公共端,第一sm5166pc芯片的e2引脚连接第二sm5166pc芯片的e1引脚与第三sm5166pc芯片的e2引脚的公共端,第一sm5166pc芯片的输出端、第二sm5166pc芯片的输出端以及第三sm5166pc芯片的输出端分别连接led矩阵10。具体的,通过上述串并转换驱动电路13可以输出列信号至led矩阵10,以改变led矩阵10每一行的列数据。
50.综上所述,本技术实施例提供的一种tvm状态显示装置,其包括显示单元2和控制单元1,控制单元1包括时钟模块3、主控电路4和通信接口电路5,时钟模块3与主控电路4连接,主控电路4的输入端与通信接口电路5的输出端连接,通信接口电路5的输入端用于连接tvm的命令输出端,主控电路4的输出端与显示单元2的输入端连接。时钟模块3可以为主控电路4提供时钟源,主控电路4可以通过通信接口电路5接收命令输出端输出的信号,并且将信号传输至显示单元2,以使显示单元2以逐行扫描和列驱动方式进行显示,由于人眼的视觉暂留特点,则可以看到显示单元2稳定显示的彩色文字或标识,即达到了tvm状态显示器显示彩色文字或标识的效果。
51.以上所述仅为本技术的优选实施例而已,并不用于限制本技术,对于本领域的技术人员来说,本技术可以有各种更改和变化。凡在本技术的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本技术的保护范围之内。
52.对于本领域技术人员而言,显然本技术不限于上述示范性实施例的细节,而且在不背离本技术的精神或基本特征的情况下,能够以其它的具体形式实现本技术。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本技术的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有
变化囊括在本技术内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1