移位寄存器、显示装置、栅极驱动电路及驱动方法与流程

文档序号:35620913发布日期:2023-10-05 17:14阅读:来源:国知局

技术特征:

1.一种移位寄存器,其特征在于,包括:

2.根据权利要求1所述的移位寄存器,其特征在于,所述存取电路被配置为,在所述移位寄存器对应下一帧高清显示区起始位置时,响应于在所述储存信号输入端处接收的信号和在所述信号储存控制端处接收的信号,将在所述储存信号输入端处接收的信号输入并存储;所述至少一个信号输出端中的一个与所述储存信号输入端电连接。

3.根据权利要求1或2所述的移位寄存器,其特征在于,所述移位寄存器还包括复位电路,所述复位电路与所述上拉节点、复位控制端和复位电压信号端电连接,所述复位电路被配置为,响应于在所述复位控制端处接收的信号,将在所述复位电压信号端处接收的信号传输至所述上拉节点。

4.根据权利要求3所述的移位寄存器,其特征在于,所述存取电路包括信号存储子电路和信号提取子电路;

5.根据权利要求4所述的移位寄存器,其特征在于,所述信号存储子电路包括:第一晶体管、第二晶体管和第一电容;

6.根据权利要求5所述的移位寄存器,其特征在于,所述复位电路包括第十二晶体管,所述第十二晶体管的控制极与所述复位控制端电连接,所述第十二晶体管的第一极与所述上拉节点电连接,所述第十二晶体管的第二极与所述复位电压信号端电连接。

7.根据权利要求6所述的移位寄存器,其特征在于,所述输出电路包括第一输出电路和第二输出电路,所述时钟信号端包括第一时钟信号端和第二时钟信号端,所述信号输出端包括第一信号输出端和第二信号输出端;

8.根据权利要求7所述的移位寄存器,其特征在于,所述输出电路还包括第一稳压电路和/或第二稳压电路;

9.根据权利要求4至8任一项权利要求所述的移位寄存器,其特征在于,所述移位寄存器还包括:

10.根据权利要求9所述的移位寄存器,其特征在于,所述移位寄存器单元还包括下拉控制电路,所述下拉控制电路与下拉信号输入端、所述上拉节点、下拉节点和所述下拉电压信号端电连接;

11.根据权利要求10所述的移位寄存器,其特征在于,所述移位寄存器单元还包括下拉复位电路和输出复位电路;

12.根据权利要求11所述的移位寄存器,其特征在于,所述下拉复位电路还包括放电电路,所述放电电路与第四节点、所述复位控制端和所述下拉电压信号端电连接,所述放电电路被配置为,响应于在所述复位控制端处接收的信号,将在所述下拉电压信号端处接收的信号传输至所述第四节点;

13.一种栅极驱动电路,其特征在于,包括如权利要求1至12中任一项所述的移位寄存器。

14.根据权利要求13所述的栅极驱动电路,其特征在于,多个所述移位寄存器分为至少两个移位寄存器组,每个移位寄存器组包括依次排列的至少两个移位寄存器;

15.根据权利要求13或14所述的栅极驱动电路,其特征在于,多个所述移位寄存器分为两个级联组,每个级联组中的第n级所述移位寄存器的第一信号输出端与第n+1级所述移位寄存器的上拉输入控制端电连接;

16.根据权利要求15所述的栅极驱动电路,其特征在于,所述栅极驱动电路所包括多个所述移位寄存器依次排列,相邻h个所述移位寄存器为一个输出组;第奇数个输出组属于第一级联组,第偶数个输出组属于第二级联组;

17.根据权利要求16所述的栅极驱动电路,其特征在于,所述栅极驱动电路还包括两个时钟信号线组,每个时钟信号线组与一个所述级联组中的各输出组电连接;

18.一种显示装置,其特征在于,包括如上述权利要求13至17任一项所述的栅极驱动电路。

19.一种应用于如权利要求13至17任一项所述的栅极驱动电路的驱动方法,其特征在于,包括:

20.根据权利要求19所述的栅极驱动电路的驱动方法,其特征在于,


技术总结
本发明涉及显示技术领域,尤其涉及移位寄存器、显示装置、栅极驱动电路及驱动方法;以实现抓取下一帧高清显示区起始位置,进行高清显示区扫描;一种移位寄存器,包括:存取电路和输出电路。存取电路与信号储存控制端、存取输入控制端、储存信号输入端、存取信号输入端和上拉节点电连接,存取电路被配置为,在移位寄存器对应高清显示区起始位置时,响应于在储存信号输入端处接收的信号和在信号储存控制端处接收的信号,将在储存信号输入端处接收的信号输入并存储,且存取电路还被配置为,响应于所存储的信号和在存取输入控制端处接收的信号,将在存取信号输入端处接收的信号传输至上拉节点,本发明可以适用于3D显示领域。

技术研发人员:冯雪欢,李永谦
受保护的技术使用者:合肥京东方卓印科技有限公司
技术研发日:
技术公布日:2024/1/15
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1