一种显示面板和显示装置的制作方法

文档序号:30957073发布日期:2022-07-30 10:31阅读:83来源:国知局
一种显示面板和显示装置的制作方法

1.本发明涉及显示技术领域,尤其涉及一种显示面板和显示装置。


背景技术:

2.显示面板中,像素电路为显示面板的发光元件提供显示所需的驱动电流,并控制发光元件是否进入发光阶段,是多数自发光显示面板中不可或缺的元件。
3.然而,现有显示面板中,像素电路中驱动晶体管的控制端在数据写入之后发生缓慢漏电,导致采用变化的复位信号进行驱动时,显示面板的顶部flicker和底部flicker差异较大,影响显示效果。


技术实现要素:

4.本发明提供了一种显示面板和显示装置,以解决现有显示面板顶部和底部闪烁差异大的问题。
5.根据本发明的一方面,提供了一种显示面板,包括:选通电路以及顺序排布的第1至第q行像素电路,q取值大于或等于2的正整数;
6.所述选通电路包括至少一个开关控制单元,一个所述开关控制单元对应电连接至少一行像素电路,所述开关控制单元的输入端连接复位信号线;
7.所述像素电路包括驱动模块、复位模块、数据写入模块和补偿模块,所述复位模块连接于所述开关控制单元的输出端和所述驱动模块的控制端之间,所述数据写入模块连接于数据信号线和所述驱动模块的第一端之间,所述补偿模块连接于所述驱动模块的控制端和第二端之间;
8.一帧刷新画面中,所述像素电路的工作过程包括写入阶段和保持阶段,所述写入阶段包括数据写入阶段和发光阶段,所述保持阶段不包括数据写入阶段;
9.在所述数据写入阶段,所述复位模块关断,且所述驱动模块、所述数据写入模块和所述补偿模块开启,所述数据信号线的数据信号传输至所述驱动模块的控制端;在所述发光阶段,所述开关控制单元和所述复位模块关断,且所述驱动模块开启;在所述保持阶段,所述开关控制单元先保持关断再开启;
10.第i行像素电路和第j行像素电路电连接不同的两个所述开关控制单元,i和j均为正整数且i小于j;
11.在一帧刷新画面中,在第1行像素电路进入所述保持阶段之时,所述复位信号线从第一复位信号切换为不同的第二复位信号;所述第i行像素电路的开关控制单元在所述写入阶段的关断时刻早于所述第1行像素电路的保持阶段开始时刻,所述第i行像素电路的开关控制单元在所述保持阶段的开启时刻早于所述第j行像素电路的开关控制单元在所述保持阶段的开启时刻。
12.根据本发明的另一方面,提供了一种显示装置,包括如上所述的显示面板。
13.本发明实施例中,在复位信号线和像素电路的复位模块之间设置开关控制单元,
通过对每行开关控制单元的关断和开启的控制,可以减小第1行像素电路至最后1行像素电路的漏电时长差异,进而减小面板顶部和底部像素电路的驱动模块控制端漏电时长差异,使得各行像素电路的驱动模块控制端的耦合前电位可以接近,进而降低顶部和底部的flicker差异。
14.应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
15.为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
16.图1是本发明实施例提供的一种显示面板的示意图;
17.图2是本发明实施例提供的一种像素电路的示意图;
18.图3是本发明实施例提供的一帧刷新画面的时序示意图;
19.图4为现有像素电路的示意图;
20.图5是图4的时序图;
21.图6是本发明实施例提供的另一种显示面板的示意图;
22.图7是本发明实施例提供的又一种显示面板的示意图;
23.图8是本发明实施例提供的又一种显示面板的示意图;
24.图9是本发明实施例提供的又一种显示面板的示意图;
25.图10是本发明实施例提供的第i行像素电路的时序图;
26.图11是本发明实施例提供的另一帧刷新画面的时序图;
27.图12是本发明实施例提供的又一帧刷新画面的时序图。
具体实施方式
28.为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
29.需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
30.图1为本发明实施例提供的一种显示面板的示意图,图2是本发明实施例提供的一
种像素电路的示意图,图3是本发明实施例提供的一帧刷新画面的时序示意图。如图1和图2所示,本实施例提供的显示面板包括:选通电路100以及顺序排布的第1至第q行像素电路200,q取值大于或等于2的正整数;选通电路100包括至少一个开关控制单元110,一个开关控制单元110对应电连接至少一行像素电路200,开关控制单元110的输入端连接复位信号线vref;像素电路200包括驱动模块210、复位模块220、数据写入模块230和补偿模块240,复位模块220连接于开关控制单元110的输出端和驱动模块210的控制端n1之间,数据写入模块230连接于数据信号线vdata和驱动模块210的第一端n2之间,补偿模块240连接于驱动模块210的控制端n1和第二端n3之间;一帧刷新画面中,像素电路200的工作过程包括写入阶段和保持阶段,写入阶段包括数据写入阶段和发光阶段,保持阶段不包括数据写入阶段;在数据写入阶段,复位模块220关断,且驱动模块210、数据写入模块230和补偿模块240开启,数据信号线vdata的数据信号传输至驱动模块210的控制端n1;在发光阶段,开关控制单元110和复位模块220关断,且驱动模块210开启;在保持阶段,开关控制单元110先保持关断再开启;第i行像素电路和第j行像素电路电连接不同的两个开关控制单元110a和110b,i和j均为正整数且i小于j;在一帧刷新画面中,在第1行像素电路进入保持阶段之时,复位信号线vref从第一复位信号切换为不同的第二复位信号;第i行像素电路的开关控制单元110a在写入阶段的关断时刻早于第1行像素电路的保持阶段开始时刻,第i行像素电路的开关控制单元110a在保持阶段的开启时刻早于第j行像素电路的开关控制单元110b在保持阶段的开启时刻。
31.需要注意的是,图1和图2中仅示意性地示出标记了上述实施方式中的关键结构,并不包含电路所运行的全部结构,其他电路结构随本实施例的描述在后文中逐渐示出。图3中仅示意性地示出上述实施方式中的一种时序关系,并不限定于该时序关系,根据图3中时序关系进行变形可属于本发明的保护范围。
32.本实施例中,显示面板的显示区包括顺序排布的第1至第q行像素电路200,q取值大于或等于2的正整数,一行像素电路200包括沿行方向排布的多个像素电路200,第1至第q行像素电路200沿列方向顺序排布。如图1所示,可选第i行像素电路和第j行像素电路相邻行设置,但在其他实施例中,还可选第i行像素电路和第j行像素电路之间还间隔有一行或多行像素电路。需要说明的是,显示面板的一帧刷新画面中,采用逐行扫描的方式进行扫描刷新时,第i行像素电路先进行扫描刷新,然后第j行像素电路后进行扫描刷新。以像素电路中的数据写入阶段为例,第i行像素电路执行完数据写入阶段之后,第j行像素电路才执行数据写入阶段。
33.显示面板的非显示区包括选通电路100,选通电路100包括至少一个开关控制单元110,一个开关控制单元110对应电连接至少一行像素电路200,开关控制单元110的输入端电连接复位信号线vref。如图1所示,可选选通电路100包括多个开关控制单元110,其中存在一个开关控制单元110电连接一行像素电路200,也存在一个开关控制单元110电连接至少两行像素电路200,但不限于此。例如,开关控制单元110a对应电连接第i行像素电路,开关控制单元110b对应电连接相邻的第j行像素电路和第j+1行像素电路。但在其他实施例中,还可选每个开关控制单元仅对应一行像素电路;或者,还可选一个开关控制单元对应多行像素电路;或者,还可选同一选通电路中,不同开关控制单元对应相同或不同行数的像素电路;不限于此。在开关控制单元110开启时,复位信号线vref提供的复位信号会传输至像
素电路200中。可选开关控制单元110的控制端电连接控制信号线vout,控制信号线vout输出有效脉冲可使开关控制单元110开启,且控制信号线vout输出无效脉冲可使开关控制单元110关断。
34.像素电路200电连接发光元件300。像素电路200包括驱动模块210、复位模块220、数据写入模块230和补偿模块240,复位模块220连接于开关控制单元110的输出端和驱动模块210的控制端n1之间,数据写入模块230连接于数据信号线vdata和驱动模块210的第一端n2之间,补偿模块240连接于驱动模块210的控制端n1和第二端n3之间。
35.驱动模块210的控制端n1电连接复位模块220,驱动模块210的第一端为节点n2,驱动模块210的第二端为节点n3,驱动模块210的节点n3与发光元件300耦接。驱动模块210包括驱动晶体管m1,驱动晶体管m1导通后驱动模块210为发光元件300提供驱动电流,可选驱动晶体管m1为n型晶体管或p型晶体管。如图1所示,可选驱动晶体管m1为pmos,则驱动晶体管m1的源极与节点n2电连接,驱动晶体管m1的漏极与节点n3电连接;在其他实施例中,若驱动晶体管为nmos,则驱动晶体管的漏极与节点n2电连接,驱动晶体管的源极与节点n3电连接。可以理解,晶体管的源漏极并非恒定不变,而是会随着晶体管驱动状态变化而改变。基于此,在节点n1的控制下,驱动模块210选择性地为发光元件300提供驱动电流。
36.复位模块220的输入端电连接开关控制单元110的输出端,复位模块220的输出端连接驱动模块210的控制端n1,复位模块220的控制端连接一扫描信号线s1。扫描信号线s1输出为脉冲信号,具体的,该扫描信号线s1输出有效脉冲信号会使复位模块220开启,且输出无效脉冲信号会使复位模块220关断。当开关控制单元110和复位模块220同时开启时,复位模块220的输入端可接收来自复位信号线vref的复位信号,并将其传输至驱动模块210的控制端n1,实现对驱动模块210的控制端n1的复位。可以理解,复位信号线vref在像素电路200的不同工作阶段输出的复位信号可能不同。复位模块220包括复位晶体管m2,可选复位晶体管m2为n型晶体管、p型晶体管、双栅晶体管或组合型晶体管,其中组合型晶体管由相同类型或不同类型的多个晶体管构成且该多个晶体管由不同扫描信号线独立控制。如图1所示,可选复位晶体管m2为p型晶体管。基于此,复位模块220选择性地对驱动模块210的控制端n1进行复位。
37.数据写入模块230的输入端连接数据信号线vdata,数据写入模块230的控制端连接一扫描信号线s3,数据写入模块230的输出端与驱动模块210的第一端n2电连接。扫描信号线s3输出为脉冲信号,具体的,该扫描信号线s3输出有效脉冲信号会使数据写入模块230开启,且输出无效脉冲信号会使数据写入模块230关断。当数据写入模块230开启时,数据写入模块230的输入端可接收来自数据信号线vdata的数据信号,并将其传输至驱动模块210的第一端n2,实现对驱动模块210的数据写入。可以理解,数据信号线vdata在像素电路200的不同工作阶段输出的数据信号可能不同。数据写入模块230包括数据写入晶体管m3,可选数据写入晶体管m3为n型晶体管或p型晶体管。如图1所示,可选数据写入晶体管m3为p型晶体管。基于此,在扫描信号线s3的控制下,数据写入模块230选择性地为驱动模块210的第一端n2提供数据信号。
38.补偿模块240连接于驱动模块210的控制端n1和第二端n3之间,用于补偿驱动模块210的阈值电压。补偿模块240的控制端连接一扫描信号线s2,扫描信号线s2输出为脉冲信号,具体的,该扫描信号线s2输出有效脉冲信号会使补偿模块240开启,且输出无效脉冲信
号会使补偿模块240关断。补偿模块240包括补偿晶体管m4,可选补偿晶体管m4为n型晶体管、p型晶体管、双栅晶体管或组合型晶体管,其中组合型晶体管由相同类型或不同类型的多个晶体管构成且该多个晶体管由不同扫描信号线独立控制。如图1所示,可选补偿晶体管m4为p型晶体管。
39.像素电路200还包括发光模块250,发光模块250的控制端电连接发光信号线emit,发光模块250包括两个发光晶体管,其中一个发光晶体管连接于电源电压端pvdd和驱动模块210的第一端n2之间,另一个发光晶体管连接于驱动模块210的第二端n3和发光元件300之间。发光信号线emit输出的发光控制信号控制发光模块250开启或关断。
40.如图3所示,一帧刷新画面中,像素电路200的工作过程包括写入阶段和保持阶段,写入阶段包括数据写入阶段和发光阶段。保持阶段包括非发光阶段和发光阶段,且不包括数据写入阶段。下文将以第1行像素电路的工作过程为例进行描述。
41.首先执行写入阶段:
42.在数据写入阶段,复位模块220关断,且驱动模块210、数据写入模块230和补偿模块240开启,则数据信号线vdata提供的数据信号通过数据写入模块230、驱动模块210和补偿模块240传输至驱动模块210的控制端n1。在数据写入阶段,开关控制单元110可以开启也可以关断;如图3所示,可选数据写入阶段内,开关控制单元110保持开启,但不限于此。此时,控制端n1的电压约为数据信号和阈值电压之和,可以假定控制端n1的电压为1v。数据写入之后,由于复位模块220保持关断,控制端n1会逐渐漏电,即控制端n1的电压从1v开始漏电而逐渐增大。
43.在发光阶段,开关控制单元110、复位模块220、数据写入模块230和补偿模块240关断,且驱动模块210开启,则驱动模块210给发光元件300提供驱动电流使得发光元件300发光。在发光阶段,开关控制单元110可以先保持开启后再关断;也可以如图3所示,可选发光阶段,开关控制单元110关断,但不限于此。控制端n1继续漏电。
44.然后执行保持阶段:
45.在非发光阶段,发光模块250关断,发光元件300不发光。在发光阶段,发光模块250开启,驱动模块210给发光元件300提供驱动电流,发光元件300发光。
46.可以理解,写入阶段还包括数据写入阶段之前执行的复位阶段,在复位阶段,开关控制模块110和复位模块220开启,数据写入模块230和补偿模块240关断,则复位信号线vref提供的第一复位信号传输至驱动模块210的控制端n1。
47.需要说明的是,一帧刷新画面的时序不限于图3所示,例如写入阶段可以包括非发光阶段和发光阶段交替的多个周期,保持阶段可以包括非发光阶段和发光阶段交替的多个周期,数据写入阶段位于写入阶段的第一个周期的非发光阶段。图3中仅示出了写入阶段包括一个周期且保持阶段包括一个周期。
48.一帧刷新画面包括写入阶段和保持阶段,写入阶段也可以理解为写入帧,保持阶段也可以理解为保持帧。写入帧包括数据写入阶段,即像素电路写入新的显示相关数据;保持帧不包括数据写入阶段,即像素电路正常刷新,但保持为写入帧时的显示相关数据,不写入新的显示相关数据。为了改善保持帧的闪烁flicker现象,在写入阶段,使复位信号线vref提供第一复位信号,在保持阶段,使复位信号线vref提供不同于第一复位信号的第二复位信号。那么在开关控制单元110开启的情况下,复位信号线vref从第一复位信号切换为
第二复位信号之时,可使复位模块220的输入端接收第二复位信号,而关断的复位模块220的输出端会受到不同于第一复位信号的第二复位信号的电位耦合的作用,进而使得驱动模块210的控制端n1的电位变化,以此复位信号从第一复位信号切换为第二复位信号,可改善flicker。
49.图4为现有像素电路的示意图,图5是图4的时序图。如图所示,像素电路2中复位信号线vref直接连接复位模块2b的输入端。一帧刷新画面中,在第1行像素电路从写入帧进入保持帧时,复位信号线vref提供的复位信号会从-3.5v切换为-5v,那么显示区中每行像素电路2的复位模块2b的输入端都同时接收-5v,基于此每行像素电路2的复位模块2b的输出端会同时受到-5v的电位耦合的作用,进而使得驱动模块2a的控制端n1的电位变化。在数据写入阶段至切换为-5v之间,驱动模块2a的控制端n1一直在漏电,那么可以将从数据写入阶段到切换为-5v之间的时长确定为n1的漏电时长。显然,一帧刷新画面中,显示区的像素电路2逐行扫描,那么从第1行像素电路至最后1行像素电路,n1的漏电时长逐渐减小。
50.如图5所示,示例性的,复位信号线vref切换为-5v之时,第1行像素电路的n1漏电时长最长,其n1电位从1v漏电至1.05v;第2行像素电路的n1漏电时长减小,其n1电位从1v漏电至1.04v;以此类推,最后1行像素电路的n1漏电时长最短,n1电位可能维持1v。复位信号从-3.5v切换为-5v,会使驱动模块2a的控制端n1被-5v电位耦合,假设电位耦合导致n1下降0.05v,那么复位信号线vref切换为-5v之时,第1行像素电路的n1从1.05v耦合之1v;第2行像素电路的n1从1.04v耦合至0.99v;以此类推,最后1行像素电路的n1漏电时长最短,n1电位从1v耦合至0.95v。显然,面板顶部与底部的flicker表现不一致,即panel顶部与底部的flicker存在差异。究其原因可总结为,从第1行像素电路至最后1行像素电路,漏电时长存在较大差异且逐渐减短,导致各行驱动模块的控制端的耦合前电位差异较大且从大到小变化,进而影响耦合后电位。
51.基于此,本实施例中在复位膜块220和复位信号线vref之间设置开关控制单元110,在复位信号线vref从第一复位信号切换为第二复位信号之前,控制各开关控制单元110关断,并且在复位信号线vref从第一复位信号切换为第二复位信号之后,控制各个开关控制单元110在保持阶段的开启时刻,以此可调节第二复位信号耦合驱动模块210的控制端n1的时间节点,从而通过对不同开关控制单元110的开启时刻的调节达到控制不同行漏电时长接近的效果,那么各行驱动模块210的控制端n1的耦合前电位可以接近,从而使得耦合后电位接近。以此降低面板顶部与底部的flicker差异,使得panel顶部与底部的flicker接近一致。
52.具体的,在保持阶段,开关控制单元110先保持关断再开启。一帧刷新画面中,在第1行像素电路从写入阶段切换为保持阶段之时,即为复位信号线vref从第一复位信号切换为第二复位信号之时。开关控制单元110处于开启状态时,复位信号的电位变换能够通过复位模块220的输入端电位耦合驱动模块210的控制端n1,因此在写入阶段的发光阶段控制开关控制单元110关断,且在保持阶段控制开关控制单元110先保持关断再开启,则开关控制单元110关断前,复位信号线vref提供第一复位信号至复位模块220的输入端,开关控制单元110开启后,复位信号线vref提供第二复位信号至复位模块220的输入端,复位模块220的输入端电位变化可耦合驱动模块210的控制端n1的电位变化。可知,像素电路200中开关控制单元110在保持阶段的开始时刻为复位信号对驱动模块210的控制端n1的电位耦合节点,
基于此可知从数据写入阶段结束之后至开关控制单元110在保持阶段的开始时刻,驱动模块210的控制端n1一直在漏电,由此可将从数据写入阶段到开关控制单元110在保持阶段开始时刻之间的时长确定为n1的漏电时长。显然,一帧刷新画面中,每行像素电路的n1的漏电时长与其开关控制单元110在保持阶段开始时刻相关。可选驱动晶体管m1为pmos,第一复位信号和第二复位信号均小于0v,且第一复位信号大于第二复位信号;可选第一复位信号为-3.5v,第二复位信号为-5v。
53.其中,在一帧刷新画面中,第i行像素电路的开关控制单元110a在写入阶段的关断时刻早于第1行像素电路的保持阶段开始时刻,第i行像素电路的开关控制单元110a在保持阶段的开启时刻早于第j行像素电路的开关控制单元110b在保持阶段的开启时刻。
54.一帧刷新画面中,第1行像素电路的开关控制单元110在发光阶段关断,且在保持阶段维持一段时间关断状态后再开启,则开关控制单元110开启后使得复位模块220的输入端的信号从-3.5v切换为-5v,进而使驱动模块2a的控制端n1被-5v电位耦合,具体其n1电位从1v漏电至1.05v再电位耦合至1v。
55.第2行像素电路的开关控制单元110在写入阶段的关断时刻应早于复位信号线vref从第一复位信号切换为第二复位信号之时。第2行像素电路的数据写入阶段的开始时刻晚于第1行像素电路的数据写入阶段的开始时刻,所以第2行像素电路的n1漏电起始时刻晚于第1行像素电路的n1漏电起始时刻,那么可以设置第2行像素电路的开关控制单元110在保持阶段的开启时刻晚于第1行像素电路的开关控制单元110在保持阶段的开启时刻,可以延长第2像素电路的n1漏电时长,减小第2行像素电路与第1行像素电路的n1漏电时长差异。从而使第2行像素电路的n1与第1行像素电路的n1的耦合前电位可以接近,进而降低两行像素电路的flicker差异。
56.以此类推,每一行像素电路的开关控制单元110在写入阶段的关断时刻早于第1行像素电路的保持阶段开始时刻,保证开关控制单元110在复位信号线vref切换为第二复位信号之前关断。后一行像素电路的开关控制单元110在保持阶段的开启时刻晚于前一行像素电路的开关控制单元110在保持阶段的开启时刻,可以减小相邻两行的n1漏电时长差异。例如在各行n1的漏电时长达到一致之时,则每行像素电路200的n1均可在漏电至1.05v时被-5v复位信号进行电位耦合。
57.本发明实施例中,在复位信号线和像素电路的复位模块之间设置开关控制单元,通过对每行开关控制单元的关断和开启的控制,可以减小第1行像素电路至最后1行像素电路的漏电时长差异,进而减小面板顶部和底部像素电路的驱动模块控制端漏电时长差异,使得各行像素电路的驱动模块控制端的耦合前电位可以接近,进而降低顶部和底部的flicker差异。
58.图6为本发明实施例提供的另一种显示面板的示意图。如图6所示,可选选通电路100包括第1至第n开关控制单元110,第1至第n开关控制单元110顺序电连接相邻至少n行像素电路200,第n开关控制单元110n至少对应电连接第q行像素电路200,n大于或等于2且小于q。
59.本实施例中,选通电路100包括n个开关控制单元110,顺序电连接相邻至少n行像素电路200。一个开关控制单元110可以电连接相邻1行或多行像素电路200,第n开关控制单元110n至少对应电连接第q行像素电路200,n大于或等于2且小于q。那么从第q行像素电路
200往上,至少n行像素电路200与n个开关控制单元110电连接,实现对面板中至少下半部分的多行像素电路的漏电时长的调节。n小于q,可减小选通电路100的占用空间,实现窄边框。
60.可以理解,面板顶部和底部像素电路的驱动模块控制端漏电时长差异较大,那么给末位至少n行像素电路200中设置n个开关控制单元110,可以通过开关控制单元110的开启和关断调节末位多行像素电路的驱动模块控制端漏电时长,进而可以减小面板底部多行的n1漏电时长与顶部的差异,进而降低顶部和底部的flicker差异。
61.如图1所示,可选选通电路100包括第1至第n开关控制单元110,第1至第n开关控制单元110顺序电连接第1至第q行像素电路200,第n开关控制单元110n至少对应电连接第q行像素电路200,n大于或等于2且小于q。
62.本实施例中,选通电路100包括n个开关控制单元110,顺序电连接q行像素电路200。一个开关控制单元110可以电连接相邻1行或多行像素电路200,第n开关控制单元110n至少对应电连接第q行像素电路200,n大于或等于2且小于q。那么从第1行像素电路200至第q行像素电路200,每行像素电路200与开关控制单元110电连接,实现对面板中全部行像素电路的漏电时长的调节,连接同一开关控制单元110的像素电路200的漏电时长一致。n小于q,可减小选通电路100的占用空间,实现窄边框。
63.可以理解,面板顶部和底部像素电路的驱动模块控制端漏电时长差异较大,那么给每行像素电路200中设置开关控制单元110,可以通过开关控制单元110的开启和关断调节像素电路的驱动模块控制端漏电时长,进而可以减小面板顶部和底部的n1漏电时长差异,使得各行像素电路的驱动模块控制端的耦合前电位可以接近,进而降低顶部和底部的flicker差异。
64.图7为本发明实施例提供的又一种显示面板的示意图。如图7所示,可选选通电路100包括第1至第q开关控制单元110,第1至第q开关控制单元110顺序电连接第1至第q行像素电路200。本实施例中,q个开关控制单元110顺序电连接q行像素电路200,一个开关控制单元110可以电连接1行像素电路200。那么从第1行像素电路200至第q行像素电路200,每行像素电路200与开关控制单元110电连接,实现对面板中每行像素电路的漏电时长的独立调节。进而可以减小不同行像素电路的n1漏电时长差异,使得各行像素电路的驱动模块控制端的耦合前电位可以接近或一致,进而降低顶部和底部的flicker差异。
65.对于以上实施例,可选一个开关控制单元对应电连接的像素电路的行数相等。n=q,则一个开关控制单元电连接1行像素电路,通过独立控制开关控制单元实现对面板中每行像素电路的漏电时长的独立调节。n小于q,则一个开关控制单元电连接1行或多行像素电路,通过独立控制开关控制单元实现对面板中每行像素电路的漏电时长的调节。
66.图8为本发明实施例提供的又一种显示面板的示意图。如图2和图8所示,可选显示面板还包括:驱动芯片400;开关控制单元110包括选通开关k1;选通开关k1的控制端电连接驱动芯片400,选通开关k1的输入端电连接复位信号线vref,选通开关k1的输出端电连接像素电路200的复位模块220的输入端;驱动芯片400用于控制选通开关k1的开启和关断,在开启时复位信号线vref给复位模块220的输入端提供复位信号。
67.本实施例中,驱动芯片400位于显示面板的侧部非显示区内,在其他实施例中还可选驱动芯片位于显示面板的顶部或底部非显示区内,不具体限制,且驱动芯片400还可以复用为显示芯片等,不具体限制其位置和结构。驱动芯片400给每个开关控制单元110提供独
立的控制信号vout,例如给第1行像素电路对应的开关控制单元110提供vout1,给第2行像素电路对应的开关控制单元110提供vout2,给第q-1和第q行像素电路共同对应的开关控制单元110提供voutn。驱动芯片400通过独立控制开关控制单元110的关断和开启,可以调节不同行像素电路的n1漏电时长,具体可控制不同行像素电路的n1漏电时长接近,从而改善显示面板顶部和底部的闪烁差异。
68.开关控制单元110包括选通开关k1,可选选通开关k1为nmos或pmos,则选通开关k1可以与像素电路200中晶体管同步制作,且无需增加新的膜层,降低了工艺复杂度,且实现显示面板的薄型化。驱动芯片400提供的控制信号vout为脉冲信号,控制信号vout为有效脉冲信号可使选通开关k1开启,且控制信号vout为无效脉冲信号可使选通开关k1关断。
69.可选驱动芯片400还给复位信号线vref提供复位信号。选通开关k1开启时,驱动芯片400通过复位信号线vref给复位模块220的输入端提供复位信号。
70.图9为本发明实施例提供的又一种显示面板的示意图。如图2和图9所示,可选显示面板还包括:多级级联的移位寄存器500;开关控制单元110包括选通开关k1,一级移位寄存器500对应一个开关控制单元110;选通开关k1的控制端电连接移位寄存器500的输出端vout,选通开关k1的输入端电连接复位信号线vref,选通开关k1的输出端电连接像素电路200的复位模块220的输入端;相邻开关控制单元110的移位寄存器级联500连接;移位寄存器500用于控制选通开关k1的开启和关断。
71.本实施例中,显示面板的非显示区设置多级级联的移位寄存器500,多级级联的移位寄存器500可移位输出控制信号。一级移位寄存器500对应电连接一个开关控制单元110,可给开关控制单元110提供独立的控制信号vout,以控制开关控制单元110开启或关断。可以理解,例如第j和第j+1行像素电路共同电连接同一开关控制单元110,则移位寄存器500输出的控制信号vout给对应的开关控制单元110,可控制该两行像素电路的驱动模块控制端的漏电时长一致。不同的移位寄存器500通过独立控制开关控制单元110的关断和开启,可以调节不同行像素电路的n1漏电时长,具体可控制不同行像素电路的n1漏电时长接近,从而改善显示面板顶部和底部的闪烁差异。
72.开关控制单元110包括选通开关k1,可选选通开关k1为nmos或pmos。移位寄存器500提供的控制信号vout为脉冲信号,控制信号vout为有效脉冲信号可使选通开关k1开启,且控制信号vout为无效脉冲信号可使选通开关k1关断。
73.可以理解,以上对非显示区结构的描述仅是本发明的一种实施例,本发明中显示面板的结构包括但不限于以上示例。
74.可选选通开关均为n型晶体管;或者,选通开关均为p型晶体管。选通开关的类型相同,可以降低工艺复杂度。
75.图10为本发明实施例提供的第i行像素电路的时序图。结合图2和图10所示,写入阶段还包括数据写入阶段之前执行的复位阶段;在复位阶段结束之后或者数据写入阶段结束之后,开关控制单元110切换为关断。复位阶段,复位模块220开启,复位信号应传输至驱动模块210的控制端n1,实现对n1节点的复位,那么开关控制单元110在复位阶段应保证开启,使得复位信号可通过开关控制单元110和复位模块220传输至驱动模块210的控制端n1。
76.复位阶段结束之后,复位模块220关断。保持阶段开启之后,开关控制单元110再开启。那么开关控制单元110在复位阶段结束之后可切换为关断状态。如图10所示,可选开关
控制单元110在写入阶段的关断时刻可位于数据写入阶段内;或者,在其他实施例中,还可选开关控制单元在写入阶段的关断时刻可与复位阶段的结束时刻重叠;或者,在其他实施例中,还可选如图3所示,开关控制单元在写入阶段的关断时刻位于数据写入阶段的结束时刻之后;或者,在其他实施例中,还可选如图3所示,开关控制单元在写入阶段的关断时刻与写入阶段的发光阶段的开始时刻重叠;或者,在其他实施例中,还可选开关控制单元在写入阶段的关断时刻位于发光阶段内。开关控制单元110在写入阶段的关断时刻不具体进行限制,只要满足开关控制单元110在复位阶段开启,且第i行像素电路的开关控制单元在写入阶段的关断时刻早于第1行像素电路的保持阶段开始时刻即可。
77.参考图10所示,保持阶段开始之时及之后的部分时间段内,开关控制单元保持关断。对于任一行像素电路,其保持阶段开始之时开关控制单元保持关断,且保持阶段开始之后的部分时间段内开关控制单元保持关断,可以延长像素电路的驱动模块控制端n1的漏电时长。如此,可通过对每行像素电路的开关控制单元在保持阶段的开启时刻调节,减小不同行像素电路的n1漏电时长差异。开关控制单元在保持阶段的开启时刻不具体进行限制,只要满足第i行像素电路的开关控制单元在保持阶段的开启时刻早于第j行像素电路的开关控制单元在保持阶段的开启时刻即可。
78.参考图3所示,写入阶段还包括数据写入阶段之前执行的复位阶段;在一帧刷新画面中,第1行像素电路的写入阶段结束时刻晚于第q行像素电路的复位阶段结束时刻。在一帧刷新画面中,第1行像素电路的写入阶段结束时刻对应复位信号线vref从第一复位信号切换为第二复位信号之时。复位阶段中开关控制单元和复位模块均开启,那么复位信号线vref从第一复位信号切换为第二复位信号之时,所有像素电路的复位阶段应执行完成,避免第二复位信号在像素电路的写入阶段对n1进行电位耦合。
79.在一帧刷新画面中,第1至第q行像素电路逐行扫描,所以第1至第q行像素电路的复位阶段依序执行,那么第q行像素电路的复位阶段结束之时,第1至第q行像素电路的复位阶段必然已经依序执行完成。限定第1行像素电路的写入阶段结束时刻晚于第q行像素电路的复位阶段结束时刻,可以保证复位信号线vref从第一复位信号切换为第二复位信号之时,第1至第q行像素电路的复位阶段已全部依序完成,避免第二复位信号在像素电路的写入阶段对n1进行电位耦合。
80.图11为本发明实施例提供的另一帧刷新画面的时序图。结合图2和图11所示,在一帧刷新画面中,第i行像素电路中数据写入阶段的结束时刻与第j行像素电路中数据写入阶段的结束时刻之间的时长间隔为x1;第i行像素电路电连接的开关控制单元在保持阶段的开启时刻与第j行像素电路电连接的开关控制单元在保持阶段的开启时刻之间的时长间隔为x2;x1=x2。
81.本实施例中,在一帧刷新画面中,第1行至第q行像素电路逐行扫描刷新,每行像素电路的工作过程类似,均为依序执行的复位阶段、数据写入阶段、发光阶段和保持阶段。基于此,设计x1=x2,可使第i行像素电路的n1漏电时长与第j行像素电路的n1漏电时长接近或相等,进而改善显示面板顶部和底部闪烁差异大的问题。
82.图12为本发明实施例提供的又一帧刷新画面的时序图。结合图2和图12所示,在一帧刷新画面中,第i行像素电路中数据写入阶段的结束时刻与开关控制单元在保持阶段的开启时刻之间的时长间隔为y1;第j行像素电路中数据写入阶段的结束时刻与开关控制单
元在保持阶段的开启时刻之间的时长间隔为y2;y1=y2。
83.本实施例中,在一帧刷新画面中,第1行至第q行像素电路逐行扫描刷新,每行像素电路的工作过程类似,均为依序执行的复位阶段、数据写入阶段、发光阶段和保持阶段。基于此,设计y1=y2,可使第i行像素电路的n1漏电时长与第j行像素电路的n1漏电时长接近或相等,进而改善显示面板顶部和底部闪烁差异大的问题。
84.结合图2和图3所示,可选在一帧刷新画面中,在第1行像素电路进入保持阶段之时,数据信号线vdata从第一数据信号切换为不同的第二数据信号。可选第一数据信号和第二数据信号均大于0v,且第一数据信号小于第二数据信号。本实施例中,vdata在保持阶段提供大于第一数据信号的vgh信号,可使第二数据信号vgh对驱动模块210的第一端n2进行电位耦合,实现data复位,改善显示面板顶部和底部的flicker。
85.本发明实施例还提供一种显示装置,该显示装置包括如上任一实施例所述的显示面板。可选该显示面板为oled面板,但不限于此。该显示装置中设置有选通电路,选通电路中包括多个开关控制单元,开关控制单元电连接一行或多行像素电路,通过控制开关控制单元开启或关断实现调节像素电路的n1漏电时长的目的,进而可调节各行像素电路的n1节点的电位经过近似相等的漏电时长,那么各行像素电路的n1可漏电到同一水平,然后才被第二复位信号耦合,那么n1被耦合后的水准比较接近,可以改善顶部和底部flicker差异较大的问题。
86.应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发明中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本发明的技术方案所期望的结果,本文在此不进行限制。
87.上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1