像素电路及其驱动方法、显示面板与流程

文档序号:32664662发布日期:2022-12-24 00:35阅读:30来源:国知局
像素电路及其驱动方法、显示面板与流程

1.本发明涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示面板。


背景技术:

2.有机发光二极管显示面板是通过像素电路驱动有机发光二极管进行发光显示,具体由像素电路中的驱动晶体管产生驱动电流,驱动有机发光二极管发光。但是,驱动晶体管的阈值电压漂移会影响显示效果。
3.可通过对驱动晶体管进行阈值补偿降低阈值电压漂移的影响,对驱动晶体管进行阈值补偿时,不同灰阶的补偿效果不同,导致不同灰阶之间存在补偿差异,影响显示面板的显示效果。


技术实现要素:

4.本发明提供了一种像素电路及其驱动方法、显示面板,以解决不同灰阶之间存在补偿差异,影响显示面板的显示效果的问题。
5.根据本发明的一方面,提供了一种像素电路,该像素电路包括:驱动模块、发光控制模块、数据写入模块、存储模块、阈值补偿模块、复位模块和发光模块;
6.所述驱动模块和所述发光控制模块连接于第一电源和发光模块之间,所述驱动模块用于产生驱动电流,所述发光控制模块用于控制所述驱动电流是否传输至所述发光模块,所述发光模块用于响应所述驱动电流发光;
7.所述数据写入模块连接于数据线与所述存储模块的第一端之间,所述存储模块的第二端与所述驱动模块的控制端电连接,所述数据写入模块用于将所述数据线提供的数据电压写入所述存储模块的第一端;
8.所述阈值补偿模块连接所述驱动模块的控制端,用于对所述驱动模块进行阈值补偿,以在所述存储模块两端写入阈值补偿后的电压;
9.所述复位模块用于对所述存储模块的第一端和第二端进行复位。
10.可选地,所述发光控制模块包括第一发光控制单元;
11.所述驱动模块的第一端连接所述第一电源,所述第一发光控制单元连接于所述驱动模块的第二端和所述发光模块的第一端之间,所述发光模块的第二端连接第二电源。
12.可选地,所述发光控制模块包括第一发光控制单元和第二发光控制单元;
13.所述第一发光控制单元连接于所述驱动模块的第二端和所述发光模块的第一端之间,所述发光模块的第二端连接第二电源;所述第二发光控制单元连接于所述驱动模块的第一端和所述第一电源之间。
14.可选地,所述复位模块包括第一复位单元和第二复位单元;
15.所述第一复位单元连接于第一复位信号线和所述存储模块的第一端之间;所述第一复位单元用于将所述第一复位信号线上的复位电压传输至所述存储模块的第一端;
16.所述第二复位单元连接于所述第二复位信号线和所述发光模块的第一端之间;所
述第二复位单元用于将所述第二复位信号线上的复位电压传输至所述发光模块的第一端,以对所述发光模块的第一端进行复位,以及将复位电压经所述第一发光控制单元和所述阈值补偿模块传输至所述存储模块的第二端。
17.优选地,所述第一电源复用为所述第一复位信号线;
18.或者,所述第一复位信号线为地线。
19.可选地,所述数据写入模块的控制端连接第一扫描信号线,所述第一扫描信号线用于控制所述数据写入模块在数据写入阶段导通;
20.所述第二复位单元的控制端连接第二扫描信号线,所述第二扫描信号线用于控制所述第二复位单元在复位阶段导通;
21.所述阈值补偿模块的控制端连接第三扫描信号线,所述第三扫描信号线用于控制所述阈值补偿模块在阈值补偿阶段导通;
22.所述第一复位单元的控制端连接第四扫描信号线,所述第四扫描信号线用于控制所述第一复位单元在复位阶段和发光阶段导通;
23.所述第一发光控制单元的控制端连接第一发光控制信号线,所述第一发光控制信号用于控制所述第一发光控制单元在所述发光阶段导通。
24.可选地,所述第二扫描信号线和所述第三扫描信号线上的扫描信号相同,所述第二扫描信号线和所述第三扫描信号线连接。
25.可选地,所述第一复位单元包括第一晶体管,所述第二复位单元包括第二晶体管,所述驱动模块包括第三晶体管,所述数据写入模块包括第四晶体管,所述阈值补偿模块包括第五晶体管,所述第一发光控制单元包括第六晶体管,所述存储模块包括电容所述发光模块包括发光二极管;
26.所述第一晶体管的控制极连接所述第四扫描信号线,所述第一晶体管连接于第一复位信号线和所述电容的第一极之间;
27.所述第二晶体管的控制极连接所述第二扫描信号线,所述第二晶体管连接于所述第二复位信号线和所述发光二极管的阳极之间;
28.所述第三晶体管的控制极与所述电容的第二极电连接,所述第三晶体管的第一极为所述驱动模块的第一端,所述第三晶体管的第二极为所述驱动模块的第二端;
29.所述第四晶体管的控制极连接所述第一扫描信号线,所述第四晶体管连接于所述数据线与所述电容的第一极之间;
30.所述第五晶体管的控制极连接所述第三扫描信号线,所述第五晶体管的第一极与所述第三晶体管的第二极电连接,所述第五晶体管的第二极与所述第三晶体管的控制极电连接;
31.所述第六晶体管的控制极连接所述第一发光控制信号线,所述第六晶体管连接于所述第三晶体管与所述发光二极管的阳极之间。
32.根据本发明的另一方面,提供了一种像素电路的驱动方法,所述像素电路包括:驱动模块、发光控制模块、数据写入模块、存储模块、阈值补偿模块、复位模块和发光模块;所述驱动模块和所述发光控制模块连接于第一电源和发光模块之间;所述数据写入模块连接于数据线与所述存储模块的第一端之间,所述存储模块的第二端与所述驱动模块的控制端电连接;所述阈值补偿模块连接所述驱动模块的控制端;
33.所述驱动方法包括:
34.在复位阶段,控制所述复位模块和所述阈值补偿模块导通,对所述存储模块的第一端和第二端进行复位;
35.在数据写入和阈值补偿阶段,控制所述阈值补偿模块和所述数据写入模块导通,以使所述数据写入模块将所述数据线提供的数据电压写入所述存储模块的第一端,并在所述存储模块两端写入阈值补偿后的电压;
36.在发光阶段,控制所述发光控制模块导通,以使所述驱动模块产生驱动电流至所述发光模块,所述发光模块响应所述驱动电流发光。
37.可选地,所述发光控制模块包括第一发光控制单元和第二发光控制单元;所述第一发光控制单元连接于所述驱动模块的第二端和所述发光模块的第一端之间,所述发光模块的第二端连接第二电源;所述第二发光控制单元连接于所述驱动模块的第一端和所述第一电源之间;
38.所述驱动方法还包括:
39.在复位阶段,控制所述第一发光控制单元导通;
40.在数据写入和阈值补偿阶段,控制所述第二发光控制单元导通。
41.根据本发明的另一方面,提供了一种显示面板,该显示面板包括本发明任意实施方案所述的像素电路。
42.本发明实施例的技术方案,数据写入模块连接于数据线与存储模块的第一端之间,数据写入模块可以直接将数据电压写入存储模块的第一端,数据电压写入存储模块时,无需经过驱动模块;驱动模块和发光控制模块连接于第一电源和发光模块之间,第一电源经过驱动模块和阈值补偿模块为存储模块充电,使得存储模块的第二端的电位为第一电源电压与阈值电压之和,阈值补偿模块在进行阈值补偿时,与数据电压无关。因此,在不同显示灰阶下,写入存储模块的第二端的电位相等,使得不同数据电压时的阈值补偿效果趋于一致,不同灰阶下的驱动电流的补偿效果一致,提高了显示面板的显示效果。
43.应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
44.为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
45.图1是现有技术中像素电路的结构示意图;
46.图2是本发明实施例提供的一种像素电路的结构示意图;
47.图3是本发明实施例提供的又一种像素电路的结构示意图;
48.图4是本发明实施例提供的又一种像素电路的结构示意图;
49.图5是本发明实施例提供的又一种像素电路的结构示意图;
50.图6是本发明实施例提供的一种像素电路的时序图;
51.图7是本发明实施例提供的又一种像素电路的结构示意图;
52.图8是本发明实施例提供的又一种像素电路的时序图;
53.图9是本发明实施例提供的一种像素电路的驱动方法的流程图;
54.图10是本发明实施例提供的又一种像素电路的驱动方法的流程图;
55.图11是本发明实施例提供的又一种像素电路的驱动方法的流程图;
56.图12是本发明实施例提供的一种显示面板的结构示意图。
具体实施方式
57.为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
58.需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”及其任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
59.图1是现有技术中像素电路的结构示意图,如图1所示,现有技术中像素电路包括驱动晶体管t1’、阈值补偿晶体管t2’、数据写入晶体管t3’、第一初始化晶体管t4’、第二初始化晶体管t5’、第一发光控制晶体管t6’、第二发光控制晶体管t7’、存储电容c1’和发光二极管d1’。现有技术中通常采用如图1所示的像素电路对驱动晶体管t1’的阈值电压进行补偿,在数据写入晶体管t3’和阈值补偿晶体管t2’导通时,数据线data’提供的数据电压vdata’经过数据写入晶体管t3’、驱动晶体管t1’和阈值补偿晶体管t2’写入驱动晶体管t1’的栅极,使得驱动晶体管t1’的栅极的电位为vdata’+vth’,其中,vth’为驱动晶体管t1’的阈值电压,从而对驱动晶体管t1’进行阈值补偿。由于数据写入晶体管t3’与驱动晶体管t1’的源极连接,使得写入不同的数据电压时,驱动晶体管t1’的栅源电压差不同,导致不同数据电压对应的驱动晶体管t1’的开启程度不同,从而导致不同数据电压对存储电容c1’的充电效果不同;则不同数据电压下,写入至驱动晶体管t1’的栅极的电压与目标电压的差值不同,进而导致不同数据电压对应的阈值补偿效果不同;因此,不同灰阶下,阈值电压的补偿效果不同,进而导致不同灰阶下,驱动电流的补偿效果不同,从而影响显示面板的显示效果。
60.针对上述问题,本发明实施例提供了一种像素电路。图2是本发明实施例提供的一种像素电路的结构示意图,参考图2,本发明实施例提供的像素电路包括:驱动模块101、发光控制模块102、数据写入模块103、存储模块104、阈值补偿模块105、复位模块106和发光模块107;驱动模块101和发光控制模块102连接于第一电源vdd和发光模块107之间,驱动模块101用于产生驱动电流,发光控制模块102用于控制驱动电流是否传输至发光模块107,发光模块107用于响应驱动电流发光;数据写入模块103连接于数据线data与存储模块104的第
一端n1之间,存储模块104的第二端与驱动模块101的控制端电连接,数据写入模块103用于将数据线data提供的数据电压vdata写入存储模块104的第一端;阈值补偿模块105连接驱动模块101的控制端,用于对驱动模块101进行阈值补偿,以在存储模块104两端写入阈值补偿后的电压;复位模块106用于对存储模块104的第一端n1和第二端n2进行复位。
61.其中,复位模块106可以对存储模块104的第一端n1和第二端n2进行复位,清除存储模块104存储的上一帧的残留电荷。数据线data可以提供数据电压vdata,数据写入模块103将数据电压vdata写入存储模块104的第一端n1;阈值补偿模块105可以对驱动模块101进行阈值补偿,使得存储模块104存储阈值补偿后的电压;第一电源vdd可以提供第一电源电压vdd,驱动模块101根据阈值补偿后的电压和第一电源电压vdd产生驱动电流,发光模块107例如为有机发光二极管,发光模块107响应驱动电流发光,从而显示目标显示亮度,本发明实施例提供的像素电路的工作过程可包括复位阶段、数据写入和阈值补偿阶段、及发光阶段。
62.具体地,在复位阶段,复位模块106导通,对存储模块104的第一端n1和第二端n2进行复位。
63.在数据写入和阈值补偿阶段,数据写入模块103直接将数据电压vdata写入存储模块104的第一端n1,则存储模块104的第一端的电位为vdata;第一电源vdd经过驱动模块101和阈值补偿模块105为存储模块104充电,使得存储模块104的第二端的电位为vdd+vth,其中,vth为驱动模块101的阈值电压;存储模块104两端的电压差为vdata-(vdd+vth),写入了与数据电压和阈值电压都关联的电压,数据电压写入时,写入到存储模块104的第一端n1,则对驱动模块101进行补偿时,与数据电压无关,不会受到数据电压的影响。
64.在发光阶段,复位模块106向存储模块104的第一端n1写入复位电压,复位电压例如为第一电源电压vdd,存储模块104存储有阈值补偿后的电压vdata-(vdd+vth),则存储模块104的第二端n2的电压为vdd-vdata+(vdd+vth),即驱动模块101的控制端的电压为vdd-vdata+(vdd+vth);驱动模块101根据阈值补偿后的电压产生驱动电流,驱动电流是vgs-vth的函数,也就是vdd-vdata+(vdd+vth)-vdd-vth的函数,即为vdd-vdata的函数,发光模块107响应补偿后的驱动电流发光,更好的显示目标显示亮度。
65.因此,数据电压vdata无需通过驱动模块101写入存储模块104,使得阈值补偿模块105进行阈值补偿时,与数据电压vdata无关;在不同灰阶下(不同数据电压下),写入存储模块104的第二端n2的电位相等,从而使得不同数据电压时的阈值补偿效果趋于一致。因此,在不同灰阶下,驱动电流的补偿效果一致,从而提高了显示面板的显示效果。
66.本实施例的技术方案,数据写入模块连接于数据线与存储模块的第一端之间,数据写入模块可以直接将数据电压写入存储模块的第一端,数据电压写入存储模块时,无需经过驱动模块;驱动模块和发光控制模块连接于第一电源和发光模块之间,第一电源经过驱动模块和阈值补偿模块为存储模块充电,使得存储模块的第二端的电位为第一电源电压与阈值电压之和,阈值补偿模块在进行阈值补偿时,与数据电压无关。因此,在不同显示灰阶下,写入存储模块的第二端的电位相等,使得不同数据电压时的阈值补偿效果趋于一致,不同灰阶下的驱动电流的补偿效果一致,提高了显示面板的显示效果。
67.在一种实施方式中,图3是本发明实施例提供的又一种像素电路的结构示意图,可选地,参考图3,发光控制模块102包括第一发光控制单元1021;驱动模块101的第一端连接
第一电源vdd,第一发光控制单元1021连接于驱动模块101的第二端和发光模块107的第一端之间,发光模块107的第二端连接第二电源vss。
68.具体地,第一发光控制单元1021可以控制驱动电流是否传输至发光模块107,在发光阶段,第一发光控制单元1021导通,驱动模块101产生的驱动电流传输至发光模块107,发光模块107根据驱动电流发光。并且,在复位阶段,第一发光控制单元1021和阈值补偿模块105导通,复位模块106通过第一发光控制单元1021和阈值补偿模块105对存储模块104的第二端n2进行复位。
69.此外,驱动模块101的第一端连接第一电源vdd,第一电源vdd提供第一电源电压vdd。在进行阈值补偿时,第一电源vdd经过驱动模块101和阈值补偿模块105为存储模块104充电,使得存储模块104的第二端的电位为vdd+vth。同时,数据写入模块103直接将数据电压vdata写入存储模块104的第一端n1,则存储模块104两端的电压差为vdata-(vdd+vth),写入了与数据电压和阈值电压都关联的电压,即存储模块104存储了阈值补偿后的电压。在发光阶段,复位模块106导通,复位模块106向存储模块104的第一端n1写入复位电压,复位电压例如为第一电源电压vdd,存储模块104存储有阈值补偿后的电压vdata-(vdd+vth),则存储模块104的第二端n2的电压为vdd-vdata+(vdd+vth),即驱动模块101的控制端的电压为vdd-vdata+(vdd+vth);驱动模块101根据阈值补偿后的电压产生驱动电流,驱动电流是vgs-vth的函数,也就是vdd-vdata+(vdd+vth)-vdd-vth的函数,即为vdd-vdata的函数,驱动电流与驱动模块101的阈值电压无关,实现了对驱动电流的补偿,发光模块107响应补偿后的驱动电流发光,更好的显示目标显示亮度。数据电压vdata无需通过驱动模块101写入存储模块104,使得阈值补偿模块105进行阈值补偿时,与数据电压vdata无关;在不同灰阶下(不同数据电压下),写入存储模块104的第二端n2的电位相等,从而使得不同数据电压时的阈值补偿效果趋于一致。因此,在不同灰阶下,驱动电流的补偿效果一致,从而提高显示面板的显示效果。
70.在另一种实施方式中,图4是本发明实施例提供的又一种像素电路的结构示意图,可选地,参考图4,发光控制模块102包括第一发光控制单元1021和第二发光控制单元1022;第一发光控制单元1021连接于驱动模块101的第二端和发光模块107的第一端之间,发光模块107的第二端连接第二电源vss;第二发光控制单元1022连接于驱动模块101的第一端和第一电源vdd之间。
71.具体地,第二发光控制单元1022可以控制第一电源vdd是否写入驱动模块101,第一发光控制单元1021和第二发光控制单元1022可以控制驱动电流是否传输至发光模块107。
72.示例性的,在复位阶段,第一发光控制单元1021和阈值补偿模块105导通,复位模块106通过第一发光控制单元1021和阈值补偿模块105对存储模块104的第二端n2进行复位。在数据写入和阈值补偿阶段,第二发光控制单元1022导通,第一电源vdd经过驱动模块101和阈值补偿模块105为存储模块104充电,使得存储模块104的第二端的电位为vdd+vth。同时,数据写入模块103直接将数据电压vdata写入存储模块104的第一端n1,则存储模块104两端的电压差为vdata-(vdd+vth),写入了与数据电压和阈值电压都关联的电压,即存储模块104存储阈值补偿后的电压。在发光阶段,第一发光控制单元1021和第二发光控制单元1022导通,且复位模块106向存储模块104的第一端n1写入复位电压,复位电压例如为第
一电源电压vdd,存储模块104存储有阈值补偿后的电压vdata-(vdd+vth),则存储模块104的第二端n2的电压为vdd-vdata+(vdd+vth),即驱动模块101的控制端的电压为vdd-vdata+(vdd+vth);驱动模块101根据阈值补偿后的电压产生驱动电流,驱动电流是vgs-vth的函数,也就是vdd-vdata+(vdd+vth)-vdd-vth的函数,即为vdd-vdata的函数,驱动电流与驱动模块101的阈值电压无关,实现了对驱动电流的补偿,发光模块107根据补偿后的驱动电流发光,可以更好的显示目标显示亮度。数据电压vdata无需通过驱动模块101写入存储模块104,使得阈值补偿模块105进行阈值补偿时,与数据电压vdata无关;在不同灰阶下(不同数据电压下),写入存储模块104的第二端n2的电位相等,从而使得不同数据电压时的阈值补偿效果趋于一致。因此,在不同灰阶下,驱动电流的补偿效果一致,从而提高显示面板的显示效果。
73.在上述技术方案的基础上,可选地,参考图3或图4,复位模块106包括第一复位单元1061和第二复位单元1062;第一复位单元1061连接于第一复位信号线v1和存储模块104的第一端n1之间;第一复位单元1061用于将第一复位信号线v1上的复位电压传输至存储模块104的第一端n1;第二复位单元1062连接于第二复位信号线v2和发光模块107的第一端之间;第二复位单元1062用于将第二复位信号线v2上的复位电压传输至发光模块107的第一端,以对发光模块107的第一端进行复位,以及将复位电压经第一发光控制单元1021和阈值补偿模块105传输至存储模块104的第二端n2。
74.具体地,第一复位单元1061导通时,第一复位信号线v1上的复位电压经过第一复位单元1061传输至存储模块104的第一端n1,对存储模块104的第一端n1进行复位,清除上一帧残留的电荷。第二复位单元1062导通时,第二复位单元1062将第二复位线v2上的复位电压写入发光模块107的第一端,对发光模块107的第一端进行复位,清除上一帧残留的电荷,使得发光模块107可以更好的根据本帧的驱动电流发光,有利于显示面板显示目标画面。第二复位单元1062、第一发光控制单元1021和阈值补偿模块105导通后,第二复位单元1062将第二复位信号线v2上的复位电压经过第一发光控制单元1021和阈值补偿模块105传输至存储模块104的第二端n2,对存储模块104的第二端n2进行复位,便于存储模块104存储阈值补偿后的电压。
75.在上述技术方案中,第二复位信号线v2例如为参考电压线,则第二复位信号线v2上的复位电压为参考电压vref。第一复位信号线v1可以为参考电压线,也可以为第一电源vdd,也可以为地线,也可以为其他信号线。下面对第一复位信号线v1的两种情况进行说明,但并不进行限定。
76.在一种实施方式中,可选地,参考图3或图4,第一电源vdd复用为第一复位信号线v1。
77.具体地,可以将第一电源vdd与第一复位单元1061连接,第一电源vdd为存储模块104的第一端n1提供复位电压,无需额外设置一条信号线提供复位电压。在复位阶段,第一复位单元1061导通,第一复位单元1061将第一电源vdd写入存储模块104的第一端n1,则存储模块104的第一端n1的电位为vdd。第二复位单元1062将参考电压vref通过第一发光控制单元1021和阈值补偿模块105写入存储模块104的第二端n2,则存储模块104的第二端n2的电位为vref,则存储模块104可以放电复位。并且,将第一电源vdd复用为第一复位信号线v1,可以将第一电源vdd与第一复位单元1061连接,显示面板的驱动芯片无需额外产生复位
电压,驱动芯片无需额外引出一条信号线来为存储模块104的第一端n1提供复位电压,可以减少信号线的数量,有利于简化版图设计。
78.在另一种实施方式中,可选地,第一复位信号线v1为地线gnd。地线gnd所提供的电压为零。如此设置,在复位阶段,第一复位单元1061导通,第一复位单元1061将地线上的电压写入存储模块104的第一端n1,则存储模块104的第一端n1的电位为0。第二复位单元1062将参考电压vref通过第一发光控制单元1021和阈值补偿模块105写入存储模块104的第二端n2,则存储模块104的第二端n2的电位为vref,则存储模块104可以放电复位。
79.在上述各技术方案的基础上,下面对各模块的连接关系进行进一步的说明,但并不进行限定。
80.可选地,参考图3或图4,数据写入模块103的控制端连接第一扫描信号线s1,第一扫描信号线s1用于控制数据写入模块103在数据写入阶段导通;第二复位单元1062的控制端连接第二扫描信号线s2,第二扫描信号线s2用于控制第二复位单元1062在复位阶段导通;阈值补偿模块105的控制端连接第三扫描信号线s3,第三扫描信号线s3用于控制阈值补偿模块105在阈值补偿阶段导通;第一复位单元1061的控制端连接第四扫描信号线s4,第四扫描信号线s4用于控制第一复位单元1061在复位阶段和发光阶段导通;第一发光控制单元1021的控制端连接第一发光控制信号线em1,第一发光控制信号线em1用于控制第一发光控制单元1021在发光阶段导通。
81.具体地,在复位阶段,第四扫描信号线s4控制第一复位单元1061导通,第一复位单元1061对存储模块104的第一端n1进行复位;第二扫描信号线s2控制第二复位单元1062导通,第三扫描信号线s3控制阈值补偿模块105导通,第一发光控制信号线em1控制第一发光控制单元1021导通,第二复位单元1062对发光模块107的第一端进行复位,并通过第一发光控制单元1021和阈值补偿模块105对存储模块104的第二端n2进行复位。在数据写入和阈值补偿阶段,第一扫描信号线s1控制数据写入模块103导通,第三扫描信号线s3控制阈值补偿模块105导通,数据写入模块103将数据电压vdata写入存储模块104的第一端n1,存储模块104的第一端n1的电位为vdata,阈值补偿模块105对驱动模块101进行阈值补偿,使得存储模块104的第二端的电位为vdd+vth,则存储模块104两端的电压差为vdata-(vdd+vth),写入了与数据电压和阈值电压都关联的电压,使得存储模块104存储阈值补偿后的电压。在发光阶段,第一发光控制信号线em1控制第一发光控制单元1021导通,第四扫描信号线s4控制第一复位单元1061导通,第一复位单元1061向存储模块104的第一端n1写入复位电压,复位电压例如为第一电源电压vdd,存储模块104存储有阈值补偿后的电压vdata-(vdd+vth),则存储模块104的第二端n2的电压为vdd-vdata+(vdd+vth),即驱动模块101的控制端的电压为vdd-vdata+(vdd+vth);驱动模块101根据阈值补偿后的电压产生驱动电流,驱动电流是vgs-vth的函数,也就是vdd-vdata+(vdd+vth)-vdd-vth的函数,即为vdd-vdata的函数,驱动电流与驱动模块101的阈值电压无关,从而对驱动电流进行了补偿,发光模块107响应补偿后的驱动电流发光,可以更好的显示目标显示亮度。由上述驱动过程可知,数据电压vdata无需通过驱动模块101写入存储模块104,使得阈值补偿模块105进行阈值补偿时,与数据电压vdata无关;在不同灰阶下(不同数据电压下),写入存储模块104的第二端n2的电位相等,从而使得不同数据电压时的阈值补偿效果趋于一致。因此,在不同灰阶下,驱动电流的补偿效果一致,从而提高显示面板的显示效果。
82.可选地,参考图4,第二发光控制单元1022的控制端连接第二发光控制信号线em2,第二发光控制信号线em2用于在阈值补偿阶段和发光阶段,控制第二发光控制单元1022导通。
83.可选地,参考图3或图4,第二扫描信号线s2和第三扫描信号线s3上的扫描信号相同,第二扫描信号线s2和第三扫描信号线s3连接。这样设置,第二扫描信号线s2和第三扫描信号线s3可以连接同一移位寄存器,从而减少移位寄存器的数量,有利于减小显示面板的边框。
84.图5是本发明实施例提供的又一种像素电路的结构示意图,可选地,参考图5,第一复位单元1061包括第一晶体管t1,第二复位单元1062包括第二晶体管t2,驱动模块101包括第三晶体管t3,数据写入模块103包括第四晶体管t4,阈值补偿模块105包括第五晶体管t5,第一发光控制单元1021包括第六晶体管t6,存储模块104包括电容c1,发光模块107包括发光二极管d1;第一晶体管t1的控制极连接第四扫描信号线s4,第一晶体管t1连接于第一复位信号线v1和电容c1的第一极之间;第二晶体管t2的控制极连接第二扫描信号线s2,第二晶体管t2连接于第二复位信号线v2和发光二极管d1的阳极之间;第三晶体管t3的控制极与电容c1的第二极电连接,第三晶体管t3的第一极为驱动模块101的第一端,第三晶体管t3的第二极为驱动模块101的第二端;第四晶体管t4的控制极连接第一扫描信号线s1,第四晶体管t4连接于数据线data与电容c1的第一极之间;第五晶体管t5的控制极连接第三扫描信号线s3,第五晶体管t5的第一极与第三晶体管t3的第二极电连接,第五晶体管t5的第二极与第三晶体管t3的控制极电连接;第六晶体管t6的控制极连接第一发光控制信号线em1,第六晶体管t6连接于第三晶体管t3与发光二极管d1的阳极之间。
85.其中,电容c1的第一极为存储模块104的第一端n1,电容c1的第二极为存储模块104的第二端n2。发光二极管d1的阳极为发光模块107的第一端,发光二极管d1的阴极为发光模块107的第二端。
86.图6是本发明实施例提供的一种像素电路的时序图,结合图5和图6,下面对像素电路的驱动过程进行说明,但并不进行限定。
87.具体地,在复位阶段t11,第四扫描信号线s4提供的第四扫描信号scan4为低电平,第二扫描信号线s2提供的第二扫描信号scan2为低电平,第三扫描信号线s3提供的第三扫描信号scan3为低电平,第一发光控制信号线em1提供的第一发光控制信号e1为低电平,第一晶体管t1、第二晶体管t2、第五晶体管t5和第六晶体管t6导通,第一晶体管t1对电容c1的第一极n1进行复位;第二晶体管t2对发光二极管d1的阳极进行复位,并通过第六晶体管t6和第五晶体管t5对电容c1的第二极n2进行复位。
88.在数据写入和阈值补偿阶段t12,第一扫描信号线s1提供的第一扫描信号scan1为低电平,第三扫描信号线s3提供的第三扫描信号scan3为低电平,第四晶体管t4和第五晶体管t5导通,第四晶体管t4将数据电压vdata写入电容c1的第一极n1,电容c1的第一极n1的电位为vdata;第五晶体管t5对第三晶体管t3进行阈值补偿,电容c1的第二极n2的电位为vdd+vth,电容c1两端的压差为vdata-(vdd+vth),写入了与数据电压和阈值电压都关联的电压,即电容c1存储阈值补偿后的电压。
89.在发光阶段t13,第四扫描信号线s4提供的第四扫描信号scan4为低电平,第一发光控制信号线em1提供的第一发光控制信号e1为低电平,第一晶体管t1和第六晶体管t6导
通,第一复位信号线v1例如为第一电源vdd,第一晶体管t1将第一电源电压vdd写入电容c1的第一极n1,则电容c1的第一极n1的电位为vdd,电容c1的电压差不变,则电容c1的第二极n2的电位为vdd-[vdata-(vdd+vth)],即电容c1的第二极n2的电位为2vdd-vdata+vth。因此,第三晶体管t3的产生驱动电流i=k(vgs-vth)2=k(2vdd-vdata+vth-vdd-vth)2=k(vdd-vdata)2,其中,k为与驱动模块101有关的常数,驱动电流与第三晶体管t3的阈值电压无关,从而对驱动电流进行了补偿,发光二极管d1响应补偿后的驱动电流发光,更好的显示目标显示亮度。
[0090]
由上述驱动过程可知,在数据写入和阈值补偿阶段t12,数据电压vdata无需通过第三晶体管t3写入电容c1,使得第五晶体管t5进行阈值补偿时,与数据电压vdata无关;在不同灰阶下(不同数据电压下),写入电容c1的第二极n2的电位相等,从而使得不同数据电压时的阈值补偿效果趋于一致。因此,在不同灰阶下,驱动电流的补偿效果一致,从而提高显示面板的显示效果。
[0091]
图7是本发明实施例提供的又一种像素电路的结构示意图,可选地,参考图7,第一复位单元1061包括第一晶体管t1,第二复位单元1062包括第二晶体管t2,驱动模块101包括第三晶体管t3,数据写入模块103包括第四晶体管t4,阈值补偿模块105包括第五晶体管t5,第一发光控制单元1021包括第六晶体管t6,第二发光控制单元1022包括第七晶体管t7,存储模块104包括电容c1,发光模块107包括发光二极管d1;第一晶体管t1的控制极连接第四扫描信号线s4,第一晶体管t1连接于第一复位信号线v1和电容c1的第一极之间;第二晶体管t2的控制极连接第二扫描信号线s2,第二晶体管t2连接于第二复位信号线v2和发光二极管d1的阳极之间;第三晶体管t3的控制极与电容c1的第二极电连接,第三晶体管t3的第一极为驱动模块101的第一端,第三晶体管t3的第二极为驱动模块101的第二端;第四晶体管t4的控制极连接第一扫描信号线s1,第四晶体管t4连接于数据线data与电容c1的第一极之间;第五晶体管t5的控制极连接第三扫描信号线s3,第五晶体管t5的第一极与第三晶体管t3的第二极电连接,第五晶体管t5的第二极与第三晶体管t3的控制极电连接;第六晶体管t6的控制极连接第一发光控制信号线em1,第六晶体管t6连接于第三晶体管t3与发光二极管d1的阳极之间;第七晶体管t7的控制极连接第二发光控制信号线em2,第七晶体管t7连接于第一电源vdd与第三晶体管t3的第一极之间。
[0092]
图8是本发明实施例提供的又一种像素电路的时序图,结合图7和图8,下面对像素电路的驱动过程进行说明,但并不进行限定。
[0093]
具体地,在复位阶段t21,第四扫描信号线s4提供的第四扫描信号scan4为低电平,第二扫描信号线s2提供的第二扫描信号scan2为低电平,第三扫描信号线s3提供的第三扫描信号scan3为低电平,第一发光控制信号线em1提供的第一发光控制信号e1为低电平,第一晶体管t1、第二晶体管t2、第五晶体管t5和第六晶体管t6导通,第一晶体管t1对电容c1的第一极n1进行复位;第二晶体管t2对发光二极管d1的阳极进行复位,并通过第六晶体管t6和第五晶体管t5对电容c1的第二极n2进行复位。
[0094]
在数据写入和阈值补偿阶段t22,第一扫描信号线s1提供的第一扫描信号scan1为低电平,第三扫描信号线s3提供的第三扫描信号scan3为低电平,第二发光控制信号线em2提供的第二发光控制信号e2为低电平,第四晶体管t4、第五晶体管t5和第七晶体管t7导通,第四晶体管t4将数据电压vdata写入电容c1的第一极n1,电容c1的第一极n1的电位为
vdata;第五晶体管t5对第三晶体管t3进行阈值补偿,电容c1的第二极n2的电位为vdd+vth,电容c1两端的压差为vdata-(vdd+vth),写入了与数据电压和阈值电压都关联的电压,即电容c1存储阈值补偿后的电压。
[0095]
在发光阶段t23,第四扫描信号线s4提供的第四扫描信号scan4为低电平,第一发光控制信号线em1提供的第一发光控制信号e1为低电平,第二发光控制信号线em2提供的第二发光控制信号e2为低电平,第一晶体管t1、第六晶体管t6和第七晶体管t7导通,第一复位信号线v1例如为第一电源vdd,第一晶体管t1将第一电源电压vdd写入电容c1的第一极n1,则电容c1的第一极n1的电位为vdd,电容c1的电压差不变,则电容c1的第二极n2的电位为vdd-[vdata-(vdd+vth)],即电容c1的第二极n2的电位为2vdd-vdata+vth。因此,第三晶体管t3的产生驱动电流i=k(vgs-vth)2=k(2vdd-vdata+vth-vdd-vth)2=k(vdd-vdata)2,驱动电流与第三晶体管t3的阈值电压无关,从而对驱动电流进行了补偿,发光二极管d1响应补偿后的驱动电流发光,更好的显示目标显示亮度。
[0096]
由上述驱动过程可知,在数据写入和阈值补偿阶段t12,数据电压vdata无需通过第三晶体管t3写入电容c1,使得第五晶体管t5进行阈值补偿时,与数据电压vdata无关;在不同灰阶下(不同数据电压下),写入电容c1的第二极n2的电位相等,从而使得不同数据电压时的阈值补偿效果趋于一致。因此,在不同灰阶下,驱动电流的补偿效果一致,从而提高显示面板的显示效果。
[0097]
需要说明的是,第一晶体管t1可以为n型晶体管,也可以为p型晶体管,当第一晶体管t1为n型晶体管时,可以减小驱动模块101的漏电流;当第一晶体管t1为p型晶体管时,第一发光控制信号线em1可以复用为第四扫描信号线s4,减少信号线的数量,有利于版图设计,并且可以降低成本。并且,第五晶体管t5可以为双栅晶体管,进一步减小驱动模块101的漏电流。图5和图7中只示出了所有晶体管均为p型晶体管的情况,但并不进行限定。图6和图8只示出了各个晶体管为低电平导通的情况,但并不进行限定,在其他一些实施方式中,各个晶体管也可以也为高电平导通。
[0098]
本实施例的技术方案还提供了一种像素电路的驱动方法,用于驱动上述任意实施方案提供的像素电路,图9是本发明实施例提供的一种像素电路的驱动方法的流程图,参考图1和图9,该像素电路的驱动方法包括:
[0099]
s201、在复位阶段,控制复位模块和阈值补偿模块导通,对存储模块的第一端和第二端进行复位。
[0100]
具体地,在复位阶段,复位模块106导通,对存储模块104的第一端n1和第二端n2进行复位,便于存储阈值补偿后的电压。
[0101]
s202、在数据写入和阈值补偿阶段,控制阈值补偿模块和数据写入模块导通,以使数据写入模块将数据线提供的数据电压写入存储模块的第一端,并在存储模块两端写入阈值补偿后的电压。
[0102]
具体地,在数据写入和阈值补偿阶段,数据写入模块103和阈值补偿模块105导通,数据写入模块103将数据电压vdata写入存储模块104的第一端n1,则存储模块104的第一端的电位为vdata;阈值补偿模块105对驱动模块101进行阈值补偿,使得存储模块104的第二端的电位为vdd+vth,其中,vth为驱动模块101的阈值电压;存储模块104两端的电压差为vdata-(vdd+vth),写入了与数据电压和阈值电压都关联的电压,换句话说,存储模块104存
储了阈值补偿后的电压。数据电压vdata无需通过驱动模块101写入存储模块104,使得阈值补偿模块105进行阈值补偿时,与数据电压vdata无关;在不同灰阶下,写入存储模块104的第二端n2的电位相等,从而使得不同数据电压时的阈值补偿效果趋于一致。
[0103]
s203、在发光阶段,控制发光控制模块导通,以使驱动模块产生驱动电流至发光模块,发光模块响应驱动电流发光。
[0104]
具体地,在发光阶段,复位模块106向存储模块104的第一端n1写入复位电压,复位电压例如为第一电源电压vdd,存储模块104存储有阈值补偿后的电压vdata-(vdd+vth),则存储模块104的第二端n2的电压为vdd-vdata+(vdd+vth),即驱动模块101的控制端的电压为vdd-vdata+(vdd+vth);驱动模块101根据阈值补偿后的电压产生驱动电流,驱动电流是vgs-vth的函数,也就是vdd-vdata+(vdd+vth)-vdd-vth的函数,即为vdd-vdata的函数,驱动电流与驱动模块101的阈值电压无关,从而对驱动电流进行了补偿,发光模块107响应补偿后的驱动电流发光,可以更好的显示目标显示亮度,从而提高了显示面板的显示效果。
[0105]
图10是本发明实施例提供的又一种像素电路的驱动方法的流程图,图10所示的驱动方法用于驱动如图3所示的像素电路,可选地,参考图3、图6和图10,该像素电路的驱动方法包括:
[0106]
s301、在复位阶段,控制复位模块、阈值补偿模块和第一发光控制单元导通,对存储模块的第一端和第二端进行复位。
[0107]
具体地,在复位阶段t11,第四扫描信号线s4提供的第四扫描信号scan4为低电平,第一复位单元1061导通,第一复位单元1061对存储模块104的第一端n1进行复位;第二扫描信号线s2提供的第二扫描信号scan2为低电平,第三扫描信号线s3提供的第三扫描信号scan3为低电平,第一发光控制信号线em1提供的第一发光控制信号e1为低电平,第二复位单元1062、阈值补偿模块105和第一发光控制单元1021导通,第二复位单元1062对发光模块107的第一端进行复位,并通过第一发光控制单元1021和阈值补偿模块105对存储模块104的第二端n2进行复位。
[0108]
s302、在数据写入和阈值补偿阶段,控制阈值补偿模块和数据写入模块导通,以使数据写入模块将数据线提供的数据电压写入存储模块的第一端,并在存储模块两端写入阈值补偿后的电压。
[0109]
具体地,在数据写入和阈值补偿阶段t12,第一扫描信号线s1提供的第一扫描信号scan1为低电平,第三扫描信号线s3提供的第三扫描信号scan3为低电平,数据写入模块103和阈值补偿模块105导通,第一电源vdd经过驱动模块101和阈值补偿模块105为存储模块104充电,则存储模块104的第二端n2的电位为vdd+vth。同时,数据写入模块103直接将数据电压vdata写入存储模块104的第一端n1,则存储模块104两端的电压差为vdata-(vdd+vth),写入了与数据电压和阈值电压都关联的电压,即存储模块104存储阈值补偿后的电压。数据电压vdata无需通过驱动模块101写入存储模块104,使得阈值补偿模块105进行阈值补偿时,与数据电压vdata无关;在不同灰阶下,写入存储模块104的第二端n2的电位相等,从而使得不同数据电压时的阈值补偿效果趋于一致。
[0110]
s303、在发光阶段,控制第一发光控制单元导通,以使驱动模块产生驱动电流至发光模块,发光模块响应驱动电流发光。
[0111]
具体地,在发光阶段t13,第一发光控制信号线em1提供的第一发光控制信号e1为
低电平,第四扫描信号scan4为低电平,第一复位单元1061和第一发光控制单元1021导通。第一复位信号线v1上的复位电压例如为第一电源电压vdd,第一复位单元1061将第一电源电压vdd写入存储模块104的第一端n1,存储模块104的第一端n1的电位为vdd,而存储模块104的电压差不变,则存储模块104的第二端n2的电位为vdd-[vdata-(vdd+vth)],即存储模块104的第二端n2的电位为2vdd-vdata+vth。因此,驱动模块101的控制端的电位为2vdd-vdata+vth,驱动模块101产生的驱动电流为i=k(vgs-vth)2=k(2vdd-vdata+vth-vdd-vth)2=k(vdd-vdata)2,驱动模块101产生的驱动电流只与第一电源电压vdd和数据电压vdata相关,与阈值电压vth无关,实现了对阈值电压进行补偿,有利于提高显示面板的显示效果。
[0112]
图11是本发明实施例提供的又一种像素电路的驱动方法的流程图,图11所示的驱动方法用于驱动如图4所示的像素电路,可选地,参考图4、图8和图11,该像素电路的驱动方法包括:
[0113]
s401、在复位阶段,控制复位模块、阈值补偿模块和第一发光控制单元导通,对存储模块的第一端和第二端进行复位。
[0114]
具体地,在复位阶段t21,第一复位单元1061、第二复位单元1062、阈值补偿模块105和第一发光控制单元1021导通,对存储模块104的第一端和第二端进行复位。
[0115]
s402、在数据写入和阈值补偿阶段,控制阈值补偿模块、数据写入模块和第二发光控制单元导通,以使数据写入模块将数据线提供的数据电压写入存储模块的第一端,并在存储模块两端写入阈值补偿后的电压。
[0116]
具体地,在数据写入和阈值补偿阶段t22,第一扫描信号线s1提供的第一扫描信号scan1为低电平,第三扫描信号线s3提供的第三扫描信号scan3为低电平,第二发光控制信号线em2提供的第二发光控制信号e2为低电平,数据写入模块103、阈值补偿模块105和第二发光控制单元1022导通,第一电源vdd经过第二发光控制单元1022、驱动模块101和阈值补偿模块105写入存储模块104的第二端n2,则存储模块104的第二端n2的电位为vdd+vth。同时,数据写入模块103直接将数据电压vdata写入存储模块104的第一端n1,则存储模块104两端的电压差为vdata-(vdd+vth),写入了与数据电压和阈值电压都关联的电压,即存储模块104存储阈值补偿后的电压。
[0117]
s403、在发光阶段,控制发光控制模块导通,以使驱动模块产生驱动电流至发光模块,发光模块响应驱动电流发光。
[0118]
具体地,在发光阶段t23,第一发光控制信号线em1提供的第一发光控制信号e1为低电平,第二发光控制信号线em2提供的第二发光控制信号e2为低电平,第四扫描信号scan4为低电平,第一复位单元1061、第一发光控制单元1021和第二发光控制单元1022导通。第一复位信号线v1上的复位电压例如为第一电源电压vdd,第一复位单元1061将第一电源vdd写入存储模块104的第一端n1,而存储模块104的电压差不变,则存储模块104的第二端n2的电位为vdd-[vdata-(vdd+vth)],即存储模块104的第二端n2的电位为2vdd-vdata+vth。驱动模块101产生的驱动电流i=k(vgs-vth)2=k(2vdd-vdata+vth-vdd-vth)2=k(vdd-vdata)2,因此,驱动模块101产生的驱动电流只与第一电源电压vdd和数据电压vdata相关,与阈值电压vth无关,实现对阈值电压进行补偿,有利于提高显示面板的显示效果。
[0119]
需要说明的是,图8和图10的时序图只示出了各个模块为低电平导通的情况,但并
不进行限定,在其他一些实施方式中,各个模块也可以为高电平导通。
[0120]
本发明实施例的技术方案还提供了一种显示面板,显示面板包括上述任意实施方案提供的像素电路,图12是本发明实施例提供的一种显示面板的结构示意图,参考图12,显示面板可应用到手机、平板、显示器、智能手表、mp3、mp4或其他可穿戴设备等,因其包含本发明任意实施例提供的像素电路,因而也具有相同的有益效果,在此不再赘述。
[0121]
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发明中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本发明的技术方案所期望的结果,本文在此不进行限制。
[0122]
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1