一种像素结构的内部补偿电路的制作方法

文档序号:31017849发布日期:2022-08-05 19:25阅读:来源:国知局

技术特征:
1.一种像素结构的内部补偿电路,其特征在于:像素结构的每个像素单元包括相邻的至少两个子像素;每个子像素包括4t2c像素驱动电路,像素单元包括设在外围的第一开关管,所述4t2c像素驱动电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第一电容、第二电容和有机发光二极管,所述第一晶体管的一端与数据信号data连接,第一晶体管的控制端与扫描信号scan1连接,第一晶体管的另一端分别与第一电容的一端、第二晶体管的控制端连接;第二晶体管的一端与第三晶体管的一端连接,第三晶体管的控制端与em信号连接,第三晶体管的另一端连接电源电压ovdd;第二晶体管的另一端连接有机发光二极管的阳极,第一电容的另一端分别连接第四晶体管的一端、第二电容的一端和有机发光二极管的阳极;第四晶体管的另一端连接高电压vsus,第四晶体管的控制端连接重置信号reset;第二电容的另一端以及有机发光二极管的阴极连接至公共接地电压ovss;每个子像素的第一晶体管的另一端分别连接至第一开关管的一端,第一开关管的另一端与基准电压verf连接,第一开关管的控制端连接扫描信号scan2。2.根据权利要求1所述的一种像素结构的内部补偿电路,其特征在于:第一开关管为晶体管。3.根据权利要求1所述的一种像素结构的内部补偿电路,其特征在于:第一晶体管、第二晶体管、第三晶体管、第四晶体管和第一开关管均为薄膜晶体管。4.根据权利要求1所述的一种像素结构的内部补偿电路,其特征在于:扫描信号scan1和扫描信号scan2由 gpio电路产生。5.根据权利要求1所述的一种像素结构的内部补偿电路,其特征在于:补偿电路包括ic芯片,ic芯片产生扫描信号scan1和扫描信号scan2;ic芯片通过扫描信号scan1控制第一晶体管通断;ic芯片通过扫描信号scan2控制第一开关管通断。

技术总结
本实用新公开一种像素结构的内部补偿电路,像素结构的每个像素单元包括第一开关管和多个子像素;每个子像素包括4T2C驱动架构,第一晶体管一端连接Data,第一晶体管控制端连接Scan1,第一晶体管另一端连接第一电容一端和第二晶体管控制端;第二晶体管一端连接第三晶体管一端,第三晶体管控制端连接EM,第三晶体管另一端连接OVDD;第二晶体管另一端连接发光二极管,第一电容另一端连接第四晶体管一端、第二电容一端和发光二极管;第四晶体管另一端连接Vsus,第四晶体管控制端连接Reset;第二电容另一端、发光二极管的阴极连接OVSS;第一晶体管另一端均连接第一开关管一端,第一开关管另一端连接Verf,第一开关管控制端连接Scan2。本实用新使面板亮度均匀。本实用新使面板亮度均匀。本实用新使面板亮度均匀。


技术研发人员:刘焱鑫 罗敬凯 贾浩 杨远直 林梦玲
受保护的技术使用者:福建华佳彩有限公司
技术研发日:2022.04.08
技术公布日:2022/8/4
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1