本技术涉及显示领域,具体涉及一种电磁干扰抑制电路、源极驱动器、显示面板和电子设备。
背景技术:
1、在传统的显示面板驱动中,通常是源极驱动器接收从时序控制器发送而来的时序控制数据(timing controller,tcon),并通过内部的时钟恢复电路和数字电路进行解析,然后输出驱动电压至显示面板。
2、上述时序控制数据通常包括时钟信号以及rgb数据,源极驱动器在开机时,内部的数字电路接收上述时序控制数据,将该时序控制数据中的时钟信号经过除频电路后,作为源极驱动器中数字电路之主频时钟。数字电路以主频时钟为设计核心, 故会产生显著的主频时钟频段电磁干扰效应。
技术实现思路
1、鉴于此,本技术提供一种电磁干扰抑制电路、源极驱动器、显示面板和电子设备,能够降低源极驱动器中数字电路主频时钟引发的电磁干扰辐射。
2、一种电磁干扰抑制电路,应用于源极驱动器,源极驱动器包括垂直扫描计数器和数字锁存器,电磁干扰抑制电路包括:
3、缓冲与除频单元,用于接收外部装置发送的初始时钟信号,根据初始时钟信号分别缓冲输出第一时钟信号和第二时钟信号,对第一时钟信号和第二时钟信号分别进行除频和再次缓冲处理,以输出第一主频时钟信号和第二主频时钟信号,所述第一主频时钟信号和第二主频时钟信号各自的转态时间不同。
4、第一多工器,同缓冲与除频单元电性连接,以及用于分别与垂直扫描计数器和数字锁存器电性连接。
5、第一多工器用于接收垂直扫描计数器输出的扫描计数信号,在扫描计数信号为偶数时,接收缓冲与除频单元输出的第二主频时钟信号并输出至数字锁存器,在扫描计数信号为奇数时,接收缓冲与除频单元输出的第一主频时钟信号并输出至数字锁存器。
6、第二多工器,同缓冲与除频单元电性连接,以及用于与垂直扫描计数器和数字锁存器电性连接。
7、第二多工器用于接收垂直扫描计数器输出的扫描计数信号,在扫描计数信号为偶数时,接收缓冲与除频单元输出的第一主频时钟信号并输出至数字锁存器,在扫描计数信号为奇数时,接收缓冲与除频单元输出的第二主频时钟信号并输出至数字锁存器。
8、在一个实施例中,缓冲与除频单元包括:
9、第一缓冲单元,用于与外部装置电性连接,接收初始时钟信号并分别缓冲输出第一时钟信号和第二时钟信号。
10、除频单元,用于与第一缓冲单元电性连接,接收第一缓冲单元输出的第一时钟信号和第二时钟信号并分别进行除频,以得到第一初始主频时钟信号和第二初始主频时钟信号。
11、第二缓冲单元,与除频单元、第一多工器和第二多工器分别电性连接,用于接收除频单元输出的第一初始主频时钟信号和第二初始主频时钟信号,并分别进行缓冲处理,以得到第一主频时钟信号和第二主频时钟信号,并将第一主频时钟信号和第二主频时钟信号均输出至第一多工器和第二多工器。
12、在一个实施例中,除频单元包括:
13、第一除频单元,与第一缓冲单元和第二缓冲单元电性连接,用于接收第一缓冲单元输出的第一时钟信号并进行除频,以得到第一初始主频时钟信号并输出至第二缓冲单元。
14、第二除频单元,与第一缓冲单元和第二缓冲单元电性连接,用于接收第一缓冲单元输出的第二时钟信号并进行除频,以得到第二初始主频时钟信号并输出至第二缓冲单元。
15、在一个实施例中,第二缓冲单元包括:
16、第一缓冲子单元,与第一除频单元和第一多工器均电性连接,用于接收第一除频单元输出的第一初始主频时钟信号并进行缓冲处理,以得到第一主频时钟信号并输出至第一多工器和第二多工器。
17、第二缓冲子单元,与第二除频单元和第二多工器均电性连接,用于接收第二除频单元输出的第二初始主频时钟信号并进行缓冲处理,以得到第二主频时钟信号并输出至第一多工器和第二多工器。
18、在一个实施例中,上述电磁干扰抑制电路还包括第三缓冲单元,第三缓冲单元的输入端分别与第一多工器和第二多工器电性连接,第三缓冲单元的输出端用于与数字锁存器电性连接。
19、第三缓冲单元用于接收第一多工器和第二多工器各自输出的第一主频时钟信号或第二主频时钟信号,并进行缓冲处理以输出对应的缓冲主频时钟信号至数字锁存器。
20、在一个实施例中,第三缓冲单元包括第三缓冲子单元和第四缓冲子单元,第三缓冲子单元的输入端与第一多工器电性连接,第三缓冲子单元的输出端与数字锁存器电性连接,第四缓冲子单元的输入端与第二多工器电性连接,第四缓冲子单元的输出端用于与数字锁存器电性连接。
21、第三缓冲子单元用于接收第一多工器输出的第一主频时钟信号或第二主频时钟信号,并进行缓冲处理以输出对应的缓冲主频时钟信号至数字锁存器;
22、第四缓冲子单元用于接收第二多工器输出的第一主频时钟信号或第二主频时钟信号,并进行缓冲处理以输出对应的缓冲主频时钟信号至数字锁存器。
23、在一个实施例中,数字锁存器包括第一锁存单元和第二锁存单元,第一多工器用于与第一锁存单元电性连接,第二多工器用于与第二锁存单元电性连接。
24、第一多工器用于在扫描计数信号为偶数时,将第二主频时钟信号输出至第一锁存单元,在扫描计数信号为奇数时,将第一主频时钟信号输出至第二锁存单元。
25、第二多工器用于在扫描计数信号为偶数时,将第一主频时钟信号输出至第一锁存单元,在扫描计数信号为奇数时,将第二主频时钟信号输出至第二锁存单元。
26、此外,还提供一种源极驱动器,源极驱动器包括上述电磁干扰抑制电路。
27、此外,还提供一种显示面板,显示面板包括上述源极驱动器。
28、此外,还提供一种电子设备,电子设备包括上述显示面板。
29、上述电磁干扰抑制电路,应用于源极驱动器,源极驱动器包括垂直扫描计数器和数字锁存器,电路包括缓冲与除频单元、第一多工器和第二多工器,缓冲与除频单元用于接收外部装置发送的初始时钟信号,根据初始时钟信号分别缓冲输出第一时钟信号和第二时钟信号,对第一时钟信号和第二时钟信号分别进行除频和再次缓冲处理,以输出第一主频时钟信号和第二主频时钟信号,第一主频时钟信号和第二主频时钟信号各自的频率相同且转态时间不同,第一多工器同缓冲与除频单元电性连接,以及用于分别与垂直扫描计数器和数字锁存器电性连接,第一多工器用于接收垂直扫描计数器输出的扫描计数信号,在扫描计数信号为偶数时,接收缓冲与除频单元输出的第二主频时钟信号并输出至数字锁存器,在扫描计数信号为奇数时,接收缓冲与除频单元输出的第一主频时钟信号并输出至数字锁存器,第二多工器同缓冲与除频单元电性连接,以及用于与垂直扫描计数器和数字锁存器电性连接,第二多工器用于接收垂直扫描计数器输出的扫描计数信号,在扫描计数信号为偶数时,接收缓冲与除频单元输出的第一主频时钟信号并输出至数字锁存器,在扫描计数信号为奇数时,接收缓冲与除频单元输出的第二主频时钟信号并输出至数字锁存器,通过缓冲与除频单元、第一多工器和第二多工器的配合,上述电磁干扰抑制电路能够输出两路主频时钟信号,利用上述源极驱动器工作过程中的垂直扫描特性,在扫描计数信号为偶数或者奇数时,通过第一多工器和第二多工器同时输出两路主频时钟信号以对数字锁存器进行驱动,由于第一主频时钟信号和第二主频时钟信号各自的频率相同且转态时间不同,数字锁存器对应的电路输出电流在同一时间所引发的电磁干扰则大大降低,且数字锁存器对应的数据输出则不受干扰。