一种扫描驱动电路的制作方法
【技术领域】
[0001]本发明涉及显示驱动领域,特别是涉及一种扫描驱动电路。
【背景技术】
[0002]Gate Driver On Array,简称GOA,S卩在现有薄膜晶体管液晶显示器的阵列基板上制作扫描驱动电路,实现对扫描线逐行扫描的驱动方式。现有扫描驱动电路包括下拉控制模块、下拉模块、下传模块、复位控制模块、自举电容以及复位控制模块。
[0003]该扫描驱动电路在高温状态下工作时,容易出现延时以及漏电的问题,从而影响该扫描驱动电路的可靠性。
[0004]故,有必要提供一种扫描驱动电路,以解决现有技术所存在的问题。
【发明内容】
[0005]本发明的目的在于提供一种结构简单且可靠性高的扫描驱动电路,以解决现有的扫描驱动电路的结构复杂且可靠性低的技术问题。
[0006]为解决上述问题,本发明提供的技术方案如下:
[0007]本发明实施例提供一种扫描驱动电路,用于对级联的扫描线进行驱动操作,其包括:
[0008]下拉控制模块,用于接收上一级的扫描信号,并根据所述上一级的扫描信号生成相应的所述扫描线的低电平的扫描电平信号;
[0009]下拉模块,用于根据所述扫描电平信号,拉低相应的所述扫描线的扫描信号;
[0010]复位控制模块,用于接收下一级的时钟信号,并根据所述下一级的时钟信号,生成相应的所述扫描线的复位信号;
[0011]复位模块,用于根据复位信号,拉升相应的所述扫描线的扫描信号;
[0012]下传模块,用于根据所述扫描线的扫描信号,生成并发送本级的时钟信号以及本级的下拉控制信号;
[0013]第一自举电容,用于生成所述扫描线的扫描电平信号的低电平或高电平;
[0014]恒压低电平源,用于提供所述低电平信号;以及
[0015]恒压高电平源,用于提供所述高电平信号。
[0016]在本发明所述的扫描驱动电路中,所述下拉控制模块包括第一开关管,所述第一开关管的控制端输入低电平的扫描信号,所述第一开关管的输入端输入所述上一级的扫描信号;所述第一开关管的输出端与所述下拉模块连接。
[0017]在本发明所述的扫描驱动电路中,所述下拉模块包括第二开关管,所述第二开关管的控制端与所述下拉控制模块的第一开关管的输出端连接,所述第二开关管的输入端与所述下拉控制模块的第一开关管的输出端连接,所述第二开关管的输出端输出所述扫描线的低电平的扫描电平信号。
[0018]在本发明所述的扫描驱动电路中,所述复位控制模块包括第三开关管,所述第三开关管的控制端输入所述低电平的扫描信号,所述第三开关管的输入端输入所述下一级的时钟信号,所述第三开关管的输出端输出所述扫描线的复位信号。
[0019]在本发明所述的扫描驱动电路中,所述复位模块包括第四开关管、第五开关管、第六开关管以及第七开关管;
[0020]所述第四开关管的控制端与所述第三开关管的输出端连接,所述第四开关管的输入端与所述恒压低电平源连接,所述第四开关管的输出端分别与所述第五开关管的控制端、所述第七开关管的控制端以及所述第六开关管的输出端连接;
[0021]所述第五开关管的输入端与所述恒压高电平源连接,所述第五开关管的输出端与所述第二开关管的输出端连接;
[0022]所述第六开关管的控制端与所述第二开关管的输出端连接,所述第六开关管的输入端与所述恒压高电平源连接;
[0023]所述第七开关管的输入端与所述恒压高电平源连接,所述第七开关管的输出端输出所述扫描线的本级的扫描信号。
[0024]在本发明所述的扫描驱动电路中,所述下传模块包括第八开关管,所述第八开关管的控制端与所述第二开关管的输出端连接,所述第八开关管的输入端与所述第七开关管的输出端连接,所述第八开关管的输出端输出所述本级的时钟信号。
[0025]在本发明所述的扫描驱动电路中,所述下传模块还包括第十开关管,所述第十开关管的控制端与所述第二开关管的输出端连接,所述第十开关管的输入端与所述第八开关管的输出端连接,所述第十开关管的输出端输出本级的下拉控制信号。
[0026]在本发明所述的扫描驱动电路中,所述第一自举电容的一端与所述第二开关管的输出端连接,所述第一自举电容的另一端与所述第七开关管的输出端连接。
[0027]在本发明所述的扫描驱动电路中,所述扫描驱动电路还包括防漏电模块,所述防漏电模块包括第九开关管,所述第九开关管的控制端与所述恒压低电平源连接,所述第九开关管的输入端与所述第二开关管的输出端连接,所述第九开关管的输出端通过所述第一自举电容与所述第七开关管的输出端连接。
[0028]在本发明所述的扫描驱动电路中,所述复位模块还包括第二自举电容,所述第二自举电容的一端与所述恒压高电平源连接,所述第二自举电容的另一端与所述第四开关管的输出端连接。
[0029]相较于现有的扫描驱动电路,本发明的扫描驱动电路通过下拉控制模块以及复位控制模块的设置,提高了扫描驱动电路的可靠性,同时整个扫描驱动电路的结构简单;解决了现有的扫描驱动电路的结构复杂且可靠性低的技术问题。
[0030]为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下:
【附图说明】
[0031]图1为本发明的扫描驱动电路的优选实施例的结构示意图;
[0032]图2为本发明的扫描驱动电路的第一优选实施例的具体电路结构图;
[0033]图3为本发明的扫描驱动电路的第二优选实施例的具体电路结构图;
[0034]图4为本发明的扫描驱动电路的优选实施例的信号波形图。
【具体实施方式】
[0035]以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
[0036]在图中,结构相似的单元是以相同标号表示。
[0037]请参照图1,图1为本发明的扫描驱动电路的优选实施例的结构示意图。本优选实施例的扫描驱动电路10用于对级联的扫描线进行驱动操作,该扫描驱动电路10包括下拉控制模块11、下拉模块12、复位控制模块13、复位模块14、下传模块15、防漏电模块16、第一自举电容Cl、恒压低电平源VGL以及恒压高电平源VGH。
[0038]下拉控制模块11用于接收上一级的扫描信号G_N_1,并根据上一级的扫描信号G_N-1生成相应的扫描线的低电平的扫描电平信号。下拉模块12用于根据扫描电平信号,拉低相应的扫描线的扫描信号G_N。复位控制模块13用于接收下一级的时钟信号CK_N+1,并根据下一级的时钟信号CK_N+1,生成相应的扫描线的复位信号。复位模块14用于根据复位信号,拉升相应的扫描线的扫描信号G_N。下传模块用于根据扫描线的扫描信号G_N,生成并发送本级的时钟信号CK_N。第一自举电容Cl用于生成扫描线的扫描电平信号的低电平或高电平。恒压低电平源VGL用于提供低电平信号;恒压高电平源VGH用于提供高电平信号。
[0039]请参照图2,图2为本发明的扫描驱动电路的第一优选实施例的具体电路结构图。在本优选实施例中,下拉控制模块11包括第一开关管PTl,第一开关管PTl的控制端输入低电平的扫描信号D2U,第一开关管PTl的输入端输入上一级的扫描信号G_N-1,第一开关管PTl的输出端与下拉模块12连接,向下拉模块12输出上一级的扫描信号G_N-1。
[0040]下拉模块12包括第二开关管PT2,第二开关管PT2的控制端与第一开关管PTl的输出端连接,第二开关管PT2的输入端与第一开关管PTl的输出端连接,第二开关管PT2的输出端输出上一级扫描线的低电平的扫描信号G_N-1。
[0041]复位控制模块13包括第三开关管PT3,第三开关管PT3的控制端输入低电平的扫描信号D2U,第三开关管PT3的输入端输入下一级的时钟信号CK_N+1,第三开关管PT3的输出端输出扫描线的复位信号,即输出下一级的时钟信号CK_N+1。
[0042]复位模块14包括第四开关管PT4、第五开关管PT5、第六开关管PT6、第七开关管PT7以及第二自举电容C2。第四开关管PT4的控制端与第三开关管PT3的输出端连接,第四开关管PT4的输入端与恒压低电平源VGL连接,第四开关管PT4的输出端分别与第五开关管PT5的控制端、第七开关管PT7的控制端以及第六开关管PT6的输出端连接。
[0043]第五开关管PT5的输入端与恒压高电平源VGH连接,第五开关管PT5的输出端与第二开关管PT2的输出端连接。
[0044]第六开关管PT6的控制端与第二开关管PT2的输出端连接,第六开关管PT6的输入端与恒压高电平源VGH连接。
[0045]第七开关管PT7的输入端与恒压高电平源VGH连接,第七开关管PT7的输出端输出扫描线的本级的扫描信号G_N。
[0046]第二自举电容C2的一端与恒压高电平源VGH连接,第二自举电容C2的另一端与第四开关管PT4的输出端连接。
[0047]下传模块15包括第八开关管PT8,第八开关管PT8的控制端与第二开关管PT2的输出端连接,第八开关管PT8的输入端与第七开关管PT7的输出端连接,第八开关管PT8的输出端输出本级的时钟信号CK_N。
[0048]第一自举电容Cl的一端与第二开关管PT2的输出端连接,第一自举电容Cl的另一端与第七开关管PT7的输出端连接。
[0049]防漏电模块16包括第九开关管PT9,第九开关管PT9的控制端与恒压低电平源VGL连接,第九开关管PT9的输入端与第二开关管PT2的输出端连接,第九开关管PT9的输出端通过第