扫描线驱动器芯片和包括其的显示设备的制造方法
【技术领域】
[0001]本发明的实施方式的方面涉及显示设备,且更具体地涉及扫描线驱动器芯片和包括该扫描线驱动器芯片的显示设备。
【背景技术】
[0002]随着电子设备的发展,显示设备发展为具有更高的性能和更小的尺寸。各种研究在进行中以缩小显示设备。
【发明内容】
[0003]本发明的实施方式提供能够通过根据串行接收的芯片选择数据和地址数据提供扫描线使能信号来减小显示设备的边框尺寸(bezel size)的扫描线驱动器芯片。进一步的实施方式提供能够通过根据串行供应的芯片选择数据和地址数据供应扫描线使能信号来减小显示设备的边框尺寸的显示设备。
[0004]根据本发明的实施方式,提供了一种扫描线驱动器芯片。该扫描线驱动器芯片包括:芯片选择解串行器,被配置为基于使能信号、时钟信号、和串行芯片选择数据提供输出使能信号,串行芯片选择数据以串行顺序接收;地址数据解串行器,被配置为基于使能信号、时钟信号、输出使能信号、和串行地址数据提供并行地址数据,串行地址数据以串行顺序接收;以及解码器-电平移位器,被配置为基于并行地址数据提供扫描线使能信号。
[0005]当使能信号是第一逻辑电平时,芯片选择解串行器可被激活。
[0006]当使能信号是第一逻辑电平并且对应于扫描线驱动器芯片的串行芯片选择数据是第一逻辑电平时,输出使能信号可以是第一逻辑电平。
[0007]当使能信号是第一逻辑电平并且对应于扫描线驱动器芯片的串行芯片选择数据是第二逻辑电平时,输出使能信号可以是第二逻辑电平。
[0008]当使能信号是第二逻辑电平时,芯片选择解串行器可被停用。
[0009]当使能信号是第一逻辑电平时,地址数据解串行器可被激活。
[0010]当使能信号是第一逻辑电平并且输出使能信号是第一逻辑电平时,地址数据解串行器可基于串行地址数据输出并行地址数据。
[0011]当使能信号是第一逻辑电平并且输出使能信号是第二逻辑电平时,地址数据解串行器可不输出并行地址数据。
[0012]当使能信号是第二逻辑电平时,地址数据解串行器可被停用。
[0013]解码器-电平移位器可包括多个扫描线驱动电路。
[0014]解码器-电平移位器可被配置为通过多个扫描线驱动电路的对应于并行地址数据的一个来提供扫描线使能信号。
[0015]根据本发明的另一实施方式,提供了一种显示设备。该显示设备包括:控制器,被配置为提供使能信号、时钟信号、串行芯片选择数据、和串行地址数据;多个扫描线驱动器芯片,被配置为基于使能信号、时钟信号、串行芯片选择数据和串行地址数据提供扫描线使能信号,串行芯片选择数据和串行地址数据以串行顺序接收;以及像素阵列,被配置为基于扫描线使能信号来驱动。
[0016]多个扫描线驱动器芯片中的每一个可包括:芯片选择解串行器,被配置为基于使能信号、时钟信号和串行芯片选择数据提供输出使能信号,串行芯片选择数据以串行顺序接收;地址数据解串行器,被配置为基于使能信号、时钟信号、输出使能信号和串行地址数据提供并行地址数据,串行地址数据以串行顺序接收;以及解码器-电平移位器,被配置为基于并行地址数据提供扫描线使能信号。
[0017]该显示设备可基于串行芯片选择数据选择性地激活扫描线驱动器芯片。
[0018]该显示设备可被配置为基于串行芯片选择数据并发激活多个扫描线驱动器芯片中的两个或更多个。
[0019]当该显示设备同时激活扫描线驱动器芯片中的两个或更多个时,相同的数据电压可提供至该显示设备的连接至对应的两个或更多个扫描线的相应像素。
[0020]多个扫描线驱动器芯片中的每一个可被配置为通过缓冲使能信号、时钟信号、串行芯片选择数据和串行地址数据输出使能信号、时钟信号、串行芯片选择数据和串行地址数据。
[0021]当使能信号是第一逻辑电平时,芯片选择解串行器可被激活。当使能信号是第一逻辑电平并且对应于扫描线驱动器芯片的串行芯片选择数据是第一逻辑电平时,输出使能信号可以是第一逻辑电平。
[0022]当使能信号是第一逻辑电平时,地址数据解串行器可被激活。当使能信号是第一逻辑电平并且输出使能信号是第一逻辑电平时,地址数据解串行器可基于串行地址数据输出并行地址数据。
[0023]解码器-电平移位器可包括多个扫描线驱动电路。解码器-电平移位器可被配置为通过多个扫描线驱动电路的对应于并行地址数据的一个来提供扫描线使能信号。
[0024]根据本发明的实施方式,扫描线驱动器芯片可通过根据串行接收的芯片选择数据和地址数据提供扫描线使能信号来减小显示设备的边框尺寸。
【附图说明】
[0025]通过以下结合附图进行的详细说明将更清晰地理解本发明的实例实施方式。
[0026]图1是示出根据本发明的实施方式的扫描线驱动器芯片的框图。
[0027]图2是示出包括可比较扫描线驱动器的显示设备的示图。
[0028]图3是示出根据本发明的实施方式的包括扫描线驱动器芯片的显示设备的示图。
[0029]图4和图5是示出根据本发明的实施方式的包括在图1的扫描线驱动器芯片中的芯片选择解串行器的实例操作的时序图。
[0030]图6是示出根据本发明的实施方式的包括在图1的扫描线驱动器芯片中的地址数据解串行器的操作的时序图。
[0031]图7是示出根据本发明的实施方式的包括在图1的扫描线驱动器芯片中的解码器-电平移位器的实例的示图。
[0032]图8是示出根据本发明的实施方式的显示设备的示图。
[0033]图9是示出根据本发明的另一实施方式的包括在图1的扫描线驱动器芯片中的芯片选择解串行器的实例操作的时序图。
[0034]图10是示出根据本发明的又一实施方式的包括在图1的扫描线驱动器芯片中的芯片选择解串行器的实例操作的时序图。
[0035]图11是示出根据本发明的又一实施方式的包括在图1的扫描线驱动器芯片中的芯片选择解串行器和地址数据解串行器的实例操作的时序图。
[0036]图12是示出根据本发明的实施方式的图8的显示设备的实例操作的示图。
[0037]图13是示出根据本发明的实施方式的包括在图8的显示设备中的多个扫描线驱动器芯片的实例操作的示图。
[0038]图14是示出根据本发明的实施方式的包括在图8的显示设备中的实例扫描线驱动器芯片的框图。
[0039]图15是示出根据本发明的实施方式的包括在图14的扫描线驱动器芯片中的芯片选择解串行器的实例操作的时序图。
[0040]图16是示出根据本发明的实施方式的包括在图14的扫描线驱动器芯片中的地址数据解串行器的实例操作的时序图。
[0041]图17是示出根据本发明的实施方式的超高清(UHD)分辨率显示设备的框图。
[0042]图18是示出根据本发明的另一实施方式的包括在图14的扫描线驱动器芯片中的实例解码器-电平移位器的示图。
[0043]图19是示出根据本发明的实施方式的移动设备的框图。
【具体实施方式】
[0044]在下文中,参照附图更全面地描述本发明的实例实施方式。相同或相似的参考标号在全文中指代相同或相似的元件。
[0045]在本文中,当描述本发明的实施方式时,术语“可(may) ”的使用是指“本发明的一个或多个实施方式”。另外,当描述本发明的实施方式时,替代性语言(诸如“或”)的使用对于每个列出的相应项是指“本发明的一个或多个实施方式”。
[0046]可利用任何合适的硬件、固件(例如,专用集成电路)、软件、或者软件、固件和硬件的合适组合来实施本文中所描述的根据本发明的实施方式的扫描线驱动器芯片和显示设备和/或任何其他相关设备或部件。例如,扫描线驱动器芯片和显示设备的各个部件可形成在一个集成电路(IC)芯片或者单独的IC芯片上。此外,扫描线驱动器芯片和显示设备的各种部件可在柔性印刷电路膜、带载封装件(TCP)、印刷电路板(PCB)上实施或者形成在与扫描线驱动器芯片或者显示设备相同的基板上。
[0047]此外,扫描线驱动器芯片和显示设备的各个部件可以是在一个或多个计算设备中的一个或多个处理器上运行的进程或者线程(其执行计算机程序指令并与其他系统组件交互以执行本文中所描述的各种功能)。计算机程序指令被存储在可在使用标准存储器设备(诸如,例如随机存取存储器(RAM))的计算设备中实施的存储器中。计算机程序指令也可被存储在其他非瞬时性计算机可读介质中,诸如,例如,CD-ROM、闪存驱动器等。另外,本领域技术人员应当认识到,在不偏离本发明的范围的情况下,各种计算设备的功能可被结合或者整合到单个计算设备中,或者特定计算设备的功能可跨一个或多个其他计算设备分布。
[0048]图1是示出根据本发明的实施方式的扫描线驱动器芯片10的框图。
[0049]参考图1,扫描线驱动器芯片10包括芯片选择解串行器100、地址数据解串行器300、和解码器-电平移位器500。芯片选择解串行器100基于使能信号EN(诸如一位信号)、时钟信号CLK(例如,一位)、和串行芯片选择数据IC_SEL_S (例如,四位)提供输出使能信号0_ΕΝ。可以串行顺序接收串行芯片选择数据IC_SEL_S(例如,通过串行数据链路每次一位,总共四个脉冲或时钟周期)。如将参考图8进一步描述的,可从控制器200提供使能信号EN、时钟信号CLK、和串行芯片选择数据IC_SEL_S。
[0050]例如,使能信号EN可以是I位(并通过一条串行线路提供),时钟信号CLK可以是I位(并通过一条串行线路提供),并且串行芯片选择数据IC_SEL_S可以是4位(例如,四个单独的扫描线驱动器芯片10中的每一个一位)。在此,串行芯片选择数据IC_SEL_S可通过一条串行线路提供至芯片选择解串行器100,并且芯片选择解串行器100可使用三条串行线路从控制器200接收使能信号EN、时钟信号CLK、和串行芯片选择数据IC_SEL_S。
[0051]另一方面,如果芯片选择解串行器100使用两条线路代替一条串行线路来从控制器200接收串行芯片选择数据IC_SEL_S,则包括在相应显示设备20 (参见图3)的边框中的线路的数量增加,这会导致显示设备20的边框尺寸增加。
[0052]暂时考虑图3,多个扫描线驱动器芯片30 (诸如图1的扫描线驱动器芯片10)包括第一扫描线驱动器芯片11、第二扫描线驱动器芯片12、第三扫描线驱动器芯片13、和第四扫描线驱动器芯片14。如果串行芯片选择数据IC_SEL_S是 ‘1000’,则可从第一扫描线驱动器芯片11提供扫描线使能信号CH(扫描线驱动器芯片10的输出信号)。另外,如果串行芯片选择数据IC_SEL_S是‘0100’,则可从第二扫描线驱动器芯片12提供扫描线使能信号CH。同样地,如果串行芯片选择数据IC_SEL_S是‘0010’,则可从第三扫描线驱动器芯片13提供扫描线使能信号CH。以同样的方式继续,如果串行芯片选择数据IC_SEL_S是‘0001’,则可从第四扫描线驱动器芯片14提供扫描线使能信号CH。芯片选择解串行器100基于可通过一条串行线路传送的串行芯片选择数据IC_SEL_S提供输出使能信号0_ΕΝ。
[0053]返回至图1,地址数据解串行器300基于使能信号EN、时钟信号CLK、输出使能信号0_ΕΝ和串行地址数据ADD_S提供并行地址数据ADD。可以串行顺序接收串行地址数据ADD_So可从控制器200提供使能信号EN、时钟信号CLK、和串行地址数据ADD_S。例如,使能信号EN可以是I位(并