一种显示面板结构的制作方法

文档序号:19672737发布日期:2020-01-10 22:50阅读:1069来源:国知局
一种显示面板结构的制作方法

本发明涉及面板画素结构设计,尤其涉及一种能够消除视角变化时直纹现象的面板设计。



背景技术:

随着全面屏手机的发展,要求显示面板的下边框变窄,dualgate技术可以减小面板的下边框。图1为传统z型排列dualgate面板架构。dualgate技术可以使dataline减少一半,进而使面板的fanout区面积更小;还可以使sourceoutputchannel数减少一半,进而使ic的y轴变小;最终达到减小面板下边框的效果。

图1展示了现有技术中的面板画素排列架构,而z型排列dualgate面板的面板显示为双列反转,即液晶极性为两列正,两列负,每一帧dualgate面板显示的空间频率均比较低,而人眼对低频比较敏感,并且液晶极性在正和负时的亮度会有差异。人眼观看画面是积分的,一般积分两帧的时间(默认60hz显示),在摇头观看dualgate面板的纯色画面时,看到的只是一帧的画面,所以会看到直纹现象;而在不摇头观看面板时,液晶正负极性连续的翻转,看到的为液晶极性为正和液晶极性为负的两帧或两帧以上画面的积分时,直纹现象就会消失。所以将此显示不良称为摇头直纹。如图2所示,传统的z型排列会造成视角变化时直纹这种显示不良的问题。



技术实现要素:

因此,需要提供一种新的显示面板结构设计,达到消除摇头直纹的技术效果。

为实现上述目的,发明人提供了一种显示面板结构,所述面板包括阵列排列的元像素,还包括列驱动线,对于左起第n条列驱动线,若n为奇数,该列驱动线用于驱动第2n+1列和第2n-1列的元像素,若n为偶数,该列驱动线用于驱动第2n-2列和第2n列的元像素。

具体地,所述元像素极性为列反转。

进一步地,所述元像素的行排列顺序包括,红元像素、绿元像素、蓝像素。

具体地,所述元像素的栅极通过栅极驱动线驱动,每列像素分别通过两个栅极驱动线驱动,第p列的第4m-3、4m-2个像素通过第2p-1条栅极驱动线驱动,第p列的第4m-1、4m个像素通过第2p条栅极驱动线驱动。

区别于现有技术,本发明在对列元像素驱动的连接方式上采用若n为奇数,该列驱动线用于驱动第2n+1列和第2n-1列的元像素,若n为偶数,该列驱动线用于驱动第2n-2列和第2n列的元像素,能够消除z字型面板画面中的观看直纹问题。

附图说明

图1为背景技术所述现有面板结构示意图;

图2为背景技术所述摇头直纹现象示意图;

图3为具体实施方式所述的显示面板结构示意图;

图4为具体实施方式所述的新型驱动方式示意图;

图5为具体实施方式所述的dataline传输资料顺序图;

图6为具体实施方式所述的新型dataline传输资料示意图。

具体实施方式

为详细说明技术方案的技术内容、构造特征、所实现目的及效果,以下结合具体实施例并配合附图详予说明。

这里请参考图3,包括一种显示面板结构,所述面板包括阵列排列的元像素,即rgb像素单元。还包括列驱动线,即源极驱动线d1、d2、d3、d4等,对于左起第n条列驱动线,若n为奇数,该列驱动线用于驱动第2n+1列和第2n-1列的元像素,若n为偶数,该列驱动线用于驱动第2n-2列和第2n列的元像素。所述元像素极性为列反转。图3中的像素排列为例,元像素的行排列顺序包括,红元像素、绿元像素、蓝像素。为了消除背景技术中提到的问题,本文所提出的onecolumn型排列是指ic输出给dataline为列反转,面板显示也为列反转,即液晶极性为一列正一列负;以d1为例,第一条dataline连接近端的红色子像素和远端的蓝色子像素,使得ic输出给dataline为单列反转,面板显示也是单列反转。在摇头观看面板时,与传统的z型排列的双列反转相比,每一帧所看到的画面的空间频率均比较高,使人眼分辨不出正负极性所造成的显示差异,即消掉了摇头直纹。

在图3所示的具体的实施例中,所述元像素的栅极通过栅极驱动线驱动,每列像素分别通过两个栅极驱动线驱动,第p列的第4m-3、4m-2个像素通过第2p-1条栅极驱动线驱动,第p列的第4m-1、4m个像素通过第2p条栅极驱动线驱动。如图中所示,第一列的像素通过g1和g2驱动,其中第1个、第2个、第5个、第6个元像素与g1连接,第3个、第4个、第7个、第8个元像素与g2驱动线连接。通过这种设计,使得源极驱动线所连接的两个元像素在两个不同的时域上打开栅极,能够满足dualgate排列的驱动需求。

在某些更进一步的实施例中,如图4所示,展示了一种显示面板驱动方法,适用于上图中展示的新的显示面板结构,在单帧画面加载的第s个半周期中,栅极驱动线的驱动顺序为第4s-3条、第4s-2条、第4s条、第4s-1条。如图中所示gip的时钟驱动如图中所示,ck1……ck8分别与栅极驱动线g1……g8对应,将ck3、ck4的timing互换,ck7、ck8的timing互换,即gateline的开启顺序由原本的g1、g2、g3、g4…改为g1、g2、g4、g3…,后续gate以此类推,滿足gn-4-gn-gn+4。从图中我们可以看到,时钟驱动信号ck为方波信号,高电平占其中一个半周期长度。在进一步的实施例中,我们可以看到第4s-3条、第4s-2条、第4s条、第4s-1条的驱动时延为四份之一个半周期。以s=1为例,即在第一个半周期中,ck1、ck2、ck4、ck3分别以时延四分一个半周期的规律排列。s取2时则ck5、ck6、ck8、ck7,后续则是ck9、ck10、ck12、ck11的规律继续向后延。具体省功耗的原理如下文展开论述。

在图5所示的实施例中,为onecolumn型排列dataline传输资料顺序。展示了onecolumn排列不能使面板的纯色功耗降低原理,与传统z型排列类似,以面板显示为纯红色画面r255的情形为例,d1line的变化顺序为:+5v、0、+5v、0、+5v,dataline的充电频率较大,显示画面功耗较大。

而通过新型的驱动方式控制的实施例中,新的显示顺序以图6为例,还是以面板显示为纯红色画面r255为例,d1line显示顺序:+5v、0、0、+5v、+5v、0、0,dataline的充电频率降低,极性变化频率低显示画面功耗下降。综上所述,本发明的新的驱动方式能够更好地达到减少画面功耗的技术效果。

需要说明的是,尽管在本文中已经对上述各实施例进行了描述,但并非因此限制本发明的专利保护范围。因此,基于本发明的创新理念,对本文所述实施例进行的变更和修改,或利用本发明说明书及附图内容所作的等效结构或等效流程变换,直接或间接地将以上技术方案运用在其他相关的技术领域,均包括在本发明的专利保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1