本申请涉及显示技术领域,具体涉及一种阵列基板及显示面板。
背景技术:
采用goa(gatedriveronarray,阵列基板行驱动)驱动的显示面板中,为了降低电阻压降的影响,会选择将扫描驱动信号从显示面板的两侧接入扫描线,因此需要在显示面板的两侧均设置goa模块,从而导致goa设计会大幅增加显示面板的边框的宽度,降低视觉体验。
技术实现要素:
本申请实施例提供一种阵列基板及显示面板,可以解决goa设计会大幅增加显示面板的边框的宽度,降低视觉体验的问题。
第一方面,本申请实施例提供一种阵列基板,所述阵列基板包括:
第一基底;
第一金属层,所述第一金属层设置于所述第一基底的一侧,所述第一金属层包括多条沿第一方向设置的扫描线;
第二金属层,所述第二金属层设置于所述第一金属层远离所述第一基底的一侧,所述第二金属层包括信号传输线,所述信号传输线与所有所述扫描线电连接;
像素电极层,所述像素电极层设置于所述第二金属层远离所述第一基底的一侧;
其中,所述信号传输线包括与所述像素电极层对应设置的走线部分,所述走线部分沿第二方向设置;所述走线部分与所述像素电极层之间设置有第一屏蔽线,所述走线部分在所述第一基底上的正投影的至少一部分与所述第一屏蔽线在所述第一基底上的正投影重合。
可选的,在本申请的一些实施例中,所述第一屏蔽线沿第二方向延伸,所述走线部分在所述第一基底上的正投影位于所述第一屏蔽线在所述第一基底上的正投影所在的区域内。
可选的,在本申请的一些实施例中,所述第一屏蔽线上设置有镂空结构,所述镂空结构在所述第一基底上的正投影的至少一部分与所述走线部分在所述第一基底上的正投影重合。
可选的,在本申请的一些实施例中,所述镂空结构包括多个相间隔的通孔。
可选的,在本申请的一些实施例中,多个所述通孔沿第二方向排布,每一所述通孔在所述第一基底上的正投影的至少一部分与所述走线部分在所述第一基底上的正投影重合。
可选的,在本申请的一些实施例中,所述第二金属层还包括多条与所述信号传输线同层设置的数据线,所述数据线沿第二方向延伸,所述数据线与所述信号传输线相间隔。
可选的,在本申请的一些实施例中,所述显示面板还包括与所述数据线一一对应的第二屏蔽线,所述第二屏蔽线与所述第一屏蔽线同层设置且相间隔。
可选的,在本申请的一些实施例中,所述像素电极层包括多个相间隔的子像素电极,每一所述子像素电极包括主干电极以及与所述主干电极连接的支干电极,所述主干电极包括沿第二方向延伸的第一部分;
其中,所述走线部分在所述第一基底上的正投影的至少一部分与所述第一部分在所述第一基底上的正投影重合。
第二方面,本申请实施例提供一种显示面板,所述显示面板包括彩膜基板以及如上述任一实施方式中所述的阵列基板,所述彩膜基板与所述阵列基板相对设置,所述彩膜基板与所述阵列基板之间设置有液晶层。
可选的,在本申请的一些实施例中,所述显示面板还包括驱动模块,所述驱动模块设置于所述阵列基板沿数据线的长度方向的一侧,所述驱动模块与所述阵列基板的数据线和信号传输线连接,所述驱动模块用于为所述数据线提供数据驱动信号,以及,为所述信号传输线提供扫描驱动信号。
本申请的有益效果为:通过信号传输线从一侧接入扫描驱动信号,并将扫描驱动信号传输给扫描线,从而可以将扫描驱动信号从显示面板的两侧进入改为从显示面板的一侧接入,此时只需在显示面板的一侧设置goa模块,并且将goa模块与数据驱动模块设置在显示面板的同一侧时,可以在显示面板的一侧同时接入扫描驱动信号和数据驱动信号,从而可以大幅度减小显示面板的两侧的边框宽度,提升显示面板的视觉体验。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请一实施方式中子像素单元的排布示意图;
图2是本申请一实施方式中阵列基板的结构示意图;
图3为本申请中未设置信号传输线时显示面板的电场模拟示意图;
图4为本申请中设置信号传输线时显示面板的电场模拟示意图;
图5是本申请一实施方式中子像素单元的结构示意图;
图6是本申请一实施方式中走线部分与第一屏蔽线的结构示意图;
图7是本申请一实施方式中显示面板的结构示意图;
图8是本申请一实施方式中显示面板的结构示意图。
附图标记说明:
10、阵列基板;11、第一基底;121、扫描线;122、公共电极;131、数据线;132、信号传输线;132a、走线部分;132b、连接部分;133、源漏层;133a、源极;133b、漏极;14、子像素单元;151、第一屏蔽线;151a、通孔;152、第二屏蔽线;16、像素电极层;161、子像素电极;161a、第一部分;161b、第二部分;161c、支干电极;171、第一绝缘层;172、第二绝缘层;173、钝化层;174、色阻层;175、平坦层;20、彩膜基板;21、第二基底;22、共通电极;30、液晶层;40、驱动模块。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本申请,并不用于限制本申请。在本申请中,在未作相反说明的情况下,使用的方位词如“上”和“下”通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而“内”和“外”则是针对装置的轮廓而言的。
本申请实施例提供一种阵列基板及显示面板。以下分别进行详细说明。需说明的是,以下实施例的描述顺序不作为对实施例优选顺序的限定。
本申请提供一种阵列基板10,如图1所示,所述阵列基板10包括第一基底11、阵列分布于所述第一基底11上的多个子像素单元14,以及,设置于所述第一基底11的多条扫描线121和数据线131。
其中,所述扫描线121沿第一方向延伸,多条所述扫描线121沿第二方向排布,一条所述扫描线121与一行所述子像素单元14连接,以用于为所述子像素单元14提供扫描驱动信号vgate。
所述数据线131沿第二方向延伸,多条所述数据线131沿第一方向排布,一条所述数据线131与一列所述子像素单元14连接,以用于为所述子像素单元14提供数据驱动信号。
需要说明的是,第二方向可以与第一方向垂直,如在图1中,第一方向为横向,即扫描线121的长度方向;第二方向为纵向,即数据线131的长度方向,相邻两条扫描线121与相邻两条数据线131交叉限定的区域即为子像素单元14所在的区域。
在一实施方式中,所述阵列基板10还包括与所述扫描线121位于不同层别的信号传输线132,所述信号传输线132的整体沿第二方向延伸,所述信号传输线132与所有所述扫描线121电连接。
需要说明的是,信号传输线132用于将扫描驱动信号vgate传输给扫描线121,从而可以将扫描驱动信号vgate从显示面板的两侧进入改为从显示面板的一侧接入,此时只需在显示面板的一侧设置goa模块,并且将goa模块与数据驱动模块40设置在显示面板的同一侧时,可以在显示面板的一侧同时接入扫描驱动信号vgate和数据驱动信号,从而可以大幅度减小显示面板的两侧的边框宽度,提升显示面板的视觉体验。
如图2至图6所示,在一实施方式中,所述阵列基板10包括设置于所述第一基底11的一侧的第一金属层、覆盖所述第一金属层的第一绝缘层171、设置于所述第一金属层远离所述第一基底11的一侧的第二金属层,以及,设置于所述第二金属层远离所述第一基底11的一侧的像素电极层16。
其中,所述第一金属层包括所述扫描线121,所述第二金属层包括所述数据线131以及所述信号传输线132,所述信号传输线132包括与所述像素电极层16对应设置的走线部分132a,所述走线部分132a沿第二方向设置。
其中,所述走线部分132a与所述像素电极层16之间设置有第一屏蔽线151,所述走线部分132a在所述第一基底11上的正投影的至少一部分与所述第一屏蔽线151在所述第一基底11上的正投影重合。
需要说明的是,如图3所示,图3为未设置信号传输线132时显示面板的电场模拟示意图,显示面板进行显示驱动的过程中,由于扫描驱动信号vgate的电压会发生变化,如扫描驱动信号vgate的电压由正极性的驱动电压变化为负极线的关断电压,走线部分132a的电场变化容易对像素电极的电场造成干扰,使得信号传输线132上方的液晶偏转方向与正常的液晶偏转方向不同,影响显示效果。
如图4所示,图4为本申请中设置信号传输线132时显示面板的电场模拟示意图,本申请中通过在走线部分132a与像素电极之间增加第一屏蔽线151,利用第一屏蔽线151屏蔽走线部分132a产生的电场,走线部分132a中扫描驱动信号vgate形成的电场被束缚在第一屏蔽线151的下方,从而可以降低信号传输线132对像素电极的影响,提升显示面板的显示效果和显示稳定性。
还需要说明的是,所述走线部分132a在所述第一基底11上的正投影与所述第一屏蔽线151在所述第一基底11上的正投影可以部分重合或全部重合。
其中,当走线部分132a在第一基底11上的正投影与第一屏蔽线151在第一基底11上的正投影全部重合时,第一屏蔽线151的宽度大于或等于走线部分132a的宽度,并且第一屏蔽线151的长度大于或等于走线部分132a的长度,此时第一屏蔽线151在第一基底11上的正投影完全覆盖走线部分132a在第一基底11上的正投影。
当走线部分132a在第一基底11上的正投影与第一屏蔽线151在第一基底11上的正投影部分重合时,第一屏蔽线151的宽度可以大于、等于或小于走线部分132a的宽度,并且第一屏蔽线151的长度可以大于、等于或小于走线部分132a的长度。
在一实施方式中,所述第一屏蔽线151沿第二方向延伸,所述走线部分132a在所述第一基底11上的正投影位于所述第一屏蔽线151在所述第一基底11上的正投影所在的区域内。
可以理解的是,第一屏蔽线151在第一基底11上的正投影所在的区域,指的是第一屏蔽线151在第一基底11上的正投影的边侧轮廓所限定的区域,此时第一屏蔽线151的长度大于或等于走线部分132a的长度,并且第一屏蔽线151的宽度大于或等于走线部分132a的宽度。
在一实施方式中,第一屏蔽线151的整体均为实体结构,第一屏蔽线151在第一基底11上的正投影覆盖走线部分132a在第一基底11上的正投影,以起到更好的信号屏蔽效果。
在另一实施方式中,所述第一屏蔽线151上设置有镂空结构,所述镂空结构在所述第一基底11上的正投影的至少一部分与所述走线部分132a在所述第一基底11上的正投影重合。
需要说明的是,走线部分132a与第一屏蔽线151完全重叠时,会导致信号传输线132与第一屏蔽线151之间形成的电容增大,影响显示效果,而通过在第一屏蔽线151上设置与走线部分132a重叠的镂空结构,可以在保证第一屏蔽线151具有良好的信号屏蔽效果的前提下,减少信号传输线132与第一屏蔽线151的重叠面积,从而减小信号传输线132与第一屏蔽线151之间形成的电容。
具体的,所述镂空结构包括多个相间隔的通孔151a,多个通孔151a可以均匀排布或零散分布。
在一实施方式中,多个所述通孔151a沿第二方向排布,每一所述通孔151a在所述第一基底11上的正投影的至少一部分与所述走线部分132a在所述第一基底11上的正投影重合。
可以理解的是,通过对通孔151a的位置和排布的设计,使得第一屏蔽线151采用间断式覆盖的方式覆盖走线部分132a,以在保证第一屏蔽线151仍具有良好的信号屏蔽效果的前提下,尽可能减少信号传输线132与第一屏蔽线151的重叠面积,通孔151a的尺寸以及相邻两个通孔151a之间的距离可以根据实际情况进行选择。
需要说明的是,图5中仅示意了通孔151a为矩形的情况,在其他的实施方式中,通孔151a也可以为规则形状或不规则形状,如三角形、圆形、半圆形、椭圆、方形、五边形或不规则四边形等。
在一实施方式中,所述数据线131与所述信号传输线132同层设置,所述数据线131与所述信号传输线132相间隔,以降低阵列基板10的整体厚度。
其中,所述数据线131与所述信号传输线132可以通过同样的材料并采用一道蚀刻工艺形成,以降低阵列基板10的制造成本。
具体的,所述显示面板还包括与所述数据线131一一对应的第二屏蔽线152,所述第二屏蔽线152与所述第一屏蔽线151同层设置且相间隔。
需要说明的是,所述第二屏蔽线152用于屏蔽数据线131信号,以避免数据线131上的信号变化影响像素电极的正常工作,传统设计中将第二屏蔽线152与像素电极层16同层设置,为防止同层金属短路,第二屏蔽线152与像素电极层16之间的间距需要大于设定值,从而影响开口率。
而本申请中将第二屏蔽线152与第一屏蔽线151同层设置,可以不用考虑第二屏蔽线152与像素电极层16的间距设置,从而可以提升开口率。
其中,所述第二屏蔽线152可以采用非透明材料形成,从而可以代替黑色矩阵的作用,以去除数据线131上方需要设置的黑色矩阵,降低生产成本;所述第一屏蔽线151也可以与第二屏蔽线152通过同样的材料并采用一道蚀刻工艺形成,以降低阵列基板10的制造成本。
具体的,所述像素电极层16包括多个相间隔的子像素电极161,每一所述子像素电极161包括主干电极,以及,与所述主干电极连接的支干电极161c,所述主干电极包括沿第二方向延伸的第一部分161a。
其中,所述走线部分132a在所述第一基底11上的正投影的至少一部分与所述第一部分161a在所述第一基底11上的正投影重合。
需要说明的是,一个所述子像素单元14包括一个所述子像素电极161,每一所述子像素电极161为一个对应的所述子像素单元14提供显示驱动电压。
还需要说明的是,阵列基板10上设置主干电极的区域处为液晶倒向紊乱的暗区,此处不贡献开口率,而将信号传输线132的走线部分132a与主干电极重叠设置,并且此时第一屏蔽线151对应的也会与主干电极重叠设置,从而可以减小设置信号传输线132和第一屏蔽线151对开口率的影响。
具体的,所述走线部分132a包括与子像素电极161一一对应的分体,所述信号传输线132还包括用于连接两个相邻的所述分体的连接部分132b,所述分体在所述第一基底11上的正投影的至少一部分与所述第一部分161a在所述第一基底11上的正投影重合,所述连接部分132b与所述扫描线121通过过孔连接。
需要说明的是,信号传输线132跨过一列子像素单元14以与所有扫描线121连接,同时将信号传输线132用于跨过子像素电极161的分体对应设置在子像素电极161的下方,可以进一步减小设置信号传输线132和第一屏蔽线151对开口率的影响。
在一实施方式中,所述主干电极还包括沿第二方向设置的第二部分161b,第二部分161b与第一部分161a交叉,以形成一十字形结构。
其中,所述主干电极将所述子像素电极161所在的区域限定为4个畴区,每一畴区中均设置有多个相间隔的支干电极161c,所述支干电极161c倾斜设置。
在一实施方式中,每一所述子像素单元14还包括与所述扫描线121同层设置的公共电极122,所述公共电极122与所述扫描线121可以通过同一种材料并用同一道工序形成。
其中,所述公共电极122在所述第一基底11上的正投影的至少一部分与所述子像素电极161在所述第一基底11上的正投影重合,利用公共电极122与子像素电极161的重叠部分形成存储电容。
在一实施方式中,每一所述子像素单元14还包括与所述数据线131和所述信号传输线132同层设置的源漏层133。
其中,所述源漏层133包括源极133a和漏极133b,所述子像素电极161通过过孔与所述源极133a和漏极133b中的一者连接,所述数据线131与所述源极133a和漏极133b中的另一者连接。
在一实施方式中,所述阵列基板10还包括依次设置的第一绝缘层171、第二绝缘层172、钝化层173、色阻层174以及平坦层175。
其中,所述第一绝缘层171设置在第一基底11上且覆盖所述第一金属层和所述公共电极122。
所述第二金属层以及源漏层133设置于所述第一绝缘层171远离所述第一基底11的一侧上,所述第二绝缘层172覆盖所述第二金属层以及源漏层133。
所述第一屏蔽线151和所述第二屏蔽线152设置于所述第二绝缘层172远离所述第一基底11的一侧上,所述钝化层173覆盖所述第一屏蔽线151和所述第二屏蔽线152。
所述色阻层174设置于所述钝化层173远离所述第一基底11的一侧上,所述平坦层175设置于所述色阻层174远离所述第一基底11的一侧上,所述像素电极层16设置于所述平坦层175远离所述第一基底11的一侧上。
基于上述阵列基板10,本申请还提供一种显示面板,如图7所示,所述显示面板包括彩膜基板20以及如上述任一实施方式中所述的阵列基板10,所述彩膜基板20与所述阵列基板10相对设置,所述彩膜基板20与所述阵列基板10之间设置有液晶层30。
具体的,所述彩膜基板20包括第二基底21,以及,设置于所述第二基底21靠近所述阵列基板10的一侧上的共通电极22,利用所述像素电极层16与所述共通电极22之间的电场驱动液晶层30中的液晶旋转。
在一实施方式中,如图8所示,所述显示面板还包括驱动模块40,所述驱动模块40设置于所述阵列基板10沿数据线131的长度方向的一侧,所述驱动模块40与所述阵列基板10的数据线131和信号传输线132连接,所述驱动模块40用于为所述数据线131提供数据驱动信号,以及,为所述信号传输线132提供扫描驱动信号vgate。
需要说明的是,所述驱动模块40包括goa模块和数据驱动模块40,从而可以在显示面板的一侧同时接入扫描驱动信号vgate和数据驱动信号,大幅度减小显示面板的两侧的边框宽度,提升显示面板的视觉体验。
本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。