] 图1是示出根据本发明的示例实施例的显示装置的框图;
[0029] 图2是示出图1的显示面板的像素的电路图;
[0030] 图3A是示出图1的显示面板的像素结构和在第一帧期间通过像素显示的灰度电 平的平面图;
[0031] 图3B是示出图1的显示面板的像素结构和在第二帧期间通过像素显示的灰度电 平的平面图;
[0032] 图4是示出图1的显示面板和分压配线结构的平面图;
[0033] 图5是示出施加到图1的显示面板的第一分压和第二分压的波形图;
[0034] 图6A是示出根据本发明构思的示例实施例的显示面板的像素结构和在第一帧期 间通过像素显示的灰度电平的平面图;
[0035] 图6B是示出图6A的显示面板的像素结构和在第二帧期间通过像素显示的灰度电 平的平面图;
[0036] 图7是示出施加到图6A的显示面板的第一分压和第二分压的波形图;
[0037] 图8是示出根据本发明构思的示例实施例的显示面板的像素结构的平面图;
[0038] 图9是示出施加到图8的显示面板的第一分压和第二分压的波形图;
[0039] 图10是示出根据本发明构思的示例实施例的显示面板的像素结构的平面图;以 及
[0040] 图11是示出施加到图10的显示面板的第一分压和第二分压的波形图。
【具体实施方式】
[0041] 下文中,将参照附图用一些细节来解释本发明构思。
[0042] 图1是示出根据本发明构思的示例实施例的显示装置的框图。
[0043] 参照图1,显示装置包括显示面板100和面板驱动器。面板驱动器包括定时控制器 200、栅极驱动器300、伽马参考电压发生器400和数据驱动器500。
[0044] 显示面板100具有在其上显示图像的显示区域和与显示区域相邻的外围区域。
[0045] 显示面板100包括多条栅线、多条数据线和耦接到栅线和数据线的多个像素。栅 线在第一方向Dl上延伸,而数据线在与第一方向Dl交叉的第二方向D2上延伸。显示面板 100可以进一步包括平行于数据线延伸的分压线。
[0046] 每个像素包括高像素和低像素。可以以矩阵形式排列像素。参照图2、3A和3B更 详细地解释像素结构。
[0047] 定时控制器200从外部装置(未显示)接收输入图像数据RGB和输入控制信号 CONT。输入图像数据可以包括红图像数据R、绿图像数据G和蓝图像数据B。输入控制信号 CONT可以包括主时钟信号和数据使能信号。输入控制信号CONT可以进一步包括垂直同步 信号和水平同步信号。
[0048] 定时控制器200基于输入图像数据RGB和输入控制信号CONT生成第一控制信号 CONTl、第二控制信号C0NT2、第三控制信号C0NT3和数据信号DATA。
[0049] 定时控制器200基于输入控制信号CONT生成用于控制栅极驱动器300的操作的 第一控制信号C0NT1,并且将第一控制信号CONTl输出到栅极驱动器300。第一控制信号 CONTl可以进一步包括垂直开始信号和栅极时钟信号。
[0050] 定时控制器200基于输入控制信号CONT生成用于控制数据驱动器500的操作的 第二控制信号C0NT2,并且将第二控制信号C0NT2输出到数据驱动器500。第二控制信号 C0NT2可以进一步包括水平开始信号和负载信号。
[0051] 定时控制器200基于输入图像数据RGB生成数据信号DATA。定时控制器200将数 据信号DATA输出到数据驱动器500。
[0052] 定时控制器200可以基于输入图像数据RGB生成具有高伽马值的高数据信号。定 时控制器200可以基于输入图像数据RGB生成具有低伽马值的低数据信号。定时控制器可 以将高数据信号和低数据信号选择性地输出到数据驱动器500。
[0053] 定时控制器200基于输入控制信号CONT生成用于控制伽马参考电压发生器400 的操作的第三控制信号C0NT3,并且将第三控制信号C0NT3输出到伽马参考电压发生器 400 〇
[0054] 定时控制器200可以进一步包括电压发生部分(或电压发生器)。电压发生部分 产生分压RDC0M。电压发生部分将分压RDCOM提供给显示面板100。电压发生部分可以产 生公共电压。电压发生部分可以将公共电压提供给显示面板100。在示例实施例中,电压发 生部分可以位于定时控制器200中。替换地,电压发生部分可以位于定时控制器200的外 部(例如,相对于定时控制器200位于外部)。
[0055] 栅极驱动器300响应于从定时控制器200接收的第一控制信号CONTl,生成驱动栅 线的栅信号GS。栅极驱动器300连续地将栅信号GS输出到栅线。
[0056] 可以将栅极驱动器300直接(或间接)地安装在显示面板100上,或者可以将栅 极驱动器耦接到显示面板100作为带载封装("TCP")配置。替换地,栅极驱动器300可以 集成在显示面板100上或集成到显示面板100中。
[0057] 伽马参考电压发生器400响应于从定时控制器200接收的第三控制信号C0NT3,生 成伽马参考电压VGREF。伽马参考电压发生器400将伽马参考电压VGREF提供给数据驱动 器500。伽马参考电压VGREF具有与数据信号DATA的电平对应的值。
[0058] 在示例实施例中,伽马参考电压发生器400可以位于定时控制器200中,或数据驱 动器500中。
[0059] 数据驱动器500从定时控制器200接收第二控制信号CONT2和数据信号DATA,并 且从伽马参考电压发生器400接收伽马参考电压VGREF。数据驱动器500使用伽马参考电 压VGREF将数据信号DATA转换为具有模拟值的数据电压DV。数据驱动器500将数据电压 DV输出到数据线DL。
[0060] 可以将数据驱动器500直接(或间接)地安装在显示面板100上,或者可以以TCP 配置将其耦接到显示面板100。替换地,数据驱动器500可以集成在显示面板100上。
[0061] 图2是示出图1的显示面板100的像素的电路图。图3A是示出图1的显示面板 100的像素结构和在第一帧FRl期间通过像素显示的灰度电平的平面图。图3B是示出图1 的显示面板100的像素结构和在第二帧FR2期间通过像素显示的灰度电平的平面图。
[0062] 参照图1至图3B,显示面板100包括多个像素。像素包括高像素和低像素。
[0063] 高像素包括高开关元件TH、高像素电极PH和高液晶电容器CH。
[0064] 高开关元件TH耦接到栅线GL、数据线DL和高像素电极PH。高开关元件TH可以 是薄膜晶体管。
[0065] 高开关元件TH可以包括耦接到栅线GL的栅极、耦接到数据线DL的源极和耦接到 高像素电极PH的漏极。
[0066] 高液晶电容器CH的第一端耦接到高像素电极PH。将公共电压LCCOM施加到高液 晶电容器CH的第二端。
[0067] 低像素包括第一低开关元件TLA、第二低开关元件TLB、低像素电极PL和低液晶电 容器CL。
[0068] 第一低开关元件TLA耦接到栅线GL、数据线DL和低像素电极PL。第一低开关元 件TLA可以是薄膜晶体管。
[0069] 第一低开关元件TLA可以包括耦接到栅线GL的栅极、耦接到数据线DL的源极和 耦接到低像素电极PL的漏极。
[0070] 低液晶电容器CL的第一端耦接到低像素电极PL。将公共电压LCCOM施加到低液 晶电容器CL的第二端。
[0071] 将第二低开关元件TLB串行耦接到第一低开关元件TLA。第二低开关元件TLB耦 接到栅线GL、低像素电极PL和施加分压RDCOM的分压线。
[0072] 第二低开关元件TLB可以包括耦接到栅线GL的栅极、耦接到低像素电极PL的源 极和向其施加分压RDCOM的漏极。
[0073] 在高像素中,将数据电压施加到高像素电极PH。在低像素中,通过串行彼此耦接的 第一低开关元件TLA和第二低开关元件TLB划分该数据电压。因此,将小于该数据电压的 电压施加到低像素电极PL。
[0074] 当第