一种阵列基板、显示器件和可穿戴设备的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种阵列基板、显示器件和可穿戴设备。
【背景技术】
[0002]液晶显示领域的技术革新,离不开人们对生活各式各样的需求满足以及研发者对产品永不满足的颠覆性创造。目前,穿戴式显示技术日新月异,穿戴式智能手表如雨后春笋般出现,现有的表盘设计,一般为矩形设计方案。另外,也有圆形显示表盘的设计方案,但是其像素结构同样是常规的矩形像素设计。
【发明内容】
[0003]有鉴于此,本发明提供一种阵列基板、显示器件和可穿戴设备,以解决现有技术中没有针对圆形显示而设计的像素结构的问题。
[0004]为解决上述技术问题,本发明提供一种阵列基板,包括:水平截面呈圆形或椭圆形的衬底基板,所述衬底基板包括显示区域和非显示区域,所述显示区域中设置有多条第一信号线、多条第二信号线以及位于由所述第一信号线和第二信号线交叉限定出的像素区域中的薄膜晶体管和像素电极,所述非显示区域中设置有与所述第一信号线和第二信号线连接的连接引线,每一所述第一信号线包括:第一部分和第二部分,所述第一部分为圆弧或椭圆弧,所述第二部分用于将所述第一部分连接至所述连接引线,所述多条第一信号线的第一部分同心分布,每一所述第二信号线由所述显示区域外边缘上的一点向所述衬底基板的中心区域延伸而成。
[0005]优选地,所述多个第一信号线的第一部分等间隔分布,或者,在由所述衬底基板的中心向边缘延伸的方向上,所述多个第一信号线的第一部分的分布密度逐渐增大。
[0006]优选地,所述第一信号线的第一部分和第二部分同层同材料设置,所述第一信号线的第二部分穿过位于其靠近所述非显示区域的一侧的其他第一信号线的圆弧或椭圆弧上的开口与所述连接引线连接。
[0007]优选地,除距离所述非显示区域最远的第一信号线的第一部分之外,其他第一信号线的第一部分均为具有开口的圆弧或椭圆弧。
[0008]优选地,所述多个第一信号线的第一部分的圆弧开口或椭圆弧开口的位置对应设置。
[0009]优选地,所述第一信号线的第一部分和第二部分异层绝缘设置,通过过孔连接。
[0010]优选地,每一所述第二信号线由所述显示区域外边缘上的一点向所述衬底基板的圆心方向延伸而成。
[0011]优选地,所述多个第二信号线均匀分布。
[0012]优选地,由相邻两条第二信号线限定的区域中,在由所述衬底基板的中心向边缘延伸的方向上,所述像素电极的面积逐渐增大。
[0013]优选地,所述像素电极的形状为圆形、椭圆形或四边形,其中,所述四边形包括相对的第一边和第三边以及相对的第二边和第四边,其中,第一边和第三边为弧线,且和与其相邻的第一信号线同心,第二边和第四边为直线,且和与其相邻的第二信号线平行。
[0014]优选地,所述非显示区域位于所述阵列基板的中心区域,所述显示区域位于所述非显示区域外围;或者,所述非显示区域位于所述阵列基板的边缘区域,所述显示区域被所述非显示区域包围。
[0015]本发明还提供一种显示器件,包括上述阵列基板。
[0016]本发明还提供一种可穿戴设备,包括上述显示器件。
[0017]本发明的上述技术方案的有益效果如下:
[0018]阵列基板的其中一个信号线呈圆弧或椭圆弧形状设计,另一信号线呈由衬底基板的中心区域向外发散形状设计,以适用于圆形或椭圆形显示器件。
【附图说明】
[0019]图1为本发明实施例一的阵列基板的结构示意图;
[0020]图2为本发明实施例二的阵列基板的结构示意图;
[0021]图3为本发明实施例三的阵列基板的结构示意图;
[0022]图4为本发明实施例四的阵列基板的结构示意图;
[0023]图5为本发明实施例五的阵列基板的结构示意图;
[0024]图6为本发明实施例六的阵列基板的结构示意图;
[0025]图7为本发明实施例七的阵列基板的结构示意图。
【具体实施方式】
[0026]下面将结合附图和实施例,对本发明的【具体实施方式】作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。
[0027]请参考图1,图1为本发明实施例一的阵列基板的结构示意图,该阵列基板包括:水平截面呈圆形的衬底基板,所述衬底基板包括显示区域110和非显示区域120,所述非显示区域120位于所述衬底基板的中心区域,所述显示区域110位于所述非显示区域120的外围,该种设计可以使得具有该阵列基板的显示器件实现无边框设计。
[0028]所述显示区域110中设置有多条第一信号线111、多条第二信号线112以及位于由所述第一信号线111和第二信号线112交叉限定出的像素区域中的薄膜晶体管113和像素电极114。本实施例中,所述第一信号线111为数据线,所述第二信号线112为栅极线,其中,由所述第一信号线(数据线)111和第二信号线(栅极线)112交叉限定出的每一像素区域中均具有一薄膜晶体管113和一像素电极114,所述薄膜晶体管113位于所述第一信号线(数据线)111和第二信号线(栅极线)112的交叉区域附近,栅电极与所述第二信号线(栅极线)112连接,源电极与所述第一信号线(数据线)111连接,漏电极与像素电极114连接。所述非显示区域120中设置有与所述第一信号线111和第二信号线112连接的连接引线(图未示出),该连接引线用于将第一信号线111和第二信号线112连接至驱动芯片。
[0029]每一所述第一信号线111包括:第一部1111分和第二部分1112,所述第一部分1111为圆弧,所述多条第一信号线111的第一部分1111同心分布。所述第二部分1112为直线,用于将所述第一部分1111连接至所述连接引线。由于衬底基板的水平截面也是一圆形,优选地,所述多条第一信号线111的第一部分1111也与衬底基板的水平截面同心,从而使得衬底基板的面积可以最大程度地被利用。
[0030]本实施例中,所述第一信号线111的第一部1111分和第二部分1112同层同材料设置,从而可以采用一次构图工艺形成,以节省成本。所述第一信号线111通常采用金属材料制成。
[0031]为避免多个第一信号线111之间相互交叠,本实施例中,除距离所述非显示区域120最远的第一信号线111 (本实施例中为最外圈的第一信号线111)的第一部分1111为一完整的圆弧(即为一个整圆)之外,其他第一信号线111的第一部分1111均为具有开口的圆弧。当然,在本发明的其他实施例中,也不排除距离所述非显示区域最远的第一信号线也为具有开口的圆弧的可能。除最靠近所述非显示区域的第一信号线111之外,其他所述第一信号线111的第二部分1112均穿过位于其靠近所述非显示区域120的一侧的其他第一信号线111的圆弧上的开口与所述连接引线连接。所述多个第一信号线111的第一部分1111的圆弧开口的位置对应设置,以提高开口率。
[0032]本实施例中,每一所述第二信号线112由所述显示区域110外边缘上的一点向所述衬底基板的圆心延伸而成,但所述多条第二信号线112并不相交。所述显示区域110的外边缘呈圆形,所述第二信号线112为该圆形的半径的一部分。
[0033]本实施例中,所述多个第一信号线111的第一部分1111(圆弧部分)等间隔分布。所述多个第二信号线112在所述显示区域110均匀分布,相邻两条第二信号线112限定的区域中包括多个像素电极114,在由所述衬底基板的中心向边缘延伸的方向上,所述多个像素电极114的面积逐渐增大。
[0034]本实施例中,所述像素电极114的形状为四边形,其中,所述四边形包括相对的第一边和第三边以及相对的第二边和第四边,其中,第一边和第三边为弧线,且和与其相邻的第一信号线111同心,第二边和第四边为直线,且和与其相邻的第二信号线112平行,该种形状的像素电极114,能够使最大程度地提高像素区域的开口率。
[0035]上述实施例提供的阵列基板中,设计呈圆弧形状的数据线,由衬底基板的中心区域向外呈发散形状的栅极线,以及与数据线和栅极线形状配合的像素电极,以适用于圆形显示器件。
[0036]请参考图2,图2为本发明实施例二的阵列基板的结构示意图,本实施例与实施例一的区别在于:所述第一信号线111为栅极线,所述第二信号线112为数据线。
[0037]也就是说,实施例一中,数据线为圆弧形,栅极线为直线,而,实施例二中,栅极线为圆弧形,数据