附载体铜箔的制作方法
【技术领域】
[0001] 本发明涉及一种附载体铜箔。更详细而言,本发明涉及一种用作印刷配线板的材 料的附载体铜箔。
【背景技术】
[0002] 印刷配线板通常经过下述步骤而制造:在使绝缘基板与铜箔接着而制成覆铜积层 板之后,通过蚀刻而在铜箔面形成导体图案。随着近年来电子机器的小型化、高性能化需求 的增大而推展搭载零件的高密度构装化或信号的高频化,从而对印刷配线板要求有导体图 案的微细化(窄间距化)或高频应对等。
[0003] 与窄间距化相对应,近来要求厚度在9 μ m以下、甚至是厚度在5 μ m以下的铜箔, 然而,这种极薄的铜箔其机械强度低,在印刷配线板的制造时易破裂或产生皱折,因此发展 出将具有厚度的金属箔用作为载体并隔着剥离层将极薄铜层电沉积于其上而成的附载体 铜箔。在将极薄铜层的表面贴合于绝缘基板并进行热压接后,经由剥离层将载体剥离去除。 在所露出的极薄铜层上通过抗蚀剂而形成电路图案后,利用硫酸-过氧化氢系蚀刻液来蚀 刻去除极薄铜层,通过此手法(MSAP :Modified-Semi-Additive_Process)来形成微细电 路。
[0004] 此处,对于成为与树脂的接着面的附载体铜箔的极薄铜层的表面主要要求极薄铜 层与树脂基材的剥离强度充足,且此剥离强度在高温加热、湿式处理、焊接、化学药剂处理 等之后亦保持为充足。提高极薄铜层与树脂基材间的剥离强度的方法,一般而言是以下述 方法为代表:使大量的粗化粒子附着于表面的轮廓(凹凸、粗糙)增大后的极薄铜层上。
[0005] 然而,即便是在印刷配线板中,若在具有形成特别微细的电路图案的需要的半导 体封装基板使用这种轮廓(凹凸、粗糙)大的极薄铜层,则在电路蚀刻时会残留不需要的铜 粒子,会产生电路图案间的绝缘不良等问题。
[0006] 因此,在W02004/005588号(专利文献1)中尝试了使用未在极薄铜层的表面施加 粗化处理的附载体铜箔作为以半导体封装基板为首的用于微细电路的附载体铜箔。由于 其低轮廓(凹凸、粗糙度、粗糙)的影响,这种未施加粗化处理的极薄铜层与树脂的密合性 (剥离强度)与一般的印刷配线板用铜箔相比有降低的倾向。因此,必须进一步改善附载体 铜箔。
[0007] 因此,在日本特开2007-007937号公报(专利文献2)及日本特开2010-006071号 公报(专利文献3)中记载有在附载体极薄铜箔的与聚酰亚胺系树脂基板接触(接着)的 面设置Ni层或/及Ni合金层、设置铬酸盐层、设置Cr层或/及Cr合金层、设置Ni层及铬 酸盐层、设置Ni层及Cr层。通过设置该等表面处理层,聚酰亚胺系树脂基板与附载体极薄 铜箔的密合强度可不经粗化处理或是降低粗化处理的程度(微细化)即可得到所需的接着 强度。此外,亦记载有利用硅烷偶合剂来进行表面处理或施加防锈处理。
[0008] [专利文献 l]W02004/005588 号
[0009] [专利文献2]日本特开2007-007937号公报
[0010][专利文献3]日本特开2010-006071号公报
【发明内容】
[0011] 在附载体铜箔的开发中,至今为止确保极薄铜层与树脂基材的剥离强度被视为重 点。因此,仍未对窄间距化进行充分探讨,其仍有改善的空间。故,本发明的目的在于提供 一种适于形成窄间距的附载体铜箔。具体而言,本发明的目的在于提供一种附载体铜箔,其 可形成比至今为止被认为是利用MSAP而可形成的极限的L/S = 20 μ m/20 μ m更加微细的 配线。
[0012] 为了达成上述目的,本申请发明人等重复进行潜心研究,结果发现,通过使极薄铜 层表面低粗糙度化并于极薄铜层形成微细粗化粒子,可形成均匀且低粗糙度的粗化处理 面。而且发现,该附载体铜箔对于窄间距形成极有效果。
[0013] 本发明是基于上述见解而完成者,在一方面中,是一种附载体铜箔,其具备铜箔载 体、积层于铜箔载体上的剥离层、与积层于剥离层上的极薄铜层,极薄铜层经粗化处理,极 薄铜层表面的Rz以非接触式粗糙度计进行测定为1. 6 μ m以下。
[0014] 本发明在另一方面中,是一种附载体铜箔,其具备铜箔载体、积层于铜箔载体上的 剥离层、与积层于剥离层上的极薄铜层,极薄铜层经粗化处理,极薄铜层表面的Ra以非接 触式粗糙度计进行测定为〇. 3 μ m以下。
[0015] 本发明在再一方面中,是一种附载体铜箔,其具备铜箔载体、积层于铜箔载体上的 剥离层、与积层于剥离层上的极薄铜层,极薄铜层系经粗化处理,极薄铜层表面的Rt以非 接触式粗糙度计进行测定为2. 3 μ m以下。
[0016] 在本发明的附载体铜箔的一实施方案中,极薄铜层表面的Rz以非接触式粗糙度 计进行测定为1.4μπι以下。
[0017] 在本发明的附载体铜箔的另一实施方案中,极薄铜层表面的Ra以非接触式粗糙 度计进行测定为〇. 25 μ m以下。
[0018] 在本发明的附载体铜箔的再另一实施方案中,极薄铜层表面的Rt以非接触式粗 糙度计进行测定为1.8μπι以下。
[0019] 在本发明的附载体铜箔的再另一实施方案中,极薄铜层表面其Ssk为-0. 3?0. 3。
[0020] 在本发明的附载体铜箔的再另一实施方案中,极薄铜层表面其Sku为2. 7?3. 3。
[0021] 在本发明的附载体铜箔的再另一实施方案中,是一种附载体铜箔,其具备铜箔载 体、积层于铜箔载体上的剥离层、与积层于剥离层上的极薄铜层,极薄铜层经粗化处理,极 薄铜层表面的表面积比为1. 05?1. 5。
[0022] 在本发明的附载体铜箔的再另一实施方案中,极薄铜层表面的表面积比为 1. 05 ?1. 5。
[0023] 在本发明的附载体铜箔的再另一实施方案中,极薄铜层表面的每66524μ m2面积 的体积为300000 μ m3以上。
[0024] 本发明在再另一方面中,是一种覆铜积层板,其是使用本发明的附载体铜箔制造 而成者。
[0025] 本发明在再另一方面中,是一种印刷配线板,其是使用本发明的附载体铜箔制造 而成者。
[0026] 本发明在再另一方面中,是一种印刷电路板,其是使用附载体铜箔制造而成者。
[0027] 本发明于再另一方面中,是一种印刷配线板的制造方法,其包含下述步骤:
[0028] 准备本发明的附载体铜箔与绝缘基板的步骤;
[0029] 将上述附载体铜箔与绝缘基板积层的步骤;及
[0030] 在将上述附载体铜箔与绝缘基板积层后,经将上述附载体铜箔的载体剥离的步骤 而形成覆铜积层板,
[0031] 其后,通过半加成法、减成法、部分加成法或改进改进半加成法(Modified Semi Additive)中的任一方法形成电路的步骤。
[0032] 本发明的附载体铜箔适于窄间距形成,例如可形成比被认为是利用MSAP步骤而 可形成的极限的!73 = 2〇4 111/2(^1]1更加微细的配线,例如173=15 4 111/15 4 1]1的微细配 线。
【附图说明】
[0033] 图1 :实施例1及实施例2中的极薄铜层M面的SEM照片。
[0034] 图2 :A?C是使用了本发明的附载体铜箔的印刷配线板的制造方法的具体实施例 的自电路镀敷-