三相电能表外置断路器电路的制作方法

文档序号:16871118发布日期:2019-02-15 20:37阅读:886来源:国知局
三相电能表外置断路器电路的制作方法

本实用新型涉及断路器领域,特别涉及一种三相电能表外置断路器电路。



背景技术:

电能表外置的自动重合闸小型断路器,适用于信息采集系统管理,根据用户用电账户的余额情况,由预付费电能表实施分、合闸控制的断路器。而目前小型重合闸电能表外置断路器大多是单相或三相四线断路器。



技术实现要素:

为了解决背景技术中无三相三线的小型重合闸电能表外置断路器问题,本实用新型提供一种三相三线的电能表外置断路器电路。

本实用新型解决其技术问题所采用的技术方案是:一种三相电能表外置断路器电路,具有三相输入端,其电路包括抗浪涌三相整流电路、高压低功耗电源电路、开关电源电路、CPU逻辑电路和马达驱动电路,所述抗浪涌三相整流电路的输出端分别与所述高压低功耗电源电路、开关电源电路连接,所述高压低功耗电源电路与所述CPU逻辑电路连接,所述CPU逻辑电路分别与所述开关电源电路、马达驱动电路连接,所述开关电源电路与马达驱动电路连接,还包括任意相预付费信号输入电路,所述任意相预付费信号输入电路与所述CPU逻辑电路连接,任意相线或零线都可通过所述任意相预付费信号输入电路做为续费信号输入。

所述CPU逻辑电路与所述开关电源电路之间设有电源转换电路。

所述开关电源电路和所述CPU逻辑电路之间设有稳压电源电路。

所述任意相预付费信号输入电路包括预付费信号输入端口P4,所述预付费信号输入端口P4与电阻R37、电阻R35、电阻R33、电阻R24、发光二极管LB3、发光二极管LB2串联并接地,电阻R24与电容C13、电容C12、稳压二极管D16并联,所述电阻R33与电阻R24之间接入CPU逻辑电路。

所述高压低功耗电源电路与抗浪涌三相整流电路的输出端连接,包括依次串联的二极管D11、电阻R5、电阻R6,电阻R6与三极管Q1的集电极连接,集电极与基极之间接电阻R7,发射极与基极间接二极管D7,三极管Q1的发射极与三极管Q2的集电极连接,三极管Q2的发射极与基极间接二极管D8,三极管Q2的基极与三极管Q1的基极间接电阻R8,电阻R8串联电容C3接地,三级管Q2基极串联稳压二极管D10接地。

所述高压低功耗电源电路还设有用于放电的安全电路。

还包括欠费显示电路,所述欠费显示电路与CPU逻辑电路连接。

还包括定位电路,所述定位电路包括光电开关U6、U7,型号为ITR8307S18TR8,光电开关U6的1脚和4脚、光电开关U7的1脚和3脚接地,电源VDD分别经过电阻R34、电阻R36、电阻R38和电阻R39与光电开关U6的3脚、光电开关U7的4脚、光电开关U7的2脚和光电开关U6的2脚连接,电源VDD与电源VCC间接二极管D19,光电开关U6和光电开关U7的2脚均接CPU逻辑电路。

所述马达驱动电路包括电机驱动芯片U1,型号为HG7888,其1脚串联电阻R19与CPU逻辑电路连接,2脚串联电阻R20与CPU逻辑电路连接,3脚接地,4脚接电源,6脚、7脚分别与插座P2连接,5脚和6脚串联与双向二极管D9一端连接,7脚和8脚串联与双向二极管D9的另一端连接。

本实用新型的有益效果是:具有三相三线信号采集功能,由任意相预付费信号输入电路取得续费信号,任意相线或零线都可以做续费信号输入。

附图说明

图1为本实用新型实施例的系统框图。

图2为本实用新型实施例的抗浪涌三相整流电路图。

图3为本实用新型实施例的系统电路图。

图4为本实用新型实施例的部分电路图。

图5为本实用新型实施例的部分电路图。

图6为为本实用新型实施例的部分电路图。

具体实施方式

下面结合附图对本实用新型实施例作进一步说明:

本实用新型实施例中,一种三相电能表外置断路器电路,包括抗浪涌三相整流电路、高压低功耗电源电路、开关电源电路、CPU逻辑电路、电源转换电路、稳压电源电路、马达驱动电路和任意相预付费信号输入电路。

三相输入端与抗浪涌三相整流电路的输入端连接,抗浪涌三相整流电路的输出端分别与所述高压低功耗电源电路、开关电源电路连接,高压低功耗电源电路与CPU逻辑电路连接,所述CPU逻辑电路分别与所述开关电源电路、马达驱动电路连接,所述开关电源电路与马达驱动电路连接,电源转换电路连在CPU逻辑电路与开关电源电路之间,开关电源电路和CPU逻辑电路之间接稳压电源电路。

抗浪涌三相整流电路包括抗浪涌电路和整流电路,抗浪涌电路包括三个压敏电阻R1、R2和R3,A相电流接压敏电阻R1的一端;B相电流接压敏电阻R2的一端;C相电流接压敏电阻R3的一端,压敏电阻R1、R2和R3的另一端连接在一起。整流电路包括由若干二极管组成的整流桥,A相电流接入二极管D5与二极管D6之间;B相电流接入二极管D3与二极管D4之间;C相电流接入二极管D1与二极管D2之间。二极管的输出端接输出接口P1。

CPU逻辑电路包括芯片CPU1,型号为STM8S103F3P6,芯片的2脚和8脚之间接电容C17、电容C19,8脚与3脚之间接稳压二极管D18,7脚和8脚通过电容C18与3脚连接,其余输入输出脚与其它电路连接。

任意相预付费信号输入电路包括预付费信号输入端口P4,可连接三相三线输入,所述预付费信号输入端口P4与电阻R37、电阻R35、电阻R33、电阻R24、发光二极管LB3、发光二极管LB2串联并接地,电阻R24与电容C13、电容C12、稳压二极管D16并联,所述电阻R33与电阻R24之间接芯片CPU1的10脚。续费信号经电阻R37、R35、R33及R24悬浮接地取得,实现任意相线或零线都可以做为续费信号输入。同时续费信号采取大电阻输入,把电流限制在100μA之内,使产品整机工作在低功耗状态。采用多只LED灯以增加续费信号指示亮度。

同时设有欠费显示电路,包括电阻R18和发光二极管LB1,芯片CPU1的20脚串联电阻R18、发光二极管LB1接地。

开关电源电路包括变压线圈T1、电源芯片U2、光耦U3和精密基准电源U4。电源芯片型号为DM0365R,光耦U3型号为P185,精密基准电源U4型号为CJ431。变压线圈T1包括高压绕组、第一低压绕组、第二低压绕组,输出接口P1输出端串联二极管D12与高压绕组正极连接,高压绕组负极分别与电源芯片U2的6脚、7脚和8脚连接,二极管D12串联电阻R14、电阻R15与电源芯片U2的5脚连接。第一低压绕组经过电阻R29接光耦U3的输入端,光耦U3输出端接电源芯片U2的3脚,第二低压绕组接电源芯片U2的电源VCC。稳压电源电路包括稳压器U5,型号为78L05。

高压低功耗电源电路与抗浪涌三相整流电路的输出端连接,包括依次串联的二极管D11、电阻R5、电阻R6,电阻R6与三极管Q1的集电极连接,集电极与基极之间接电阻R7,发射极与基极间接二极管D7,三极管Q1的发射极与三极管Q2的集电极连接,三极管Q2的发射极与基极间接二极管D8,三极管Q2的基极与三极管Q1的基极间接电阻R8,电阻R8串联电容C3接地,三级管Q2基极串联稳压二极管D10接地。

高压低功耗电源电路还设有安全电路,由电阻R9、电阻R10、电阻R11、电阻R12和电阻R13组成,电阻R6依次串联电阻R9、电阻R11、电阻R12和电阻R13后接地,电阻R12通过电阻R10与芯片CPU1的3脚连接。在断路器断电时让CPU唤醒开关电源,对电容C4、C5放电,以保证调试、维修人员安全。

马达驱动电路包括包括电机驱动芯片U1,型号为HG7888,其1脚串联电阻R19与芯片CPU1的5脚连接,2脚串联电阻R20与芯片CPU1的6脚连接,3脚接地,4脚接电源,6脚、7脚分别与插座P2连接,5脚和6脚串联与双向二极管D9一端连接,7脚和8脚串联与双向二极管D9的另一端连接。

其它电路还包括定位电路、软件烧录电路和手动开关电路。定位电路用于获得闸门的位置信息,还包括定位电路,所述定位电路包括光电开关U6、U7,型号为ITR8307S18TR8,光电开关U6的1脚和4脚、光电开关U7的1脚和3脚接地,电源VDD分别经过电阻R34、电阻R36、电阻R38和电阻R39与光电开关U6的3脚、光电开关U7的4脚、光电开关U7的2脚和光电开关U6的2脚连接,电源VDD与电源VCC间接二极管D19,光电开关U6和光电开关U7的2脚分别与芯片CPU1的17脚、16脚连接。

各位技术人员须知:虽然本实用新型已按照上述具体实施方式做了描述,但是本实用新型的发明思想并不仅限于此实用新型,任何运用本发明思想的改装,都将纳入本专利专利权保护范围内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1