一种带隙基准电压源电路的制作方法
【技术领域】
[0001]本发明涉及一种CMOS带隙基准电压源电路,尤其涉及一种无需运算放大器的CMOS带隙基准电压源电路,属于模拟集成电路技术领域。
【背景技术】
[0002]带隙基准电压的基本原理是利用两个具有相反温度系数的电压以合适的权重相加,产生一个具有零温度系数的电压。双极型晶体管(BJT)具有以下两个特性:双极型晶体管的基极-发射极电压VBE与绝对温度成反比;在不同的集电极电流下,两个双极型晶体管的基极-发射极的电压的差值AVBE与绝对温度成正比。因此双极型晶体管通常是构成带隙基准电压的核心。
[0003]在模拟集成电路或混合信号设计领域,带隙基准电压源是在电路系统中为其它功能模块提供高精度的电压基准,或由其转化为高精度电流基准,为其它功能模块提供精确、稳定的偏置的电路。它是模拟集成电路和混合集成电路中非常重要的模块。基准源输出的基准信号稳定,与电源电压、温度以及工艺的变化无关,随着电路集成度的提高,基准电压源也越来越多的集成到芯片内部,以降低系统成本。
[0004]随着集成电路的发展,市场竞争日趋激烈,如何压缩制作成本,提高产品精度和质量成为了能否立足的关键。在相同的工艺条件下,占用更小的面积往往意味着更低的成本。电路结构的复杂程度也影响着产品的良率,进而影响成本。因此,结构简单、实用、输出精准的电路模块在市场上有着很强的竞争力。
[0005]传统的基准电压源电路如图1所示,包含误差放大器0P、第一 PMOS晶体管PM1,第二 PMOS晶体管PM2,第三PMOS晶体管PM3,第一 PNP晶体管Q1,第二 PNP晶体管Q2,第三PNP晶体管Q3,第一电阻R1,第二电阻R2。
[0006]其中,所述第一 PMOS晶体管PMl,第二 PMOS晶体管PM2与第三PMOS晶体管PM3的衬底和源极都接VDD,所述第一 PMOS晶体管PMl的栅极,所述第二PMOS晶体管PM2的栅极与所述第三PMOS晶体管PM3的栅极相连并接于所述误差放大器OP的输出端,所述第一 PMOS晶体管PMl的漏极与所述误差放大器OP的负输入端相连并接于所述第一 PNP晶体管Ql的发射极,所述第二 PMOS晶体管PM2的漏极与所述误差放大器OP的正输入端相连并接于第一电阻Rl的上端,所述第一电阻Rl的下端与所述第二 PNP晶体管Q2的发射极相连,所述第一 PNP晶体管Ql的基极和集电极与所述第二 PNP晶体管Q2的基极和集电极都接AGND,所述第三PMOS晶体管PM3的漏极与所述第二电阻R2的上端相连作为基准的输出端,所述第二电阻R2的下端与所述第三PNP晶体管Q3的发射极相连,所述第三PNP晶体管Q3的基极与集电极接于AGND。
[0007]具有上述结构的带隙基准电压电路因为包含误差放大器及相应的偏置电路,存在面积较大的问题,并且,误差放大器自身的失调电压及噪声也会加到基准电压输出端(Vref)。由于基准电压由一支路单独生成,图1中PM3、PMl和PM2镜像电流源间的镜像失配也会加大基准电压的失调电压,并且增加了版图的面积。
【发明内容】
[0008]本发明的主要目的是提供一种结构简单,实用,输出精准的带隙基准电压源电路。
[0009]本发明解决其技术问题所采用的技术方案是:
[0010]一种带隙基准电压源电路,其包括:基准电路和启动电路,所述基准电路包括:第五PMOS晶体管PM5、第六PMOS晶体管PM6、第一 NPN晶体管Q1、第二 NPN晶体管Q2、第一电阻R1、第二电阻R2、第三电阻R3,用于产生基准电压输出Vref ;
[0011]所述启动电路用于为所述基准核心电路提供简并状态时的启动偏置电压,包括第一 PMOS晶体管PM1、第二 PMOS晶体管PM2、第三PMOS晶体管PM3、第四PMOS晶体管PM4、第一 NMOS晶体管NMl和第二 NMOS晶体管NM2 ;
[0012]其中:
[0013]所述第五PMOS晶体管PM5的栅极和所述第六PMOS的晶体管PM6的栅极相连并均接于第五PMOS晶体管PM5的漏极;所述第五PMOS晶体管PM5的源极和衬底与第六PMOS晶体管PM6的源极和衬底都接电源VDD ;所述第一 NPN晶体管Ql的集电极和所述第五PMOS晶体管PM5的漏极相连,所述第一 NPN晶体管Ql的基极与第二 NPN晶体管Q2的集电极相连并均接于所述第三电阻R3的下端,所述第一 NPN晶体管Ql的发射极与所述第二 NPN晶体管Q2的发射极相连并均接地AGND,所述第二 NPN晶体管Q2的基极与所述第三电阻R3的上端相连;所述第一电阻Rl的上端与所述第六PMOS晶体管PM6的漏极相连,所述第一电阻Rl的下端与所述第二电阻R2的上端相连并作为基准电路的输出端;所述第二电阻R2的下端与所述第三电阻R3的上端相连;所述第一 PMOS晶体管PMl的衬底和源极与所述第二 PMOS晶体管PM2的衬底和源极都接入电源VDD,所述第一 PMOS晶体管PMl的栅极与第二 PMOS晶体管PM2的栅极相连并接于第一 PMOS晶体管PMl的漏极,所述第二 PMOS晶体管PM2的漏极与所述第一 NMOS晶体管Wl的栅极相连,所述第一 PMOS晶体管PMl的漏极连接偏置电流 IBIASo
[0014]所述第一 NMOS晶体管匪1的衬底和源极与所述第二 NMOS晶体管匪2的衬底和源极都接低电平VSS,所述第二 NMOS晶体管NM2的漏极与所述第四PMOS晶体管PM4的栅极相连,所述第四PMOS管PM4的衬底和源极都接电源VDD,所述第四PMOS管PM4的漏极与所述第一 NPN晶体管Ql的基极相连。
[0015]优选地,所述第一 NPN晶体管Ql的个数为12个,所述第二 NPN晶体管Q2个数为I个。
[0016]实施本发明的技术方案,具有以下有益效果:本发明提供的CMOS带隙基准电压源由于未采用误差放大器,版图上占用面积会显著减小,结构简单,而且也不存在误差放大器自身的失调电压及噪声对基准电压输出端的影响,有助于提高产品良率;同时,基准电压输出支路并未如现有电路一样,由一个支路单独产生,也避免了电流镜像失配引起的失调电压的影响,并且也节省了面积和功耗。
【附图说明】
[0017]图1为现有技术提供的基准电压源电路的结构原理图;
[0018]图2为本发明实施例提供的带隙基准电压源电路;
[0019]图3为本发明实施例提供的带隙基准电压源电路的输出Vref随温度变化的仿真图;
[0020]本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
【具体实施方式】
[0021]为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
[0022]本发明实施例提供一种带隙基准电压源电路,包括:基准电路和启动电路,如图2所示,所述基准电路包括??第五PMOS晶体管PM5、第六PMOS晶体管PM6、第一 NPN晶体管、第二NPN晶体管、第一电阻R1、第二电阻R2、第三电阻R3和用于产生与电源和温度无关的基准电压输出Vref。
[0023]所述启动电路用于为所述基准核心电路提供简并状态时的启动偏置电压,如图2所示,所述启动电路包括第一 PMOS晶体管PMl、第二 PMOS晶体管PM2、第三PMOS晶体管PM3、第四PMOS晶体管PM4、第一 NMOS晶体管NMl和第二 NMOS晶体管NM2。
[0024]其中:
[0025]所述第五PMOS晶体管PM5的栅极和所述第六PMOS的晶体管PM6的栅极相连并均接于第五