相关申请的交叉引用
本申请要求于2016年1月29日提交的韩国专利申请no.10-2016-0011277的优先权,该申请的公开以引用方式全文并入本文中。
本发明构思的实施例涉及一种通用串行总线(usb)功率输送装置,并且更具体地说,涉及一种usb功率输送装置和一种包括该usb功率输送装置的系统,所述usb功率输送装置在发生附着事件(attachevent)之前在低功率模式下停止产生用于双角色端口(drp)的时钟信号,并且在发生附着事件之后开始产生用于drp的时钟信号。
背景技术:
符合通用串行总线(usb)功率输送标准的usb功率输送装置可用作双角色端口(drp)、下行端口(dfp)或者上行端口(ufp)。
用作drp的usb功率输送装置在发生附着事件之前在dfp状态与ufp状态之间周期性地转变。例如,用作drp的第一usb功率输送装置在将上拉电阻器和下拉电阻器与包括在usbtype-c插座接口中的配置通道引脚cc1和cc2交替地连接的同时,确定第二usb功率输送装置是否通过usbtype-c线缆组件连接至usbtype-c插座接口,因此在用作drp的usb功率输送装置中消耗的功率增大。
技术实现要素:
本发明构思的示例性实施例涉及一种包括时钟信号发生器的通用串行总线(usb)功率输送装置,在usb功率输送装置在低功率模式下操作时,所述时钟信号发生器在发生附着事件之前停止产生用于双角色端口(drp)的时钟信号,并且在发生附着事件之后开始产生用于drp的时钟信号。
本发明构思的另一示例性实施例涉及一种移动装置,其包括:应用处理器;用于与应用处理器通信的usbtype-c接口;以及连接至usbtype-c接口的控制电路,其中,控制电路包括时钟信号发生器,在低功率模式下,在发生附着事件之前时钟信号发生器停止产生用于双角色端口(drp)的时钟信号,并且在发生附着事件之后开始产生用于drp的时钟信号。
本发明构思的又一示例性实施例涉及一种装置,其包括:usbtype-c接口,其用于将所述装置经usb线缆组件与第二装置连接,usb线缆组件包括附着于至少一个插头的线缆,其中,usbtype-c接口包括一个或多个开关,其用于操作usbtype-c接口作为双角色端口(drp);以及控制电路,其构造为控制usbtype-c接口的所述一个或多个开关,其中,控制电路构造为在usbtype-c接口处于低功率模式时在第二装置附着于usbtype-c接口之后产生用于切换usbtype-c接口的至少一个开关的开关信号,并且在第二装置附着于usbtype-c接口之前在usbtype-c接口处于低功率模式时抑制所述开关信号的产生,并且抑制所述开关中的至少一个的切换。
附图说明
图1a、图1b和图1c示意性地示出了包括usb功率输送装置的系统。
图2示出了图1a至图1c所示的usbtype-c插座接口。
图3是根据本发明构思的示例性实施例的usb功率输送装置的框图,在低功率模式下,所述usb功率输送装置在发生附着事件之前停止产生用于双角色端口(drp)的时钟信号,并且在发生附着事件之后开始产生用于drp的时钟信号。
图4是用于drp的开关信号的波形。
图5是图3所示的控制电路的框图。
图6是图5所示的使能信号发生器的实施例的示图。
图7示出了图3所示的第一usb功率输送装置的操作模式。
图8示出了图3所示的第一usb功率输送装置中使用的信号的操作时序图。
图9是描述了图3所示的第一usb功率输送装置的操作的流程图。
具体实施方式
本说明书包括在作为参考并包含于本文中的于2015年4月3日公开的通用串行总线(usb)type-c线缆和连接器规格修订版1.1(下文中称作“usb规格rev.1.1”)中包含的信息。因此,除非本文中作出不同的描述,否则在修订版1.1中包括的术语及其描述与本文所写的术语及其描述相同。本文的usb功率输送装置是包括usb功率输送源装置和usb功率输送接收装置二者的概念。
图1a至图1c示意性地示出了包括usb功率输送装置的系统。参照图1a,第一usb功率输送装置100可通过usbtype-c线缆组件1201连接至第二usb功率输送装置200。
第一usb功率输送装置100是包括usbtype-c插座接口(或者usbtype-c接口101)并且可用作下行端口(dfp)、双角色端口(drp)或者上行端口(ufp)的usb装置。例如,第一usb功率输送装置100可实现为个人计算机(pc)或者移动装置。
例如,移动装置可实现为笔记本计算机、移动电话、智能电话、平板pc、个人数字助理(pda)、企业数字助理(eda)、数字静物相机、数字视频摄录机、便携式多媒体播放器(pmp)、个人导航装置或者便携式导航装置(pnd)、移动互联网装置(mid)、可佩戴计算机、物联网(iot)装置、万物网(ioe)装置、无人机或者电子书。
usbtype-c线缆组件1201可实现为usb全功能type-c标准线缆组件、usb2.0type-c线缆组件、usbtype-c至usb3.1标准a线缆组件、usbtype-c至usb2.0标准a线缆组件、usbtype-c至usb3.1标准b线缆组件、usbtype-c至usb2.0标准b线缆组件、usbtype-c至usb2.0mini-b线缆组件、usbtype-c至usb3.1micro-b线缆组件或者usbtype-c至usb2.0micro-b线缆组件。然而,不限于此。
第一usb功率输送装置100可包括usbtype-c插座接口101、中央处理单元(cpu)103、电池104、功率管理ic(pmic)105、控制电路107和存储器装置109。根据示例性实施例,第一usb功率输送装置100可不包括电池104。根据示例性实施例,usbtype-c插座接口101、cpu103、控制电路107和存储器装置109可集成为片上系统(soc),并且该soc可用作应用处理器(ap)。
cpu103可控制功率管理ic105、控制电路107和存储器装置109。根据示例性实施例,控制电路107可与usbtype-c插座接口101一起集成。
电池104可用作可再充电池,并且可将电池电压供应至功率管理ic105。例如,电池可实现为柔性电池。
功率管理ic105可将对应的操作电压(或功率)供应至usbtype-c插座接口101、cpu103、控制电路107和存储器装置109中的每一个。功率管理ic105可包括电压调节器,例如,低压降(ldo)电压调节器。
当第一usb功率输送装置100的操作模式是低功率模式或者省电模式时,控制电路107可感测或检测通过usbtype-c插座接口101输入的至少一个电压(例如,vbus电压、配置通道1(cc1)电压和/或配置通道2(cc2)电压)的改变,并且控制时钟信号发生器,所述时钟信号发生器在发生附着事件之前停止产生用于双角色端口(drp)的时钟信号并且在发生附着事件之后开始产生用于drp的时钟信号。结果,第一usb功率输送装置100的功耗可降低。
存储器装置109可包括易失性存储器装置和/或非易失性存储器装置。易失性存储器装置可包括随机存取存储器(ram)、动态ram(dram)和/或静态ram(sram),非易失性存储器装置可包括只读存储器(rom)和/或闪速存储器。
usbtype-c线缆组件1201可包括线缆140,其包括第一插头120、第一包覆模130和布线。例如,第二usb功率输送装置200可为充电器。例如,当将第二usb功率输送装置200用作源装置时,第一usb功率输送装置100可用作接收装置。
参照图1b,第一usb功率输送装置100可通过usbtype-c线缆组件1201连接至第三usb功率输送装置300。根据示例性实施例,用作存储装置的第三usb功率输送装置300可实现为固态驱动器或者固态盘(ssd)、通用闪存(ufs)或者硬盘驱动器(hdd)。然而,不限于此。例如,当第一usb功率输送装置100用作源装置时,第三usb功率输送装置300可用作接收装置。
参照图1c,第一usb功率输送装置100可通过usbtype-c线缆组件1202连接至第四usb功率输送装置400。
usbtype-c线缆组件1202可包括第一插头120、第一包覆模130、线缆140、第二包覆模150和第二插头160。包覆模130和150中的每一个可包括usbtype-c线缆组件1201和1202中的每一个的操作所需的ic。
作为包括usbtype-c插座接口101'的usb装置,第四usb功率输送装置400可用作dfp、drp或者ufp。例如,第四usb功率输送装置400可实现为上述pc或者移动装置。例如,第四功率输送装置400在结构方面可与第一usb功率输送装置100相同或相似。
根据示例性实施例,当第一usb功率输送装置100用作dfp时,第四usb功率输送装置400可用作ufp。当第一usb功率输送装置100用作dfp时,第四usb功率输送装置400可用作drp。当第一usb功率输送装置100用作drp时,第四usb功率输送装置400可用作ufp。
根据示例性实施例,当第一usb功率输送装置100是用作dfp的第一drp时,第四usb功率输送装置400可为用作ufp的第二drp。当第一usb功率输送装置100是用作ufp的第一drp时,第四usb功率输送装置400可为用作dfp的第二drp。例如,当第一usb功率输送装置100用作源装置和接收装置之一时,第四usb功率输送装置400可用作源装置和接收装置中的另一个。
图2示出了图1a至图1c所示的usbtype-c插座接口。参照图1a至图1c和图2,usbtype-c插座接口101或101'可包括多个引脚a1至a12和b1至b12。在usb规格rev.1.1中描述了所述多个引脚a1至a12和b1至b12中的每一个的信号名称和说明,因此将省略对其的描述。
图3是根据本发明构思的示例性实施例的usb功率输送装置的框图,在低功率模式下,所述usb功率输送装置在发生附着事件之前停止产生用于双角色端口(drp)的时钟信号,并且在发生附着事件之后开始产生用于drp的时钟信号。
假设用作源装置的usb功率输送装置100或400和用作接收装置的usb功率输送装置400或100通过usbtype-c线缆组件1201或1202彼此连接。usbtype-c线缆组件1201和1202包括有源线缆ic和ra。ra是指在用于输出vconn的引脚(例如,cc2引脚55)与地gnd之间存在的电阻。这里,cc是指配置通道。vconn是供应至cc引脚(例如,cc2引脚55)的电压,所述cc引脚(例如,cc2引脚55)不用于将功率供应至usbtype-c线缆组件1201或1202,gnd是回流路径,并且30是地线。
图3示出了多个引脚vbus、cc1、cc2和gnd,然而,未示出的其它引脚可连接至包括在第一插头120中的对应引脚。vbus引脚是usb规格rev.1.1中定义的用于usb线缆总线功率的引脚,引脚cc1和cc2用于检测连接,并且用于构造usbtype-c线缆与连接器之间的接口。
usbtype-c插座接口101或101'包括多个mosfetm1和m2、第一开关电路103和第二开关电路105。usbtype-c插座接口101或101'可指usbtype-c接口或者连接器。
第一mosfetm1可响应于从控制电路107输出的第一控制信号ctr1将源电压vbus_src供应至vbus引脚51。第二mosfetm2可响应于从控制电路107输出的第二控制信号ctr2将通过vbus引脚51供应的接收电压vbus_snk供应至内部。可将vbus引脚51的电压lvbus供应至控制电路107。例如,控制电路107的一部分或全部可包括在usb规格rev.1.1中描述的连接和标记线缆检测、冷插口和vconn控制中。
第一开关电路103可包括第一开关103-1和第二开关103-2。第一开关103-1可响应于从控制电路107输出的第一开关信号sw1将vconn供应至cc1引脚53或将cc1引脚53连接至第二开关103-2。第二开关103-2可响应于从控制电路107输出的第三开关信号sw将上拉电阻器rp和下拉电阻器rd之一与第一开关103-1连接。第三开关信号sw可用作用于drp的开关信号。将第一开关电路103的电压lcc1供应至控制电路107。
第二开关电路105可包括第三开关105-1和第四开关105-2。第三开关105-1可响应于从控制电路107输出的第二开关信号sw2将vconn供应至cc2引脚55或将cc2引脚55连接至第四开关105-2。第四开关105-2可响应于从控制电路107输出的第三开关信号sw将上拉电阻器rp和下拉电阻器rd之一与第三开关105-1连接。将第二开关电路105的电压lcc2供应至控制电路107。
当第一usb功率输送装置100用作源装置而第四usb功率输送装置400用作接收装置时,源电压vbus_src通过第一mosfetm1、vbus引脚51和第一布线10供应至第四usb功率输送装置400的vbus引脚61。
在这种情况下,上拉电阻器rp与第一usb功率输送装置100的cc1引脚53通过第一开关电路103彼此连接,cc1引脚53通过第二布线20连接至第四usb功率输送装置400的cc1引脚63,并且第四usb功率输送装置400的cc1引脚63通过下拉电阻器rd连接至地。因此,第一开关电路103的电压lcc1从5v被下拉。
另外,在这种情况下,vconn通过第三开关105-1供应至cc2引脚55,其连接至包括在线缆中的电阻器ra。第四开关105-2连接至上拉电阻器rp,因此第二开关电路105的电压lcc2保持5v。
图4示出了用于drp的开关信号的波形。参照图3和图4,各个开关sw1-1、sw1-2、sw2-1和sw2-2在正常模式下响应于用于drp的第三开关信号sw交替地变为on和off。由于第三开关信号sw在高电平与低电平之间振荡或跳变,在第一usb功率输送装置100中消耗功率。
图5是图3所示的控制电路的框图,图6是图5所示的使能信号发生器的详细框图。控制电路107可包括使能信号发生器500、内部寄存器507、屏蔽电路511、模拟电路513、内部时钟源515和逻辑电路517。
在usb功率输送装置100的低功率模式中,控制电路107在发生附着事件之前停止产生用于双角色端口(drp)的内部时钟信号clk,并且在usb功率输送装置100根据(或基于)发生附着事件而从低功率模式返回至正常模式之后,在正常模式下,usb功率输送装置100开始产生用于drp的内部时钟信号clk。基于内部时钟信号clk产生用于drp的第三开关信号sw。
使能信号发生器500可检测vbus引脚51、cc1引脚53和cc2引脚55中的至少一个的电压的改变,并且根据检测的结果产生指示是否发生附着事件的使能信号en。
使能信号发生器500包括检测电路501a、d型触发器505和第一nand门电路509。检测电路501a检测vbus引脚51、cc1引脚53和cc2引脚55之一的电压的改变,并且输出检测信号out2。d型触发器505包括用于接收检测信号out2的时钟端子ck、用于接收输入数据的输入端子d、用于输出反相锁存数据的反相输出端子qb以及用于接收操作模式信号lpm的复位端子clr。
操作模式信号lpm的值可存储在内部寄存器507中。可通过i2c接口确定存储在内部寄存器507中的操作模式信号lpm的值。例如,第一引脚507-1可为连接至串行时钟线(scl)的引脚,第二引脚507-2可为连接至串行数据线(sda)的引脚。即使图5中示出了内部寄存器507,但是内部寄存器507也可利用通过scl输入的串行时钟和通过sda输入的串行数据来确定和存储操作模式信号lpm的值。操作模式信号lpm的值可默认确定为低电平l。图1a所示的cpu103可通过控制i2c接口以启用或禁用使能信号en来配置存储在内部寄存器507中的操作模式信号lpm的值。
第一nand门电路509对操作模式信号lpm和反相输出端子qb的输出信号执行nand操作,并且产生使能信号en。
如图5所示,检测电路501a包括:第二nand门电路502,其对cc1引脚53的电压lcc1和cc2引脚55的电压lcc2执行nand操作;以及or门电路503,其对第二nand门电路502的输出信号out1和vbus引脚51的电压lvbus执行or操作,并且输出检测信号out2。
如图6所示,根据一些实施例,检测电路501b可包括第一检测电路5010、第二检测电路5011、第三检测电路5012、第二nand门电路502和or门电路503。在一些实施例中,检测电路501a可由检测电路501b替换。
第一检测电路5010检测vbus引脚51的电压lvbus的改变,并且输出第一检测信号det1。也就是说,第一检测电路5010检测vbus引脚51的电压lvbus从低电平到高电平的改变,并且输出第一检测信号det1。例如,当vbus引脚51的电压lvbus大于第一参考电压时,第一检测电路5010输出具有高电平的第一检测信号det1。
第二检测电路5011检测cc1引脚53的电压lcc1的改变,并且输出第二检测信号det2。也就是说,第二检测电路5011检测cc1引脚53的电压lcc1从高电平到低电平的改变,并且输出第二检测信号det2。例如,当cc1引脚53的电压lcc1低于第二参考电压时,第二检测电路5011输出具有低电平的第二检测信号det2。
第三检测电路5012检测cc2引脚55的电压lcc2的改变,并且输出第三检测信号det3。也就是说,第三检测电路5012检测cc2引脚55的电压lcc2从高电平到低电平的改变,并且输出第三检测信号det3。例如,当cc2引脚55的电压lcc2低于第二参考电压时,第三检测电路5012输出具有低电平的第三检测信号det3。
第二nand门电路502对第二检测信号det2和第三检测信号det3执行nand操作。or门电路503对第一检测信号det1和第二nand门电路502的输出信号out1执行or操作,并且输出检测信号out2。
返回至图5,屏蔽电路511可将内部时钟信号clk发送至逻辑电路517,或者根据使能信号en的电平(例如,高电平或低电平)将dc信号(或固定时钟信号)发送至逻辑电路517。
在对应的usb功率输送装置(例如,usb功率输送装置100)的低功率模式下禁用模拟电路513,直到在第一usb功率输送装置100的低功率模式下发生附着事件,并且当第一usb功率输送装置100根据附着事件的发生从低功率模式返回至正常模式时,启用模拟电路513。例如,模拟电路513可笼统地表示包括在控制逻辑107中的全部模拟电路。
用作时钟信号发生器的内部时钟源515响应于具有低电平的使能信号en(即,未激活的使能信号en)停止产生内部时钟信号clk,并且响应于具有高电平的使能信号en(即,激活状态的使能信号en)产生内部时钟信号clk。也就是说,当第一usb功率输送装置100处于低功率模式时,未激活使能信号en,而当发生附着事件并且第一usb功率输送装置100返回至正常模式时,激活使能信号en。
当内部时钟信号clk从屏蔽电路511供应至逻辑电路517时,逻辑电路517可产生第三开关信号sw。
图7示出了图3所示的第一usb功率输送装置的操作模式,图8示出了图3所示的第一usb功率输送装置中使用的信号的操作时序图。参照图1至图8,当操作模式信号lpm处于低电平l同时第四usb功率输送装置400还未连接至第一usb功率输送装置100时,d型触发器505的复位端子clr响应于或者根据具有低电平l的操作模式信号lpm来输出具有低电平的输出信号q和具有高电平h的反相输出信号qb。
当操作模式信号lpm处于低电平l时,第一nand门电路509产生具有高电平h的使能信号en。因此,响应于具有高电平h的使能信号en启用模拟电路513。响应于具有高电平h的使能信号en启用内部时钟源515,从而产生内部时钟信号clk。
屏蔽电路511(例如,and门)响应于具有高电平h的使能信号en将内部时钟信号clk供应至逻辑电路517。因此,逻辑电路517可利用内部时钟信号clk产生第三开关信号sw。也就是说,第一usb功率输送装置100可产生用于drp的第三开关信号sw,因此第一usb功率输送装置100可利用第三开关信号sw执行drp。
图8所示的情况1(case1)对应于在第一usb功率输送装置100进入低功率模式之前的操作模式。也就是说,当操作模式信号lpm处于低电平l时,不管vbus引脚51的电压lvbus、cc1引脚53的电压lcc1和cc2引脚55的电压lcc2如何,使能信号en都处于高电平h。因此,内部时钟源515产生时钟信号clk,并且屏蔽电路511将时钟信号clk供应至逻辑电路517,因此第三开关信号sw在高电平与低电平之间跳变或振荡。结果,第一usb功率输送装置100可利用第三开关信号sw执行drp。
如图8所示,在情况2(case2)中,在第四usb功率输送装置400还未连接至或附着于第一usb功率输送装置100时,内部寄存器507输出从低电平l改变为高电平h的操作模式信号lpm。
由于操作模式信号lpm处于高电平h,因此释放d型触发器505的复位。然而,在第四usb功率输送装置400还未连接至第一usb功率输送装置100时,vbus引脚51的电压lvbus处于低电平l,并且cc1引脚53的电压lcc1和cc2引脚55的电压lcc2二者均处于高电平h。在这些条件下,第一检测信号det1处于低电平l,并且第二检测信号det2和第三检测信号det3二者均处于高电平h。因此,第二nand门电路502输出具有低电平l的输出信号out1,并且or门电路503输出具有低电平l的检测信号out2。由于具有低电平l的检测信号out2输入至d型触发器505的时钟端子ck,因此d型触发器505的输出信号q保持在低电平l,并且d型触发器505的反相输出信号qb保持在高电平h。
第一nand门电路509响应于具有高电平h的操作模式信号lpm和具有高电平h的d型触发器505的反相输出信号qb输出具有低电平l的使能信号en,因此禁用模拟电路513并禁用内部时钟源515。内部时钟源515停止产生内部时钟信号clk。由于屏蔽电路511将dc信号(即,非跳变的时钟信号)输出至逻辑电路517,因此逻辑电路517不产生跳变的第三开关信号sw。结果,第一usb功率输送装置100进入低功率模式并且不执行用于drp的操作。
因此,在情况2中,禁用模拟电路513和内部时钟源515,屏蔽电路511输出dc信号,逻辑电路517输出dc信号,因此可减少在第一usb功率输送装置100中消耗的功率。
如图3所示,在情况3(case3)中,当第四usb功率输送装置400连接至第一usb功率输送装置100时,即,当发生附着事件时,假设内部寄存器507输出保持在高电平h的操作模式信号lpm。此时,假设操作模式信号lpm按照情况1(case1)→情况2(case2)→情况3(case3)的次序改变。
由于第四usb功率输送装置400连接至或附着于第一usb功率输送装置100,vbus引脚51的电压lvbus或者第一检测信号det1从低电平转变为高电平。
当vbus引脚51的电压lvbus或者第一检测信号det1处于高电平时,不管cc1引脚53的电压lcc1和cc2引脚55的电压lcc2如何,or门电路503都输出具有高电平h的检测信号out2。由于将具有高电平h的检测信号out2供应至d型触发器505的时钟端子ck,输出具有高电平(h=1)的输入数据作为输出信号q,并且输出具有低电平l的反相输出信号qb。第一nand门电路509响应于具有高电平h的操作模式信号lpm和具有低电平l的反相输出信号qb输出具有高电平h的使能信号en。也就是说,第一usb功率输送装置100从低功率模式返回至正常模式。
响应于具有高电平h的使能信号en启用模拟电路513。此外,内部时钟源515响应于具有高电平h的使能信号en产生内部时钟信号clk。屏蔽电路511将内部时钟信号clk供应至逻辑电路517。逻辑电路517产生响应于跳变的内部时钟信号clk而跳变的第三开关信号sw。因此,第一usb功率输送装置100可响应于第三开关信号sw执行用于drp的操作。
接着,假设操作模式信号lpm按照情况1(case1)→情况4(case4)→情况5(case5)的次序改变。情况4(case4)中的第一usb功率输送装置100的操作与情况2(case2)中的第一usb功率输送装置100的操作相同。也就是说,由于情况4(case4)中的d型触发器505的反相输出信号qb处于高电平h,因此使能信号en处于低电平。因此,第一usb功率输送装置100的操作模式是低功率模式。
在情况5(case5)中,当第四usb功率输送装置400连接至在低功率模式下操作的第一usb功率输送装置100时,即,当发生附着事件时,假设内部寄存器507输出保持在高电平h的操作模式信号lpm。
由于第四usb功率输送装置400连接至第一usb功率输送装置100,cc1引脚53和cc2引脚55中的至少一个的电压(lcc1和/或lcc2)或检测信号det2和det3中的至少一个从高电平转变为低电平。
当cc1引脚53和cc2引脚55中的至少一个的电压(lcc1和/或lcc2)或者检测信号det2和det3中的至少一个处于低电平l时,不管vbus引脚51的电压lvbus如何,or门电路503都输出具有高电平h的检测信号out2。
由于将具有高电平h的检测信号out2供应至d型触发器505的时钟端子ck,输出具有高电平(h=1)的输入数据作为输出信号q,并且输出具有低电平l的反相输出信号qb。第一nand门电路509响应于具有高电平h的操作模式信号lpm和具有低电平l的反相输出信号qb输出具有高电平h的使能信号en。也就是说,第一usb功率输送装置100从低功率模式自动地返回至正常模式。
响应于具有高电平h的使能信号en启用模拟电路513。此外,内部时钟源515响应于具有高电平h的使能信号en产生内部时钟信号clk。屏蔽电路511将内部时钟信号clk供应至逻辑电路517。逻辑电路517产生响应于跳变的内部时钟信号clk而跳变的第三开关信号sw。因此,第一usb功率输送装置100可响应于第三开关信号sw执行用于drp的操作。
图9是描述了图3所示的第一usb功率输送装置的操作的流程图。参照图1至图9,随着从情况1(case1)转变为情况2(case2)或者从情况1(case1)转变为情况4(case4),第一usb功率输送装置100从正常模式进入低功率模式(s110)。
当第一usb功率输送装置100的操作模式为低功率模式时,控制电路107停止用于drp的跳变,即,停止产生跳变的第三开关信号sw(s120)。
当第四usb功率输送装置400连接至在低功率模式下操作的第一usb功率输送装置100时(s130中的是),控制电路107针对drp产生跳变,即,跳变的第三开关信号sw(s140)。当第四usb功率输送装置400未连接至在低功率模式下操作的第一usb功率输送装置100时(s130中的否),控制电路107连续地执行步骤120。
如上所述,进入低功率模式(或者在低功率模式下操作)的usb功率输送装置在根据发生了与另一usb功率输送装置的连接而发生附着事件之前,停止产生用于drp的时钟信号clk。usb功率输送装置根据发生了附着事件而从低功率模式自动地返回至正常模式,并且usb功率输送装置在正常模式下产生用于drp的时钟信号clk。
现有技术的usb功率输送装置在发生附着事件之前连续地产生用于drp的时钟信号。因此,现有技术的usb功率输送装置消耗许多功率。然而,根据本发明构思的实施例,在低功率模式下操作的usb功率输送装置在发生附着事件之前停止产生用于drp的时钟信号clk,从而降低了在usb功率输送装置中消耗的功率。
根据本发明构思的示例性实施例的usb功率输送装置的时钟信号发生器在低功率模式下在发生附着事件之前可停止产生用于双角色端口(drp)的时钟信号,并且在发生附着事件之后开始产生用于drp的时钟信号。
另外,usb功率输送装置可在低功率模式下在发生附着事件之前禁用模拟电路,并且在发生附着事件之后启用模拟电路。
结果,usb功率输送装置可在低功率模式下在发生附着事件之前禁用时钟信号发生器和模拟电路,并减少在时钟信号发生器和模拟电路中的每一个中消耗的静态电流,从而延长为usb功率输送装置供应功率的电池的寿命。
虽然已经示出和描述了本发明总体构思的几个实施例,但是本领域技术人员应该理解,在不脱离本发明总体构思的原理和精神的情况下,可在这些实施例中作出改变,本发明总体构思的范围在权利要求及其等同物中限定。