一种智能显示终端的制作方法

文档序号:13340570阅读:637来源:国知局
一种智能显示终端的制作方法

本实用新型涉及显示技术领域,具体为一种智能显示终端。



背景技术:

显示终端是一种在各个行业和领域中均广泛使用的设备,目前,行业中人机终端设备的技术、缺点:

1、显示平台笨重;

2、显示方式采用LED数码管,非液晶显示设备;

3、显示信息量少、固定且单一;

4、通讯信号抗干扰能力差;

5、功能可扩展性差。



技术实现要素:

本实用新型的目的在于提供一种智能显示终端,以解决上述背景技术中提出的问题。

为实现上述目的,本实用新型提供如下技术方案:一种智能显示终端,包括主控单元,所述主控单元连接有显示控制模块、看门狗复位电路、外部通讯模块、时钟模块电路、电源模块和存储模块,所述主控单元上设置P2.6-2.9、P1.19-1.29、P2.12-2.13引脚、P2.4引脚、P2.1引脚、P2.2引脚、P0.14引脚、P1.18引脚、P1.31引脚、P0.13引脚、P 2.3引脚、P 2.5引脚、P 0.0引脚、P 0.1引脚、P 0.10引脚、#RESET引脚、P5.1引脚、P2.10引脚、P2.15引脚、P2.14引脚、P3.0-3.15引脚、P4.0-4.14引脚、P2.28引脚、P4.25引脚、P2.16引脚、P2.17引脚、P2.20引脚、P2.24引脚、P2.18引脚、P2.29引脚、P0.16引脚、P0.17引脚、P0.15引脚、P0.18引脚和3.3V/GND电源接口,其中,显示控制模块的R3-7、G2-7、B3-7引脚与P2.6-2.9、P1.19-1.29、P2.12-2.13引脚连接,显示控制模块的/BLANK引脚与P2.4引脚连接,显示控制模块的/SYNC引脚与P2.1引脚连接,显示控制模块的VCLK引脚与P2.2引脚连接,显示控制模块的CS引脚与P0.14引脚连接,显示控制模块的SO引脚与P1.18引脚连接,显示控制模块的CLK引脚与P1.31引脚连接,显示控制模块的SI引脚与P0.13引脚连接,#RESET引脚与看门狗复位电路的/RST引脚连接,P5.1引脚与看门狗复位电路的WDI引脚连接,所述P 0.0引脚与外部通讯模块的DI/TIN引脚连接,P 0.1引脚与外部通讯模块的R0/ROUT引脚连接,且外部通讯模块的RE和DE共同连接在P 0.10引脚上,所述P2.10引脚与时钟模块电路的/INT引脚连接,P2.15引脚与时钟模块电路的SCL引脚连接,P2.14引脚与时钟模块电路的SDA引脚连接,所述P3.0-3.15引脚与存储模块的DQ0-DQ15引脚连接,P4.0-4.14引脚与存储模块的A0-12、BA0-BA1引脚连接,P2.28引脚与存储模块的DQML引脚连接,P4.25引脚与存储模块的WE引脚连接,P2.16引脚与存储模块的CAS引脚连接,P2.17引脚与存储模块的RAS引脚连接,P2.20引脚与存储模块的DYCS0引脚连接,P2.24引脚与存储模块的CKE0引脚连接,P2.18引脚与存储模块的CLK0引脚连接,P2.29引脚与存储模块的DQMH引脚连接,P0.16引脚与存储模块的CS引脚连接,P0.17引脚与存储模块的SO引脚连接,P0.15引脚与存储模块的CLK引脚连接,P0.18引脚与存储模块的SI引脚连接,所述3.3V/GND电源接口与电源模块连接,所述电源模块的其他接口分别连接外部通讯模块的3.3V/GND电源接口、显示控制模块的3.3V/GND电源接口、存储模块的3.3V/GND电源接口、时钟模块电路的3.3V/GND电源接口和看门狗复位电路的3.3V/GND电源接口。

优选的,所述电源模块上设置LM2596S-5.0和LM1117_3.3集成电路。

优选的,所述显示控制模块包括有ADV7123和GT30L32S4W。

优选的,所述外部通讯模块包括有SP3220EY和SP3485EN。

优选的,所述时钟模块电路为SD2405API。

优选的,所述看门狗复位电路为CAT823RTDI。

优选的,所述存储模块包括有K4S561632N-LC75和W25Q64。

与现有技术相比,本实用新型的有益效果是:1、标准工业级输入输出接口;2、支持多种数据输入输出方式;3、功能扩展性强;4、宽电压供电:9~30V;5、可独立作为采集终端使用;6、应用简便、易于操作;7、显示内容丰富,色彩区分明显;8、抗干扰能力强,信号不易失真;9、适用绝大多数VGA显示设备;10、低功耗;体积小;11、成本低。

附图说明

图1为本实用新型的电路图;

图2为本实用新型的主控单元电路图;

图3为本实用新型的电源模块电路图;

图4为本实用新型的时钟模块电路图;

图5为本实用新型的显示控制模块电路图;

图6为本实用新型的外部通讯模块电路图;

图7为本实用新型的存储模块电路图;

图8为本实用新型的看门狗复位电路图。

具体实施方式

下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。

请参阅图1-8,本实用新型提供一种技术方案:一种智能显示终端,包括主控单元,主控单元连接有显示控制模块、看门狗复位电路、外部通讯模块、时钟模块电路、电源模块和存储模块,主控单元上设置P2.6-2.9、P1.19-1.29、P2.12-2.13引脚、P2.4引脚、P2.1引脚、P2.2引脚、P0.14引脚、P1.18引脚、P1.31引脚、P0.13引脚、P 2.3引脚、P 2.5引脚、P 0.0引脚、P 0.1引脚、P 0.10引脚、#RESET引脚、P5.1引脚、P2.10引脚、P2.15引脚、P2.14引脚、P3.0-3.15引脚、P4.0-4.14引脚、P2.28引脚、P4.25引脚、P2.16引脚、P2.17引脚、P2.20引脚、P2.24引脚、P2.18引脚、P2.29引脚、P0.16引脚、P0.17引脚、P0.15引脚、P0.18引脚和3.3V/GND电源接口,其中,显示控制模块的R3-7、G2-7、B3-7引脚与P2.6-2.9、P1.19-1.29、P2.12-2.13引脚连接,显示控制模块的/BLANK引脚与P2.4引脚连接,显示控制模块的/SYNC引脚与P2.1引脚连接,显示控制模块的VCLK引脚与P2.2引脚连接,显示控制模块的CS引脚与P0.14引脚连接,显示控制模块的SO引脚与P1.18引脚连接,显示控制模块的CLK引脚与P1.31引脚连接,显示控制模块的SI引脚与P0.13引脚连接,#RESET引脚与看门狗复位电路的/RST引脚连接,P5.1引脚与看门狗复位电路的WDI引脚连接,P 0.0引脚与外部通讯模块的DI/TIN引脚连接,P 0.1引脚与外部通讯模块的R0/ROUT引脚连接,且外部通讯模块的RE和DE共同连接在P 0.10引脚上,P2.10引脚与时钟模块电路的/INT引脚连接,P2.15引脚与时钟模块电路的SCL引脚连接,P2.14引脚与时钟模块电路的SDA引脚连接,P3.0-3.15引脚与存储模块的DQ0-DQ15引脚连接,P4.0-4.14引脚与存储模块的A0-12、BA0-BA1引脚连接,P2.28引脚与存储模块的DQML引脚连接,P4.25引脚与存储模块的WE引脚连接,P2.16引脚与存储模块的CAS引脚连接,P2.17引脚与存储模块的RAS引脚连接,P2.20引脚与存储模块的DYCS0引脚连接,P2.24引脚与存储模块的CKE0引脚连接,P2.18引脚与存储模块的CLK0引脚连接,P2.29引脚与存储模块的DQMH引脚连接,P0.16引脚与存储模块的CS引脚连接,P0.17引脚与存储模块的SO引脚连接,P0.15引脚与存储模块的CLK引脚连接,P0.18引脚与存储模块的SI引脚连接,3.3V/GND电源接口与电源模块连接,电源模块的其他接口分别连接外部通讯模块的3.3V/GND电源接口、显示控制模块的3.3V/GND电源接口、存储模块的3.3V/GND电源接口、时钟模块电路的3.3V/GND电源接口和看门狗复位电路的3.3V/GND电源接口。

电源模块上设置LM2596S-5.0和LM1117_3.3集成电路,显示控制模块包括有ADV7123和GT30L32S4W,外部通讯模块包括有SP3220EY和SP3485EN,时钟模块电路为SD2405API,看门狗复位电路为CAT823RTDI,存储模块包括有K4S561632N-LC75和W25Q64。

本实用新型是一款面向自动化、信息化数据采集、显示的终端设备。其关键技术在于:

1、能将获取到的数据通过视频接口输出至显示设备上;

2、自适应分辨率调整;

3、宽电压设计,实现9~30V供电范围内,设备正常稳定的工作;

4、采用翻滚动屏显示技术,实现大量内容同屏显示。

设计采用模块化设计思路。显示终端主要由以下单元模块组成,其构成了终端的主体。控制单元:负责处理、分析各项模块的信息以及外部输入信息,并进行对各项模块的控制管理。电源模块单元:负责整套设备的正常、安全的运行,为各项元器件、单元模块供电。存储模块单元:其主要用于设备所采集的数据的存储,以及设备的相关设置参数等存储。显示控制模块单元:主要做到视频输出功能,能将显示信息正常、正确的输出到显示器上。通讯模块单元:用于连接与显示终端进行数据收发的设备,包括PLC、各类型传感器、相应通讯串口模块等。

1、控制单元核心LPC178x

选用作为LPC178x设备的核心控制单元,一是LPC178x/177x系列,其是基于ARM Cortex-M3的微控制器,用于处理要求高集成度和低功耗的嵌入式应用;二是Cortex-M3是下一代内核,在相同的时钟速率下能提供比ARM7更高的性能,并提供了系统增强型特性;三是ARM Cortex-M3处理器,可在高至120MHz的频率下运行,代码执行速度高达1.25MIPS/MHz,并包含1个支持随机跳转的内部预取指单元;四是集成了大量的通信接口,如,1个以太网MAC、1个USB 2.0全速接口、5个UART接口、2路CAN、3个SSP接口、1个SPI接口、3个I2C接口、2路I2S输入、输出;五是强大的外设组件,最高配置包括512KB片内Flash程序存储器、96KB片内SRAM、4KB片内EEPROM、8通道GPDMA控制器、4个32位通用定时器、1个看门狗定时器以及一个独立供电的超低功耗RTC等。

2、电源模块单元

主要给控制单元、显示模块、存储模块、时钟模块、外部通讯模块供电。因采用整流电路、稳压器、防电涌设计等设计思路,能够使输入电压稳定在特定的区间内,使设备能够稳定安全的运行。其任务除对设备供电外,还能通过相应的接口对接入设备的传感器进行特定电压的供电。

电源电路中主要由两种电压调节器构成。分别为LM2596S-5.0和LM1117-3.3这两种电压调节器。LM2596S是降压型电源管理单片集成电路,能够输出3A的驱动电流,同时具有很好的线性和负载调节特性。LM1117是一个低压差电压调节器,提供电流限制和热保护。其压差在1.2V输出时,负载电流可达到800mA,线性调整率为0.2%(max),负载调整率为0.4%(max)。

3、存储模块单元

顾名思义,其主要用于设备所采集的数据的存储,以及设备的相关设置参数等存储。选用W25Q64串行Flash芯片以及属于三星的DDR3 SDRAM内存的K4S561632芯片,均为电子行业广泛采用的。

4、显示控制模块单元

控制模块主要选用GT30L3254W和ADC7123这两种芯片。GT30L3254W为标准汉字字库芯片,主要用于提供中文汉字的调用。通过配套的显示输出电路,可以给显示屏提供中文显示。ADC7123是一款单芯片、三通道、高速数模转换器。内置三个高速、10位、待互补输出的视频模数转换器、一个标准TTL输入接口以及一个高阻抗、模拟输出电流源。

5、通讯模块单元

主要由行业普遍应用到的RS-232收发器SP3220EEY、RS-485收发器SP3485等组成。RS-232和RS-485收发器则用于与各类数据采集传感器进行通讯,以及与遥测终端机进行数据交换。

尽管已经示出和描述了本实用新型的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本实用新型的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本实用新型的范围由所附权利要求及其等同物限定。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1