一种基于SRAM的并行乘加装置的制作方法

文档序号:19827658发布日期:2020-02-04 12:02阅读:来源:国知局
技术总结
本发明属于集成电路技术领域,具体涉及一种基于SRAM的并行乘加装置。本发明的方装置包括控制器、移位寄存器、SRAM存内计算模块和放大输出模块;所述控制器用于对移位寄存器和SRAM存内计算模块进行逻辑控制;所述移位寄存器具有移位功能,并用于接收第一操作数,移位寄存器输出第一操作数到SRAM存内计算模块;所述SRAM存内计算模块接收移位寄存器输入的第一操作数和外部输入的第二操作数,在控制器控制下对第一操作数和第二操作数进行并行乘法加运算,SRAM存内计算模块的输出接放大输出模块的输入;放大输出模块将SRAM存内计算模块的计算结果进行信号放大并做幅度调整后输出。本发明的极大地提高了并行乘加运算速度、节约了运算操作数的存储空间。

技术研发人员:胡绍刚;邓阳杰;乔冠超;刘洋;于奇
受保护的技术使用者:电子科技大学
技术研发日:2019.10.17
技术公布日:2020.02.04

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1