指纹驱动电路及显示面板的制作方法

文档序号:22315176发布日期:2020-09-23 01:39阅读:93来源:国知局
指纹驱动电路及显示面板的制作方法

本申请涉及显示技术领域,具体涉及一种goa电路及显示面板。



背景技术:

当今社会科技迅猛发展,手机、电脑和电视等电子产品广泛应用于生活中的各个方面。因此,显示面板被广泛采用,而指纹识别作为一个常见应用,要求指纹识别模块集成到显示面板内。即,除了原有左右两侧的显示goa(英文全称:gatedriveronarray)电路,还需要增加指纹goa电路。

然而,由于每一指纹识别单元需要一个复位信号以及一个扫描信号进行驱动。因此,对于一个指纹识别单元需要两个指纹goa电路,导致非显示区域的宽度增加,不利于提高屏占比。



技术实现要素:

本申请实施例的目的在于提供一种指纹驱动电路及显示面板,可以同时输出扫描信号以及复位信号给指纹识别单元,从而具有降低非显示区域宽度,提高屏占比的有益效果。

第一方面,本申请实施例提供一种指纹驱动电路,包括多级级联的指纹驱动单元,每一级所述指纹驱动单元均包括:上拉控制模块、下传模块、上拉模块、维持模块和下拉模块;

所述上拉控制模块接入上一级复位信号、上一级扫描信号、低电平信号以及高电平信号,并电性连接于第一节点,所述上拉控制模块用于在所述上一级复位信号、所述上一级扫描信号以及所述低电平信号的控制下,将所述高电平信号输出至所述第一节点;

所述下传模块接入所述高电平信号,并电性连接于所述第一节点以及第二节点,所述下传模块用于在所述高电平信号的控制下,将所述第一节点的信号输出至所述第二节点;

所述上拉模块接入第一复位时钟信号、第一扫描时钟信号,并电性连接于所述第二节点,所述上拉模块用于根据所述第一复位时钟信号、所述第一扫描时钟信号以及所述第二节点的信号,输出本级复位信号和本级扫描信号;

所述下拉模块接入低电平信号,并电性连接于第三节点,所述下拉模块用于在所述第三节点的信号的控制下,将所述本级复位信号的电位以及所述本级扫描信号的电位拉低至所述低电平信号的电位;

所述维持模块接入第二复位时钟信号、第二扫描时钟信号、所述高电平信号以及所述低电平信号,并电性连接于所述第一节点以及所述第三节点,所述下拉维持模块用于根据所述第二复位时钟信号、所述第二扫描时钟信号、所述高电平信号以及所述低电平信号,控制所述第一节点的电位以及所述第三节点的电位。

在本申请实施例所述的指纹驱动电路中,所述上拉控制模块包括第一薄膜晶体管、第十三薄膜晶体管、第十四薄膜晶体管以及第一电容;

所述第十三薄膜晶体管的源极以及所述第十四薄膜晶体管的源极相互连接并接入所述高电平信号,所述第十三薄膜晶体管的漏极以及所述第十四薄膜晶体管的漏极相互连接并与所述第一薄膜晶体管的栅极电性连接;

所述第十三薄膜晶体管的栅极接入所述上一级复位信号,所述第十四薄膜晶体管的栅极接入所述上一级扫描信号,所述第一薄膜晶体管的源极接入所述高电平信号,所述第一薄膜晶体管的漏极与所述第一节点电性连接;

所述第一电容的一端与所述第一节点电性连接,所述第一电容的另一端接入所述低电平信号。

在本申请实施例所述的指纹驱动电路中,所述下传模块包括第二薄膜晶体管;

所述第二薄膜晶体管的源极与所述第一节点电性连接,所述第二薄膜晶体管的漏极与所述第二节点电性连接连接,所述第二薄膜晶体管的栅极接入所述高电平信号。

在本申请实施例所述的指纹驱动电路中,所述上拉模块包括第三薄膜晶体管以及第四薄膜晶体管;

所述第三薄膜晶体管的源极接入所述第一复位时钟信号,所述第三薄膜晶体管的栅极与所述第二节点电性连接,所述第三薄膜晶体管的漏极作为用于输出所述本级复位信号的一端;

所述第四薄膜晶体管的源极接入所述第一扫描时钟信号,所述第四薄膜晶体管的栅极与所述第二节点电性连接,所述第四薄膜晶体管的漏极作为用于输出所述本级扫描信号的一端。

在本申请实施例所述的指纹驱动电路中,所述下拉模块包括第九薄膜晶体管以及第十薄膜晶体管;

所述第九薄膜晶体管的源极接入所述低电平信号,所述第九薄膜晶体管的栅极与所述第三节点电性连接,所述第九薄膜晶体管的漏极与用于输出所述本级复位信号的一端电性连接;

所述第十薄膜晶体管的源极接入所述低电平信号,所述第十薄膜晶体管的栅极与所述第三节点电性连接,所述第十薄膜晶体管的漏极与用于输出所述本级扫描信号的一端电性连接。

在本申请实施例所述的指纹驱动电路中,所述维持模块包括第五薄膜晶体管、第六薄膜晶体管、第七薄膜晶体管、第十五薄膜晶体管、第十六薄膜晶体管、第八晶体管以及第二电容;

所述第十五薄膜晶体管的源极以及所述第十六薄膜晶体管的源极相互连接并接入所述高电平信号,所述第十五薄膜晶体管的漏极以及所述第十六薄膜晶体管的漏极相互连接并与所述第五薄膜晶体管的源极电性连接,所述第十五薄膜晶体管的栅极接入所述第二复位时钟信号;所述第十六薄膜晶体管的栅极接入所述第二扫描时钟信号;

所述第五薄膜晶体管的栅极接入所述高电平信号,所述第五薄膜晶体管的漏极与所述第六薄膜晶体管的栅极电性连接,所述第六薄膜晶体管的源极接入所述高电平信号,所述第六薄膜晶体管的漏极与所述第三节点电性连接,所述第七薄膜晶体管的栅极与所述第一节点电性连接,所述第七薄膜晶体管的漏极与所述第三节点连接,所述第七薄膜晶体管的源极接入所述低电平信号;

所述第八薄膜晶体管的漏极与所述第一节点连接,所述第八薄膜晶体管的源极接入所述低电平信号,所述第八薄膜晶体管的栅极与所述第三节点电性连接;

所述第二电容的一端与所述第三节点电性连接,所述第二电容的另一端接入所述低电平信号。

在本申请实施例所述的指纹驱动电路中,所述指纹驱动电路还包括关闭模块;

所述关闭模块分别与用于输出所述本级扫描信号的一端以及用于输出所述本级复位信号的一端电性连接,所述关闭模块用于接入关闭信号,所述关闭模块用于根据所述关闭信号将所述本级扫描信号的电位以及所述本级复位信号的电位拉低,以关闭所述本级扫描信号以及所述本级复位信号的输出。

在本申请实施例所述的指纹驱动电路中,所述关闭模块包括第十一薄膜晶体管以及第十二薄膜晶体管;

所述第十一薄膜晶体管的漏极与用于输出所述本级复位信号的一端电性连接,所述第十二薄膜晶体管的漏极与用于输出所述本级扫描信号的一端电性连接,所述第十一薄膜晶体管的源极以及所述第十二薄膜晶体管的源极均接入所述低电平信号;

所述第十一薄膜晶体管的栅极以及所述第十二薄膜晶体管的栅极均接入所述关闭信号。

在本申请实施例所述的指纹驱动电路中,所述低电平信号、所述高电平信号、所述第一复位时钟信号、所述第二复位时钟信号、所述第一扫描时钟信号以及所述第二扫描时钟信号均由外部时序器提供。

第二方面,本申请实施例还提供一种显示面板,其包括以上所述的指纹驱动电路。

本申请实施例提供的指纹驱动电路及显示面板,通过采用一个驱动电路来输出扫描信号以及复位信号,从而使得针对指纹识别单元无需采用两个goa电路进行驱动,可以降低非显示区域的宽度,可以提高屏占比。

附图说明

为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本申请实施例提供的显示面板的结构示意图。

图2为本申请实施例提供的指纹驱动电路的结构示意图。

图3为本申请实施例提供的指纹驱动电路中一指纹驱动单元的电路意图。

图4为本申请实施例提供的显示面板中一指纹识别单元的电路示意图。

图5为本申请实施例提供的指纹驱动电路中一指纹驱动单元的另一电路意图。

具体实施方式

下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。

本申请所有实施例中采用的晶体管可以为薄膜晶体管或场效应管或其他特性相同的器件,由于这里采用的晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本申请实施例中,为区分晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。按附图中的形态规定开关晶体管的中间端为栅极、信号输入端为漏极、输出端为源极。此外本申请实施例所采用的晶体管可以包括p型晶体管和/或n型晶体管两种,其中,p型晶体管在栅极为低电平时导通,在栅极为高电平时截止,n型晶体管为在栅极为高电平时导通,在栅极为低电平时截止。

请参阅图1,图1为本申请实施例提供的显示面板的结构示意图。如图1所示,本申请实施例提供的显示面板包括显示区域10以及设置在显示区域10两侧的goa区域20。其中,显示区域10内设置有多个呈阵列设置的指纹识别单元11。goa电路区域20上设置有显示goa电路22和指纹驱动电路21。显示goa电路22用于驱动显示区域10内的像素。指纹驱动电路21用于驱动显示区域10内的指纹识别单元11。

在一些实施例中,在位于显示区域10一侧的一显示goa电路22和指纹驱动电路21的位置可以互换。即,在位于显示区域10一侧的goa区域20上,显示goa电路22靠近显示区域10设置,指纹驱动电路21远离显示区域10设置。或者,在位于显示区域10一侧的goa区域20上,显示goa电路22远离显示区域10设置,指纹驱动电路21靠近显示区域10设置。

请参阅图2,图2为本申请实施例提供的指纹驱动电路的结构示意图。结合图1、图2所示,本申请实施例提供的指纹驱动电路21包括多级级联的指纹驱动单元。图2以级联的第n-2级指纹驱动单元、第n级指纹驱动单元和第n+2级指纹驱动单元为例进行说明。

当第n级指纹驱动单元工作时,第n-2级指纹驱动单元输出的扫描信号和复位信号为高电位,使得第n级指纹驱动单元开始输出的扫描信号和复位信号,用于驱动显示面板中一行中的指纹识别单元;同时,当第n级指纹驱动单元输出的扫描信号和复位信号为高电位时,第n=2级指纹驱动单元开始工作。

请参阅图3,图3为本申请实施例提供的指纹驱动电路中一指纹驱动单元的电路意图。如图3所示,该指纹驱动单元包括:上拉控制模块101、下传模块102、上拉模块103、维持模块105和下拉模块104。

其中,上拉控制模块101接入上一级复位信号rst(n-2)、上一级扫描信号g(n-2)、低电平信号vgl以及高电平信号vgh,并电性连接于第一节点q,上拉控制模块101用于在上一级复位信号rst(n-2)、上一级扫描信号g(n-2)以及低电平信号vgl的控制下,将高电平信号vgh输出至第一节点q。

其中,下传模块102接入高电平信号vgh,并电性连接于第一节点q以及第二节点m,下传模块102用于在高电平信号vgh的控制下,将第一节点q的信号输出至第二节点m。

其中,上拉模块103接入第一复位时钟信号ck_rst1、第一扫描时钟信号ck_gn1,并电性连接于第二节点m,上拉模块103用于根据第一复位时钟信号ck_rst1、第一扫描时钟信号ck_gn1以及第二节点m的信号,输出本级复位信号rst(n)和本级扫描信号g(n)。

其中,下拉模块104接入低电平信号vgl,并电性连接于第三节点p,下拉模块104用于在第三节点p的信号的控制下,将本级复位信号rst(n)的电位以及本级扫描信号g(n)的电位拉低至低电平信号vgl的电位。

其中,维持模块105接入第二复位时钟信号ck_rst2、第二扫描时钟信号ck_gn2、高电平信号vgh以及低电平信号vgl,并电性连接于第一节点q以及第三节点p,下拉维持模块105用于根据第二复位时钟信号ck_rst2、第二扫描时钟信号ck_gn2、高电平信号vgh以及低电平信号vgl,控制第一节点q的电位以及第三节点p的电位。

在一些实施例中,低电平信号vgl、高电平信号vgh、第一复位时钟信号ck_rst1、第二复位时钟信号ck_rst2、第一扫描时钟信号ck_gn1以及第二扫描时钟信号ck_gn2均由外部时序器提供。

需要说明的是,本申请实施例提供的指纹驱动电路,通过采用一个驱动电路来输出扫描信号以及复位信号,从而使得针对指纹识别单元无需采用两个goa电路进行驱动,可以降低非显示区域的宽度,可以提高屏占比。

具体的,上拉控制模块101包括第一薄膜晶体管nt1、第十三薄膜晶体管nt13、第十四薄膜晶体管nt14以及第一电容c1;第十三薄膜晶体管nt13的源极以及第十四薄膜晶体管nt14的源极相互连接并接入高电平信号vgh,第十三薄膜晶体管nt13的漏极以及第十四薄膜晶体管nt14的漏极相互连接并与第一薄膜晶体管nt1的栅极电性连接;第十三薄膜晶体管nt13的栅极接入上一级复位信号rst(n-2),第十四薄膜晶体管nt14的栅极接入上一级扫描信号g(n-2),第一薄膜晶体管nt1的源极接入高电平信号vgh,第一薄膜晶体管nt1的漏极与第一节点q电性连接;第一电容c1的一端与第一节点q电性连接,第一电容c1的另一端接入低电平信号vgl。

具体的,下传模块102包括第二薄膜晶体管nt2;第二薄膜晶体管nt2的源极与第一节点q电性连接,第二薄膜晶体管nt2的漏极与第二节点m电性连接连接,第二薄膜晶体管nt2的栅极接入高电平信号vgh。

具体的,上拉模块103包括第三薄膜晶体管nt3以及第四薄膜晶体管nt4;第三薄膜晶体管nt3的源极接入第一复位时钟信号ck_rst1,第三薄膜晶体管nt3的栅极与第二节点m电性连接,第三薄膜晶体管nt3的漏极作为用于输出本级复位信号rst(n)的一端;第四薄膜晶体管nt4的源极接入第一扫描时钟信号ck_gn1,第四薄膜晶体管nt4的栅极与第二节点m电性连接,第四薄膜晶体管nt4的漏极作为用于输出本级扫描信号g(n)的一端。

具体的,下拉模块104包括第九薄膜晶体管nt9以及第十薄膜晶体管nt10;第九薄膜晶体管nt9的源极接入低电平信号vgl,第九薄膜晶体管nt9的栅极与第三节点p电性连接,第九薄膜晶体管nt9的漏极与用于输出本级复位信号rst(n)的一端电性连接;第十薄膜晶体管nt10的源极接入低电平信号vgl,第十薄膜晶体管nt10的栅极与第三节点p电性连接,第十薄膜晶体管nt10的漏极与用于输出本级扫描信号g(n)的一端电性连接。

具体的,维持模块105包括第五薄膜晶体管nt5、第六薄膜晶体管nt6、第七薄膜晶体管nt7、第十五薄膜晶体管nt15、第十六薄膜晶体管nt16、第八晶体管以及第二电容c2;第十五薄膜晶体管nt15的源极以及第十六薄膜晶体管nt16的源极相互连接并接入高电平信号vgh,第十五薄膜晶体管nt15的漏极以及第十六薄膜晶体管nt16的漏极相互连接并与第五薄膜晶体管nt5的源极电性连接,第十五薄膜晶体管nt15的栅极接入第二复位时钟信号ck_rst2;第十六薄膜晶体管nt16的栅极接入第二扫描时钟信号ck_gn2;第五薄膜晶体管nt5的栅极接入高电平信号vgh,第五薄膜晶体管nt5的漏极与第六薄膜晶体管nt6的栅极电性连接,第六薄膜晶体管nt6的源极接入高电平信号vgh,第六薄膜晶体管nt6的漏极与第三节点p电性连接,第七薄膜晶体管nt7的栅极与第一节点q电性连接,第七薄膜晶体管nt7的漏极与第三节点p连接,第七薄膜晶体管nt7的源极接入低电平信号vgl;第八薄膜晶体管nt8的漏极与第一节点q连接,第八薄膜晶体管nt8的源极接入低电平信号vgl,第八薄膜晶体管nt8的栅极与第三节点p电性连接;第二电容c2的一端与第三节点p电性连接,第二电容c2的另一端接入低电平信号vgl。

可以理解的,当指纹驱动单元开始工作时,第十三薄膜晶体管nt13或第十四薄膜晶体管nt14中会有一个开启,使得第一节点q被上拉。由于指纹识别单元的复位和输出过程是分开的,因此,第一复位时钟信号ck_rst1或第二扫描时钟信号ck_gn2只有一个输出高电平。当第一复位时钟信号ck_rst1或第一扫描时钟信号ck_gn1输出高电平时,那么本级复位信号rst(n)或本级扫描信号g(n)则会变成高电平,使得指纹识别单元中响应的薄膜晶体管打开,开始工作。同理,当第二复位时钟信号ck_rst2或第二扫描时钟信号ck_gn2输出高电平时,第十五薄膜晶体管nt15或第十六薄膜晶体管nt16打开,将第二节点m电位拉高,使得本级复位信号rst(n)以及本级扫描信号g(n)输出低电平,本级级传结束。

进一步的,请参阅图4,图4为本申请实施例提供的显示面板中一指纹识别单元的电路示意图。结合图1、图3、图4所示,该指纹识别单元11包括第一指纹识别薄膜晶体管q1、第二指纹识别薄膜晶体管q2、第三指纹识别薄膜晶体管q3以及光电二极管d。该指纹驱动单元将本级复位信号rst(n)输出至第一指纹识别薄膜晶体管q1的栅极;该指纹驱动单元将本级扫描信号g(n)输出至第三指纹识别薄膜晶体管q3的栅极。

具体的,第一指纹识别薄膜晶体管q1的栅极接入本级复位信号rst(n),第一指纹识别薄膜晶体管q1的源极接入第一电源信号vint,第一指纹识别薄膜晶体管q1的漏极、第二指纹识别薄膜晶体管q2的栅极以及光电二极管d的一端相互连接,光电二极管d的另一端与指纹信号输入端连接a。第二指纹识别薄膜晶体管q2的源极接入第二电源信号vdd,第二指纹识别薄膜晶体管q2的漏极与第三指纹识别薄膜晶体管q3的源极相互连接。第三指纹识别薄膜晶体管q3的栅极接入本级扫描信号g(n),第三指纹识别薄膜晶体管a3的漏极与指纹信号输出端b连接。

其中,第一指纹识别薄膜晶体管q1主要是用于指纹信号的复位,本级复位信号rst(n)处于高电位,第一指纹识别薄膜晶体管q1开启,使得第一指纹识别薄膜晶体管q1的漏极、光电二极管d的一端以及第二指纹识别薄膜晶体管q2的栅极复位到一个固定的电压。然后是曝光,此时光电二极管d产生光生电流,使得第一指纹识别薄膜晶体管q1的漏极、光电二极管d的一端以及第二指纹识别薄膜晶体管q2的栅极的电位降低,由于指纹谷和脊反射率存在差异,光生电流不同,所以谷和脊所在区域的第一指纹识别薄膜晶体管q1的漏极、光电二极管d的一端以及第二指纹识别薄膜晶体管q2的栅极的电位不同。最后是读取过程,当本级扫描信号g(n)处于高电位,读取电路是通路,将信号送往至指纹信号输出端b。由于第一指纹识别薄膜晶体管q1的漏极、光电二极管d的一端以及第二指纹识别薄膜晶体管q2的栅极的电位不同,各个指纹识别薄膜晶体管的源漏电压不同,所以对应的电流不同,读取到的电荷量或电压差也就存在差异,从而识别出指纹的谷或脊。

请参阅图5,图5为本申请实施例提供的指纹驱动电路中一指纹驱动单元的另一电路意图。结合图3、图5所示,图5所示的指纹驱动单元与图3所示的指纹驱动单元的区别在于:图5所示的指纹驱动单元还包括关闭模块106。

关闭模块106分别与用于输出本级扫描信号g(n)的一端以及用于输出本级复位信号rst(n)的一端电性连接,关闭模块106用于接入关闭信号gas2,关闭模块106用于根据关闭信号gas2将本级扫描信号g(n)的电位以及本级复位信号rst(n)的电位拉低,以关闭本级扫描信号g(n)以及本级复位信号rst(n)的输出。

具体的,关闭模块106包括第十一薄膜晶体管nt11以及第十二薄膜晶体管nt12;第十一薄膜晶体管nt11的漏极与用于输出本级复位信号rst(n)的一端电性连接,第十二薄膜晶体管nt12的漏极与用于输出本级扫描信号g(n)的一端电性连接,第十一薄膜晶体管nt11的源极以及第十二薄膜晶体管nt12的源极均接入低电平信号vgl;第十一薄膜晶体管nt11的栅极以及第十二薄膜晶体管nt12的栅极均接入关闭信号gas2。

需要说明的是,本申请实施例听过额外设置第十一薄膜晶体管nt11以及第十二薄膜晶体管nt12,并通过关闭信号gas2控制第十一薄膜晶体管nt11以及第十二薄膜晶体管nt12,可以使得所有级的复位信号和扫描信号同时关闭。

以上仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1