电子装置、芯片、面板以及解码器的制作方法

文档序号:25113069发布日期:2021-05-19 01:08阅读:105来源:国知局
电子装置、芯片、面板以及解码器的制作方法

1.本实用新型涉及一种电子装置、一种芯片、一种面板以及一种解码器。


背景技术:

2.在当前全屏幕指纹技术中,面板的所有光学指纹感测像素划分成沿面板的列方向的第一数目个指纹区域。基于指纹区域的数目,具有对应数目(等于或大于第一数目)的多个电线和多个导线必须安置于面板上。这些电线用于连接在这些指纹区域与这些导线之间。这些导线占据面板的面积。
3.举例来说,如果面板的光学指纹感测像素划分成沿列方向的10个指纹区域zone1到指纹区域zone10,那么面板的左侧和右侧中的每一个分别需要用于驱动10个指纹区域zone1到指纹区域zone10的10个导线。常规指纹感测控制芯片的10个导线将10个信号(起始脉冲信号)输出到面板的其中一侧中的一个处的10个导线,进而重置对应于指纹区域的光学指纹感测像素。常规指纹感测控制芯片的其它10个导线将10个信号(起始脉冲信号)输出到面板的一侧中的另一个处的10个导线,进而选择对应于指纹区域的光学指纹感测像素。利用起始脉冲信号,常规指纹感测控制芯片可通知面板指纹区域zone1到指纹区域zone10当中的指纹区域中的哪一个需要在光学指纹感测像素上执行扫描。
4.可设想面板越大(即,指纹区域的数目越大),安置于面板上的电线和导线的数目越大。较大数目个电线和/或导线可引起面板的较大边框。
5.应注意,“背景技术”的部分的内容用于促进对本实用新型的理解。“背景技术”的部分中所公开的内容的一部分(或所有内容)可不关于所属领域的普通技术人员所已知的常规技术。“背景技术”的部分中所公开的内容并不表示在本实用新型申请案提交之前所述内容已为所属领域的普通技术人员所已知。


技术实现要素:

6.本实用新型提供一种芯片、一种电子装置、一种面板以及一种解码器,其可尽可能地减小由芯片输出到面板的起始脉冲信号的数目。
7.本实用新型提供一种能够控制面板以执行指纹感测的芯片。面板包含多个光学指纹感测像素和多个栅极线。栅极线沿面板的第一方向布置以用于控制光学指纹感测像素。光学指纹感测像素划分成沿面板的第二方向(垂直于所述第一方向)的第一数目个指纹区域。指纹区域中的每一个耦合到面板的栅极线当中的对应一或多个栅极线。芯片包含选择电路和控制电路。选择电路配置成获得关于面板的第一数目个指纹区域当中的所选指纹区域的信息。控制电路耦合到选择电路以接收关于所选指纹区域的信息。控制电路配置成将多个控制信号提供到面板以用于控制面板从而执行指纹感测。控制信号包含第二数目个起始脉冲信号。第二数目个起始脉冲信号共同地指示所选指纹区域。第一数目大于第二数目。
8.本实用新型的芯片包含选择电路和控制电路。选择电路配置成获得关于面板的第一数目个指纹区域当中的所选指纹区域的信息。控制电路耦合到选择电路以接收关于所选
指纹区域的信息。控制电路配置成将多个控制信号提供到面板以用于控制面板从而执行指纹感测。控制信号包含多个起始脉冲信号。起始脉冲信号用于被提供到安置于面板上的解码器以使解码器根据起始脉冲信号的多个逻辑值来获得关于所选指纹区域的信息。
9.本实用新型的电子装置包含面板和芯片。面板包含多个光学指纹感测像素和多个第一栅极线,所述多个第一栅极线沿面板的第一方向布置以用于控制光学指纹感测像素。光学指纹感测像素划分成沿面板的第二方向的第一数目个指纹区域。指纹区域中的每一个耦合到面板的第一栅极线当中的对应一或多个第一栅极线。芯片能够控制面板以执行指纹感测。芯片配置成获得关于面板的第一数目个指纹区域当中的所选指纹区域的信息且将多个第一控制信号提供到面板以用于控制面板从而执行指纹感测。第一控制信号包含第二数目个起始脉冲信号。第二数目个起始脉冲信号共同地指示所选指纹区域。第一数目大于第二数目。
10.本实用新型的电子装置包含面板和芯片。面板包含多个光学指纹感测像素和多个第一栅极线,所述多个第一栅极线沿面板的第一方向布置以用于控制光学指纹感测像素。光学指纹感测像素划分成沿面板的第二方向的第一数目个指纹区域。指纹区域中的每一个耦合到面板的第一栅极线当中的对应一或多个第一栅极线。芯片能够控制面板以执行指纹感测。芯片配置成获得关于面板的第一数目个指纹区域当中的所选指纹区域的信息且将多个第一控制信号提供到面板以用于控制面板从而执行指纹感测。第一控制信号包含多个起始脉冲信号。起始脉冲信号用于被提供到安置于面板上的解码器以使解码器根据起始脉冲信号的多个逻辑值来获得关于所选指纹区域的信息。
11.本实用新型的面板包含多个光学指纹感测像素、多个第一栅极线以及第一阵列上栅极(goa)电路。第一栅极线沿面板的第一方向布置以用于控制光学指纹感测像素。光学指纹感测像素划分成沿面板的第二方向的第一数目个指纹区域。指纹区域中的每一个耦合到面板的第一栅极线当中的对应一或多个第一栅极线。goa电路安置于面板上。goa电路配置成从芯片接收控制信号且产生多个第一扫描信号以分别用于控制第一栅极线从而执行指纹感测,其中控制信号包括多个起始脉冲信号。goa电路包括解码器。解码器配置成解码起始脉冲信号以获得关于所选指纹区域的信息以用于执行指纹感测。
12.本实用新型的解码器适用于包含多个光学指纹感测像素的面板。解码器包含多个解码器单元。解码器单元中的每一个的多个输入端子配置成接收所有第一多个起始脉冲信号。解码器单元中的每一个配置成将第一多个起始脉冲信号解码为第二多个起始脉冲信号中的对应一个。
13.总而言之,由本实用新型的实施例提供的芯片可将起始脉冲信号输出到面板,其中起始脉冲信号涉及面板的第一数目个指纹区域当中的一个所选指纹区域。面板可根据待提供给所选指纹区域的起始脉冲信号来产生多个扫描信号。起始脉冲信号的数目小于指纹区域的数目。因此,电子装置可实现尽可能地减小由芯片提供到面板的起始脉冲信号的数目。
14.为了让本实用新型的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
15.包含附图以提供对本实用新型的进一步理解,且附图并入本说明书中且构成本说明书的一部分。附图用于说明本实用新型的实施例,且与描述一起用于解释本实用新型的原理。
16.图1是说明根据本实用新型的实施例的电子装置的示意性电路框图。
17.图2是说明根据实施例的图1中所描绘的面板和指纹传感器的布局的示意图。
18.图3是说明根据实施例的图2中所绘示的面板的部分布局的示意图。
19.图4是说明根据实施例的图3中绘示的光学指纹感测像素的电路示意图。
20.图5是说明根据实施例的图3中绘示的集成电路的信号时序的示意图。
21.图6是说明根据实施例的图1中所描绘的指纹感测控制电路的示意性电路框图。
22.图7a是说明根据本实用新型的实施例的图1中所描绘的指纹感测控制电路的示意性电路框图。
23.图7b是说明根据本实用新型的另一实施例的图1中所描绘的指纹感测控制电路的示意性电路框图。
24.图8是说明根据本实用新型的实施例的操作方法的流程图。
25.图9是说明根据本实用新型的另一实施例的操作方法的流程图。
26.图10是说明根据本实用新型的实施例的图7a中所描绘的控制电路的示意性电路框图。
27.图11是说明根据本实用新型的另一实施例的图7a中所描绘的控制电路的示意性电路框图。
28.图12是说明根据本实用新型的实施例的图7a中所描绘的解码器的示意性电路框图。
29.图13到图26是说明根据本实用新型的不同实施例的图12中所描绘的解码器的示意性电路框图。
30.附图标号说明
31.20:触摸区;
32.100:电子装置100;
33.110:处理器110;
34.120:指纹感测控制电路;
35.121、124:控制电路;
36.122:选择电路;
37.123:指纹读取电路;
38.130:触摸控制电路;
39.135:tddi电路;
40.140:显示驱动电路;
41.150:面板;
42.151:多路复用器电路;
43.152、152a、152b:解码器;
44.160:指纹传感器;
45.200:集成电路200;
46.201:柔性电路板;
47.610、710、720:起始脉冲产生电路;
48.730:开关电路;
49.c1:电容器;
50.ck:时钟信号;
51.d_selct:所选区域信息;
52.d1:光电二极管;
53.dgl、fpr_gl1、fpr_gl2:栅极线;
54.dp、fp、tp:操作;
55.dpix:显示像素;
56.du_1、du_2、du_3、du_31、du_n

1、du_n:解码器单元;
57.fpr_gli_reset、fpr_gl1_reset、fpr_gl2_reset、
58.fpr_gl3_reset、fpr_gli_sel/write、fpr_gl1_sel/write、
59.fpr_gl2_sel/write、fpr_gl3_sel/write:扫描信号;
60.fsu:光学指纹感测像素;
61.goa1、goa2、goa2_1、goa2_2:goa电路;
62.s_1、s_5、s_m、s_n、s1_1、s1_m、s2_1、s2_m、sp_1、sp_2、sp_3、
63.sp_4、sp_5、sp_6、sp_30、sp_31、sp_n

1、sp_n、sp_i、sp1_i、sp1_1、
64.sp1_2、sp1_3、sp1_4、sp1_5、sp1_6、sp1_n、sp2_i、sp2_1、sp2_2、sp2_3、
65.sp2_4、sp2_5、sp2_6、sp2_n:起始脉冲信号;
66.s410、s420、s510、s520、s530:步骤;
67.spb:蓝色子像素;
68.spg:绿色子像素;
69.spr:红色子像素;
70.sg_1、sg_2、sg_3、sg_4、sg_n:指纹区域;
71.sl:感测线;
72.sn_1、sn_2:感测群组;
73.sr_1、sr_2、sr_3、sr_4、sr_n

1、sr_n、sr1_1、sr1_2、sr1_3、
74.sr1_4、sr1_n、sr2_1、sr2_2、sr2_3、sr2_4、sr2_n:移位寄存器群组;
75.sw_fp、swb、swg、swr、t1、t2:开关;
76.t3:晶体管;
77.tddi_gck1、tddi_gck2、tddi_stv、tddi_sw_fp、tddi_swb、
78.tddi_swg、tddi_swr:信号;
79.vbias1、vbias2:参考电压;
80.vdd:系统电压;
81.vout:输出电压;
82.vout1:感测结果;
83.vout2:重置结果;
84.z1、z2、z3、z4:指纹感测块。
具体实施方式
85.贯穿本申请的说明书(包含权利要求书)的术语“耦合(或连接)”广泛地使用,且涵盖直接和间接的连接或耦合构件。举例来说,如果本公开描述第一设备耦合(或连接)到第二设备,那么应解译为第一设备可直接连接到第二设备,或第一设备可经由其它装置或通过某一耦合构件来间接连接到第二设备。贯穿本申请的说明书(包含权利要求书)提及的如“第一”和“第二”的术语仅用于命名元件的名称或区分不同实施例或范围,且并不意图限制元件数目的上限或下限,并不意图限制元件的顺序。此外,具有相同参考标号的元件/组件/步骤表示图式和实施例中的相同或类似部分。在不同实施例中具有相同参考标号的元件/组件/符号可参考相关描述。
86.图1是说明根据本实用新型的实施例的电子装置100的示意性电路框图。电子装置100可以是移动装置或其它非移动装置。图1中所说明的电子装置100包含处理器110、指纹感测控制电路120、触摸控制电路130、显示驱动电路140以及面板150。应注意,即使指纹感测控制电路120、触摸控制电路130以及显示驱动电路140被说明为不同电路块,然而,每一块的部分或全部可与另一个(或两个)或所有块集成在一起。基于设计需求,在一些实施例中,指纹感测控制电路120、触摸控制电路130以及显示驱动电路140的一部分或全部可嵌入于单芯片中或分离为不同芯片。芯片可与处理器110通信且控制面板150。
87.基于设计需求,在一些实施例中,处理器110包含应用程式处理器(application processor;ap)、中央处理单元(central processing unit;cpu)、微控制器或其它处理器(处理电路)。处理器110可耦合到显示驱动电路140以提供图像帧。显示驱动电路140可耦合(直接或间接)到面板150。显示驱动电路140可驱动/控制显示面板150以将图像显示在面板150的显示区中。
88.基于设计需求,面板150可以是触摸显示面板。举例来说,面板150可包含触摸检测器(未绘示)。触摸控制电路130耦合到(且控制)面板150的触摸检测器。触摸控制电路130可控制面板150上的触摸侦测以获得对应于面板150上的对象(例如,手指)的触摸区。处理器110耦合到触摸控制电路130以接收触摸感测的结果(触摸区)。
89.面板150可以是具有指纹感测功能的任何面板。面板150的特定结构在本实施例中并不受限制。基于设计需求,面板150可以是具有显示器内指纹识别功能的显示面板。举例来说,在一些实施例中,面板150更包含指纹传感器160,且指纹传感器160包含多个光学指纹感测像素。基于设计需求,指纹传感器160可以是光学指纹传感器或其它指纹传感器,如电容指纹传感器。
90.指纹传感器160可放置在面板150下。或替代地,指纹传感器160可嵌入于面板150中。面板150的实施细节可基于设计需求而确定。举例来说,指纹传感器160可以显示器上配置、显示器下配置、局部显示器内配置以及全局显示器内配置中的一个布置。替代地,指纹传感器160可以另一配置布置。
91.面板150的显示区的部分(或全部)可充当指纹传感器160的感测区以用于感测指纹。一般来说,随着感测区的面积增大,用户的操作中的自由度可增大。感测区(指纹传感器160)可具有多个感测单元(光学指纹感测像素)。当用户将手指按压在面板150的感测区的
任何方位上时,指纹传感器160可感测/识别用户的手指的指纹。基于设计需求,在一些实施例中,面板150可执行光学指纹感测,且面板150的指纹传感器160包含能够感测光的多个光学指纹感测像素。
92.指纹感测控制电路120可耦合到面板150的指纹传感器160以控制面板150的指纹感测且读取指纹感测的结果。处理器110耦合到指纹感测控制电路120以接收感测结果(即,感测信号)。基于设计需求,在一些实施例中,指纹感测控制电路120、触摸控制电路130以及显示驱动电路140可以是不同集成电路。在一些其它实施例中,触摸控制电路130和显示驱动电路140可集成在触摸与显示驱动器集成(touch with display driver integration;tddi)芯片(或tddi电路135)中,且指纹感测控制电路120实施于另一芯片(或集成电路)中。tddi电路135可控制面板150上的触摸操作和显示操作。在又一些其它实施例中,指纹感测控制电路120和tddi电路135可集成在单个集成电路(芯片)200中。集成电路200可控制面板150的指纹感测,且控制面板150上的触摸操作和显示操作。
93.图2是说明根据实施例的图1中所描绘的面板150和指纹传感器160的布局的示意图。指纹传感器160具有多个指纹感测电路,且这些指纹感测电路形成阵列。柔性电路板201电连接到面板150,且集成电路200安置于柔性电路板201上。根据设计需求,指纹感测控制电路120、触摸控制电路130以及显示驱动电路140中的一或多个可配置于集成电路200中。在图2中绘示的实施例中,指纹传感器160划分成y方向上的20个指纹区域,且x方向是一个指纹区域。每一指纹区域具有多个显示行,每一显示行具有多个显示像素,且每一个(或多个)显示像素配备有指纹感测电路。
94.举例来说,图3是说明根据实施例的图2中所绘示的面板150的部分布局的示意图。在图3中绘示的实施例中,面板150具有多个显示行,且每一显示行具有多个显示像素dpix,且一个显示像素dpix具有多个子像素,如红色子像素spr、绿色子像素spg以及蓝色子像素spb(不限于此)。一或多个阵列上栅极(gate on array;goa)电路,例如面板150的goa电路goa1可经由多个栅极线dgl耦合到显示像素dpix。goa电路goa1根据tddi电路135的控制来扫描显示像素dpix的栅极线dgl。goa电路goa1可实施为一或多个goa电路块。此外,goa电路goa1可安置于显示面板的一个或两个侧上。
95.每一个(或多个)显示像素dpix可配备有光学指纹感测像素fsu或与光学指纹感测像素fsu一起布置。这些显示像素dpix与这些光学指纹感测像素fsu是以数组方式交错排列。一或多个goa电路,例如,面板150的goa电路goa2可经由多个栅极线(例如fpr_gl1和fpr_gl2)耦合到光学指纹感测像素fsu。goa电路goa2根据指纹感测控制电路120的控制来扫描光学指纹感测像素fsu的栅极线fpr_gl1和栅极线fpr_gl2。根据设计需求,栅极线fpr_gl1和栅极线fpr_gl2中的每一个可以是单个电线或包含多个电线。此外,goa电路goa2可实施为一或多个goa电路块。此外,goa电路goa2可安置于显示面板的一个或两个侧上。因此,栅极线fpr_gl1和栅极线fpr_gl2中的每一个可包含用于传输扫描信号fpr_gli_reset(图4中所绘示)的重置电线和/或用于传输扫描信号fpr_gli_sel/write(图4中所绘示)的选择电线。
96.作为实例,包含一或多个goa电路块的goa电路goa2实施于显示面板的一侧上,且栅极线fpr_gl1和栅极线fpr_gl2中的每一个可包含用于传输扫描信号fpr_gli_reset(图4中所绘示)的重置电线和用于传输扫描信号fpr_gli_sel/write(图4中所绘示)的选择电
线。作为另一实例,包含一或多个goa电路块的goa电路goa2_1(未绘示)实施于显示面板的一侧上,且栅极线中的每一个可包含用于传输扫描信号fpr_gli_reset(图4中所绘示)的重置电线;且包含一或多个goa电路块的另一goa电路goa2_2实施于显示面板的另一侧上,且栅极线中的每一个可包含用于传输扫描信号fpr_gli_sel/write(图4中所绘示)的选择电线。用于扫描显示像素和指纹像素的goa电路的不同电路布置可根据设计需求来制得且在本公开中不受限制。
97.图4是说明根据实施例的光学指纹感测像素的电路示意图。光学指纹感测像素可以是图3中绘示的光学指纹感测像素fsu但不限于此。在图4中绘示的实施例中,光学指纹感测像素fsu包含开关t1、开关t2、晶体管t3、电容器c1以及光电二极管d1。开关t1由扫描信号fpr_gli_reset控制。扫描信号fpr_gli_reset配置成控制对应光学指纹感测像素fsu以执行重置操作。扫描信号fpr_gli_reset可以是图5中绘示的扫描信号fpr_gl1_reset、扫描信号fpr_gl2_reset以及扫描信号fpr_gl3_reset中的一个。开关t2由扫描信号fpr_gli_sel/write控制。扫描信号fpr_gli_sel/write配置成控制对应光学指纹感测像素fsu以执行选择/写入操作。扫描信号fpr_gli_sel/write可以是图5中绘示的扫描信号fpr_gl1_sel/write、扫描信号fpr_gl2_sel/write以及扫描信号fpr_gl3_sel/write中的一个。光电二极管d1的阴极经由开关t1耦合到系统电压vdd。光电二极管d1的阳极耦合到参考电压vbias1。图4中绘示的vbias2是另一参考电压。例如包含由参考电压vbias2控制的n型金属氧化物半导体(nmos)晶体管的偏压电路可耦合到指纹像素以从感测线sl汲取电流。根据设计需求,由参考电压vbias2控制的nmos晶体管可实施于集成电路200中或外部。光学指纹感测像素的不同结构可加以实施,在本公开中不受限制。
98.图5是说明根据实施例的能够控制面板以执行指纹感测的芯片的信号时序的示意图。芯片可实施为图3中绘示的集成电路200但不限于此。在图5中绘示的实施例中,信号tddi_stv表示用于显示驱动操作的起始脉冲。信号tddi_gck1和信号tddi_gck2表示用于显示驱动操作的时钟信号。信号tddi_swr表示图3中绘示的开关swr的控制信号。信号tddi_swg表示图3中绘示的开关swg的控制信号。信号tddi_swb表示图3中绘示的开关swb的控制信号。信号tddi_sw_fp表示图3中绘示的开关sw_fp的控制信号。操作dp表示由集成电路200执行的显示驱动操作。操作tp表示由集成电路200进行的触摸感测驱动操作。操作fp表示由集成电路200执行的指纹感测驱动操作。起始脉冲信号sp_4、起始脉冲信号sp_5以及起始脉冲信号sp_6表示用于指纹感测驱动操作fp的起始脉冲。扫描信号fpr_gl1_reset、扫描信号fpr_gl2_reset以及扫描信号fpr_gl3_reset表示用于指纹感测驱动操作fp的重置信号。扫描信号fpr_gl1_sel/write、扫描信号fpr_gl2_sel/write以及扫描信号fpr_gl3_sel/write表示用于指纹感测驱动操作fp的选择信号。
99.在第一步骤中,集成电路200执行指纹感测驱动操作fp以将图5中绘示的起始脉冲信号sp_4、起始脉冲信号sp_5以及起始脉冲信号sp_6顺序地输出到面板150。起始脉冲信号sp_4可包含一或多个起始脉冲,如起始脉冲信号sp1_4和起始脉冲信号sp2_4,起始脉冲信号sp_5可包含一或多个起始脉冲信号,如起始脉冲sp1_5和起始脉冲sp2_5,且起始脉冲信号sp_6可包含起始脉冲信号,如起始脉冲sp1_6和起始脉冲sp2_6。在一些实施方案中,起始脉冲信号sp_i(例如起始脉冲信号sp_4、起始脉冲信号sp_5以及起始脉冲信号sp_6)可用于产生扫描信号fpr_gli_reset(例如扫描信号fpr_gl1_reset、扫描信号fpr_gl2_reset以及
扫描信号fpr_gl3_reset)且用于产生扫描信号fpr_gli_sel/write(例如扫描信号fpr_gl1_sel/write、扫描信号fpr_gl2_sel/write以及扫描信号fpr_gl3_sel/write)。起始脉冲信号sp_i可由显示面板的一侧上的goa电路产生,如将在图7a中更多地解释。另外或替代地,起始脉冲信号sp1_i(例如起始脉冲信号sp1_4、起始脉冲信号sp1_5以及起始脉冲信号sp1_6)可用于产生扫描信号fpr_gli_reset(例如扫描信号fpr_gl1_reset、扫描信号fpr_gl2_reset以及扫描信号fpr_gl3_reset),且起始脉冲信号sp2_i(例如起始脉冲信号sp2_4、起始脉冲信号sp2_5以及起始脉冲信号sp2_6)可用于产生扫描信号fpr_gli_sel/write(例如扫描信号fpr_gl1_sel/write、扫描信号fpr_gl2_sel/write以及扫描信号fpr_gl3_sel/write)。扫描信号fpr_gli_reset顺序地接通每一光学指纹感测像素fsu的重置开关t1,因此光电二极管d1的阴极重置到vdd(例如5伏)。起始脉冲信号sp1_i可由显示面板的一侧上的goa电路产生,且起始脉冲信号sp2_i可由显示面板的另一侧上的另一goa电路产生,如将在图7b中更多地解释。
100.在第二步骤中,扫描信号fpr_gli_reset(例如扫描信号fpr_gl1_reset、扫描信号fpr_gl2_reset或扫描信号fpr_gl3_reset)断开重置开关t1,且光电二极管d1上的电压是5伏。当光照射在指纹上时,其可产生反射光。反射光照亮光电二极管d1,其加快光电二极管d1的放电速度。指纹峰的反射光较亮,其使光电二极管d1的电阻较小,且阴极放电速度较快,从而得到较低阴极电压(例如,约2伏)。指纹谷的反射光较暗,其使光电二极管d1的电阻较大。此时,阴极放电速度缓慢,从而得到大的阴极电压(例如,约3伏)。
101.在第三步骤中,扫描信号fpr_gli_sel/write(例如扫描信号fpr_gl1_sel/write、扫描信号fpr_gl2_sel/write或扫描信号fpr_gl3_sel/write)顺序地接通每一光学指纹感测像素fsu的开关t2,且将光电二极管d1的阴极电压传输到指纹感测线作为输出电压vout。在指纹感测驱动操作fp中,控制信号tddi_sw_fp是高逻辑电平(控制信号tddi_swr、控制信号tddi_swg以及控制信号tddi_swb是低逻辑电平)以选择(实现)指纹感测驱动操作fp。此时,指纹感测控制电路120的模拟前端(analog front end;afe)电路可读取光学指纹感测像素fsu的感测结果vout1(输出电压vout)。
102.在第四步骤中,扫描信号fpr_gli_reset接通重置开关t1,且光电二极管d1的阴极再次重置为系统电压vdd(例如,5伏)。系统电压vdd传输到指纹感测线作为输出电压vout。此时,指纹感测控制电路120的afe电路可读取重置结果vout2(输出电压vout)。在第五步骤中,指纹感测控制电路120可减去重置结果vout2和感测结果vout1以获得指纹信息。
103.图6是说明根据实施例的指纹感测控制电路的示意性电路框图。指纹感测控制电路可实施为图1中所描绘的指纹感测控制电路120但本公开中不限于此。在图6中说明的实例中,面板150的感测区中的所有光学指纹感测像素划分成多个指纹感测块(即,图6中说明的多个小块,如图6中说明的指纹感测块z1、指纹感测块z2、指纹感测块z3以及指纹感测块z4)。参考图1和图6,触摸控制电路130可在面板150上执行触摸侦测以获得对应于显示面板150上的手指的触摸区20。
104.面板150更包含沿面板150的第一方向(例如行(row)方向)布置的多个栅极线,例如图6中说明的栅极线fpr_gl1和栅极线fpr_gl2。根据设计需求,栅极线(例如栅极线fpr_gl1和栅极线fpr_gl2)中的每一个可以是单个电线或包含多个电线。举例来说,栅极线fpr_gl1可包含用于传输扫描信号fpr_gl1_reset(图5中所绘示)的重置电线和用于传输扫描信
号fpr_gl1_sel/write(图5中所绘示)的选择电线。栅极线fpr_gl2可包含用于传输扫描信号fpr_gl2_reset(图5中所绘示)的重置电线和用于传输扫描信号fpr_gl2_sel/write(图5中所绘示)的选择电线。栅极线用于控制面板150的光学指纹感测像素。面板150的光学指纹感测像素划分成沿面板150的第二方向(垂直于所述第一方向,例如列(column)方向)的第一数目个指纹区域,例如图6中说明的指纹区域sg_1、指纹区域sg_2、指纹区域sg_3、指纹区域sg_4、

以及指纹区域sg_n(第一数目是任意整数n)。指纹区域sg_1到指纹区域sg_n中的每一个耦合到面板150的栅极线当中的对应一或多个栅极线。
105.面板150的阵列上栅极(goa)电路包含一或多个移位寄存器群组,例如图6中说明的移位寄存器群组sr_1、移位寄存器群组sr_2、移位寄存器群组sr_3、移位寄存器群组sr_4、

以及移位寄存器群组sr_n,其中n可以是基于设计需求而确定的任意整数。指纹区域sg_1到指纹区域sg_n中的每一个可耦合到移位寄存器群组sr_1到移位寄存器群组sr_n中的对应一个,如图6中所说明。移位寄存器群组sr_1到移位寄存器群组sr_n中的每一个可接收指纹感测控制电路120的起始脉冲信号sp_1、起始脉冲信号sp_2、起始脉冲信号sp_3、起始脉冲信号sp_4、

起始脉冲信号sp_n中的一个。一或多个时钟信号ck可触发移位寄存器群组sr_1到移位寄存器群组sr_n。移位寄存器群组sr_1到移位寄存器群组sr_n的实施细节在本实施例中不受限制。基于设计需求,在一些实施例中,移位寄存器群组sr_1到移位寄存器群组sr_n中的任一个可包含常规移位寄存器或其它移位寄存器电路。
106.在图6中所说明的实施例中,指纹感测控制电路120(芯片)可控制面板150以执行指纹感测。基于触摸控制电路130的触摸感测,指纹感测控制电路120(芯片)可进一步获得对应于面板150上的对象(例如,手指)的触摸区20。根据触摸区20,指纹感测控制电路120(芯片)可从指纹区域sg_1到指纹区域sg_n中选择涵盖触摸区20的一或多个指纹区域(例如,指纹区域sg_2和指纹区域sg_3)。即,指纹感测控制电路120(芯片)可获得关于所选指纹区域sg_2和所选指纹区域sg_3(触摸区20)的信息。
107.在图6中所说明的实施例中,指纹感测控制电路120(芯片)包含控制电路121、选择电路122以及指纹读取电路123。选择电路122可获得关于触摸区20的信息。基于设计需求,在一些实施例中,处理器110可将信息提供到选择电路122。根据来自触摸控制电路130的触摸信息,处理器110可确定所选指纹区域。在一些其它实施例中,触摸控制电路130可将信息提供到选择电路122。根据触摸区20的信息,选择电路122可从指纹区域sg_1到指纹区域sg_n中选择涵盖触摸区20的所选指纹区域(例如,指纹区域sg_2和指纹区域sg_3)。选择电路122可将关于所选指纹区域sg_2和所选指纹区域sg_3的信息提供到控制电路121。
108.控制电路121耦合到选择电路122以接收关于所选指纹区域sg_2和所选指纹区域sg_3的信息。控制电路121可将多个控制信号(包含起始脉冲信号sp_1到起始脉冲信号sp_n)提供到面板150以用于控制面板150从而执行指纹感测。在图6中所说明的实施例中,起始脉冲信号和所选指纹感测区域具有简单的一对一映射关系。更具体地说,当选择指纹区域sg_1以用于扫描时,指纹感测控制电路120将脉冲施加到起始脉冲信号sp_1中。当选择指纹区域sg_2以用于扫描时,指纹感测控制电路120将脉冲施加到起始脉冲信号sp_2中。当选择指纹区域sg_3以用于扫描时,指纹感测控制电路120将脉冲施加到起始脉冲信号sp_3中。当选择指纹区域sg_4以用于扫描时,指纹感测控制电路120将脉冲施加到起始脉冲信号sp_4中。当选择指纹区域sg_n以用于扫描时,指纹感测控制电路120将脉冲施加到起始脉冲信号
sp_n中。因此,起始脉冲信号sp_1到起始脉冲信号sp_n的数目等于指纹区域sg_1到指纹区域sg_n的数目。根据关于(根据触摸区20来确定的)所选指纹区域sg_2和所选指纹区域sg_3的信息,控制电路121将脉冲施加到目标移位寄存器群组sr_2和目标移位寄存器群组sr_3的起始脉冲信号sp_2和起始脉冲信号sp_3且并不将脉冲施加到其它移位寄存器群组sr_1以及移位寄存器群组sr_4到移位寄存器群组sr_n的起始脉冲信号sp_1以及起始脉冲信号sp_4到起始脉冲信号sp_n。
109.在显示面板150的行方向中,面板150的指纹感测块(例如,图6中说明的指纹感测块z1、指纹感测块z2、指纹感测块z3以及指纹感测块z4)划分成多个感测群组,例如,图6中说明的感测群组sn_1和感测群组sn_2。感测群组中的每一个包含一或多个感测线。多路复用器电路151耦合到面板150的感测群组。指纹读取电路123耦合到多路复用器电路151。基于设计需求,多路复用器电路151可安置于面板150上或指纹感测控制电路120内。控制电路121可控制多路复用器电路151以接通从目标感测群组sn_1和目标感测群组sn_2到指纹读取电路123的多个信号路径且断开从感测群组当中的除目标感测群组sn_1和目标感测群组sn_2以外的感测群组到指纹读取电路123的多个信号路径。
110.一般来说,面板150越大,指纹区域sg_1到指纹区域sg_n的总数目n越高。指纹区域sg_1到指纹区域sg_n的总数目n越高,用于传输起始脉冲信号sp_1以及起始脉冲信号sp_4到起始脉冲信号sp_n的电线和导线的数目越高。电线和导线占据面板150的边框面积。
111.图7a是说明根据本实用新型的实施例的图1中所描绘的指纹感测控制电路120的示意性电路框图。图7a中说明的面板150、多路复用器电路151、包含栅极线fpr_gl1到栅极线fpr_gl2的多个栅极线、指纹区域sg_1到指纹区域sg_n、包含感测群组sn_1到感测群组sn_2的感测群组、移位寄存器群组sr_1到移位寄存器群组sr_n以及包含指纹感测块z1到指纹感测块z4的指纹感测块可参考与图6中说明的那些相关的描述来推测,且因此将不重复描述。
112.在图7a中说明的实例中,指纹感测控制电路120(芯片)包含控制电路124、选择电路122以及指纹读取电路123。图7a中说明的控制电路124、选择电路122以及指纹读取电路123可参考与图6中说明的控制电路121、选择电路122以及指纹读取电路123相关的描述来推测,且因此将不重复描述。
113.在图7a中说明的实例中,控制电路124耦合到选择电路122以接收关于所选指纹区域sg_2和所选指纹区域sg_3的信息。控制电路124可将多个控制信号(包含起始脉冲信号s_1到起始脉冲信号s_m)提供到面板150以用于控制面板150从而执行指纹感测。起始脉冲信号s_1到起始脉冲信号s_m用于控制面板150的多个栅极线(例如,图7a中说明的栅极线fpr_gl1和栅极线fpr_gl2)。起始脉冲信号s_1到起始脉冲信号s_m可共同地指示所选指纹区域(例如,指纹区域sg_2和指纹区域sg_3)。相比较于图6中用于指纹区域sg_1到指纹区域sg_n中的每一个的选择取决于起始脉冲信号s_1到起始脉冲信号s_n中的对应一个,图7a中用于指纹区域sg_1到指纹区域sg_n中的每一个的选择可取决于起始脉冲信号s_1到起始脉冲信号s_m中的超过一个(例如,全部)。
114.举例来说,起始脉冲信号s_1到起始脉冲信号s_m被提供到面板150上的goa电路(例如,图2的goa2)的解码器152。解码器152安置于面板150上。解码器152根据起始脉冲信号s_1到起始脉冲信号s_m的多个逻辑值来获得关于所选指纹区域sg_2和所选指纹区域sg_
3的信息。即,解码器152可根据起始脉冲信号s_1到起始脉冲信号s_m来产生起始脉冲信号sp_1到起始脉冲信号sp_n且将起始脉冲信号sp_1到起始脉冲信号sp_n分别提供到goa电路goa2的移位寄存器群组sr_1到移位寄存器群组sr_n。goa电路goa2包括移位寄存器群组sr_1到移位寄存器群组sr_n,其中的每一个可耦合到指纹区域sg_1到指纹区域sg_n中的对应一个且根据起始脉冲信号s_1到起始脉冲信号s_m中的超过一个(例如,全部)进行操作。也就是说,在接收信号之后,面板150可解码信号以知晓应操作哪一区域。图7a中说明的起始脉冲信号sp_1到起始脉冲信号sp_n可参考与图6中说明的起始脉冲信号sp_1到起始脉冲信号sp_n相关的描述来推测,且因此将不重复描述。goa电路goa2的移位寄存器群组sr_1到移位寄存器群组sr_n配置成产生多个扫描信号。扫描信号分别用于控制面板150的多个栅极线(例如,图7a中说明的栅极线fpr_gl1和栅极线fpr_gl2)。
115.在图7a中所说明的实施例中,指纹区域sg_1到指纹区域sg_n的数目n大于起始脉冲信号s_1到起始脉冲信号s_m的数目m。通过减小指纹感测控制电路120(芯片)与面板150之间的起始脉冲信号的数目,可有效地减小用于传输起始脉冲信号的电线和导线的数目。减小的电线和导线可有助于减小面板150的边框面积。
116.图7b是说明根据本实用新型的另一实施例的图1中所描绘的指纹感测控制电路120的示意性电路框图。图7b中说明的面板150、多路复用器电路151、感测群组sn_1到感测群组sn_2以及指纹感测块z1到指纹感测块z4可参考与图6中说明的那些相关的描述来推测,且因此将不重复描述。移位寄存器群组sr1_1、移位寄存器群组sr1_2、移位寄存器群组sr1_3、移位寄存器群组sr1_4、

移位寄存器群组sr1_n可参考图7a中说明的移位寄存器群组sr_1到移位寄存器群组sr_n来推测,且图7b中说明的移位寄存器群组sr2_1、移位寄存器群组sr2_2、移位寄存器群组sr2_3、移位寄存器群组sr2_4、

移位寄存器群组sr2_n可参考图7a中说明的移位寄存器群组sr_1到移位寄存器群组sr_n来推测。
117.在图7b中说明的实例中,指纹感测控制电路120(芯片)包含控制电路124、选择电路122以及指纹读取电路123。图7b中说明的控制电路124、选择电路122以及指纹读取电路123可参考与图7a中说明的控制电路121、选择电路122以及指纹读取电路123相关的描述来推测,且因此将不重复描述。
118.在图7b中说明的实例中,控制电路124耦合到选择电路122以接收关于所选指纹区域sg_2和所选指纹区域sg_3的信息。控制电路124可将多个控制信号(包含起始脉冲信号s1_1到起始脉冲信号s1_m)提供到面板150以用于控制面板150从而执行指纹感测。起始脉冲信号s1_1到起始脉冲信号s1_m用于控制面板150的多个栅极线(例如,图7b中说明的用于传输扫描信号fpr_gl1_reset和扫描信号fpr_gl2_reset的重置电线)。起始脉冲信号s1_1到起始脉冲信号s1_m可共同地指示所选指纹区域(例如,指纹区域sg_2和指纹区域sg_3)。图7b中说明的起始脉冲信号s1_1到起始脉冲信号s1_m可参考与图7a中说明的起始脉冲信号s_1到起始脉冲信号s_m相关的描述来推测。
119.举例来说,起始脉冲信号s1_1到起始脉冲信号s1_m被提供到面板150上的goa电路goa2的解码器152a。解码器152a安置于面板150上。解码器152a根据起始脉冲信号s1_1到起始脉冲信号s1_m的多个逻辑值来获得关于所选指纹区域sg_2和所选指纹区域sg_3的信息。即,解码器152a可根据起始脉冲信号s1_1到起始脉冲信号s1_m来产生起始脉冲信号sp1_1、起始脉冲信号sp1_2、起始脉冲信号sp1_3、起始脉冲信号sp1_4、

起始脉冲信号sp1_n且将
起始脉冲信号sp1_1、起始脉冲信号sp1_2、起始脉冲信号sp1_3、起始脉冲信号sp1_4、

起始脉冲信号sp1_n提供到goa电路goa2的移位寄存器群组sr1_1到移位寄存器群组sr1_n。图7b中说明的解码器152a可参考图7a中说明的解码器152来推测。图7b中说明的起始脉冲信号sp1_1到起始脉冲信号sp1_n可参考与图6中说明的起始脉冲信号sp_1到起始脉冲信号sp_n相关的描述来推测,且因此将不重复描述。goa电路goa2的移位寄存器群组sr1_1到移位寄存器群组sr1_n配置成产生多个扫描信号。扫描信号分别用于控制面板150的多个栅极线(例如,图7b中说明的用于传输扫描信号fpr_gl1_reset和扫描信号fpr_gl2_reset的重置电线)。
120.在图7b中说明的实例中,控制电路124可将多个控制信号(包含起始脉冲信号s2_1到起始脉冲信号s2_m)提供到面板150以用于控制面板150从而执行指纹感测。起始脉冲信号s2_1到起始脉冲信号s2_m用于控制面板150的多个栅极线(例如,图7b中说明的用于传输扫描信号fpr_gl1_sel/write和扫描信号fpr_gl2_sel/write的选择电线)。起始脉冲信号s2_1到起始脉冲信号s2_m可共同地指示所选指纹区域(例如,指纹区域sg_2和指纹区域sg_3)。图7b中说明的起始脉冲信号s2_1到起始脉冲信号s2_m可参考与图7a中说明的起始脉冲信号s_1到起始脉冲信号s_m相关的描述来推测。
121.举例来说,起始脉冲信号s2_1到起始脉冲信号s2_m提供到面板150上的goa电路goa2的解码器152b。解码器152b安置于面板150上。解码器152b根据起始脉冲信号s2_1到起始脉冲信号s2_m的多个逻辑值来获得关于所选指纹区域sg_2和所选指纹区域sg_3的信息。即,解码器152b可根据起始脉冲信号s2_1到起始脉冲信号s2_m来产生起始脉冲信号sp2_1、起始脉冲信号sp2_2、起始脉冲信号sp2_3、起始脉冲信号sp2_4、

起始脉冲信号sp2_n且将起始脉冲信号sp2_1、起始脉冲信号sp2_2、起始脉冲信号sp2_3、起始脉冲信号sp2_4、

起始脉冲信号sp2_n提供到goa电路goa2的移位寄存器群组sr2_1到移位寄存器群组sr2_n。图7b中说明的解码器152b可参考图7a中说明的解码器152来推测。图7b中说明的起始脉冲信号sp2_1到起始脉冲信号sp2_n可参考与图6中说明的起始脉冲信号sp_1到起始脉冲信号sp_n相关的描述来推测,且因此将不重复描述。goa电路goa2的移位寄存器群组sr2_1到移位寄存器群组sr2_n配置成产生多个扫描信号。扫描信号分别用于控制面板150的多个栅极线(例如,图7b中说明的用于传输扫描信号fpr_gl1_sel/write和扫描信号fpr_gl2_sel/write的选择电线)。
122.应注意,虽然图7b中说明两个解码器,但在不同实施例中,一个解码器可用于将起始脉冲信号sp_1到起始脉冲信号sp_n分别提供到移位寄存器群组sr_1到移位寄存器群组sr_n且将起始脉冲信号sp2_1、起始脉冲信号sp2_2、起始脉冲信号sp2_3、起始脉冲信号sp2_4、

起始脉冲信号sp2_n提供到移位寄存器群组sr2_1到移位寄存器群组sr2_n。
123.图8是说明根据本实用新型的实施例的操作方法的流程图。参考图1、图7a以及图8,在步骤s410中,面板150的多个光学指纹感测像素划分成沿面板150的列方向的第一数目n个指纹区域sg_1到指纹区域sg_n。指纹区域sg_1到指纹区域sg_n中的每一个耦合到面板150的栅极线当中的对应一或多个栅极线(例如,图7a中说明的栅极线fpr_gl1到栅极线fpr_gl2)。在步骤s410中,栅极线沿面板150的行方向布置以用于控制面板150的光学指纹感测像素。在步骤s410中,解码器152安置于面板150上,其中解码器可根据第二数目m个起始脉冲信号s_1到起始脉冲信号s_m的多个逻辑值来获得关于所选指纹区域的信息。在图7a
中所说明的实施例中,所选指纹区域可包含指纹区域sg_2和指纹区域sg_3。
124.在步骤s420中,芯片(指纹感测控制电路120)控制面板150以执行指纹感测,以便获得关于面板150的第一数目n个指纹区域sg_1到指纹区域sg_n当中的一个(或多个)所选指纹区域(例如,指纹区域sg_2和指纹区域sg_3)的信息。在步骤s420中,芯片(指纹感测控制电路120)可将多个控制信号进一步提供到面板150以用于控制面板150从而执行指纹感测。控制信号包含第二数目m个起始脉冲信号s_1到起始脉冲信号s_m,且起始脉冲信号s_1到起始脉冲信号s_m共同地指示所选指纹区域sg_2和所选指纹区域sg_3。第一数目n大于第二数目m。起始脉冲信号s_1到起始脉冲信号s_m可提供到安置于面板150上的解码器152以使解码器152根据起始脉冲信号s_1到起始脉冲信号s_m的逻辑值来获得关于所选指纹区域sg_2和所选指纹区域sg_3的信息。
125.图9是说明根据本实用新型的另一实施例的操作方法的流程图。图8中说明的步骤s420可参考与图9相关的描述来推测。参考图1、图7a以及图9,在步骤s510中,选择电路122可获得关于面板150的所选指纹区域的信息。在图7a中所说明的实施例中,所选指纹区域可包含涵盖触摸区20的指纹区域sg_2和指纹区域sg_3。即,指纹感测控制电路122可根据触摸区20来从指纹区域sg_1到指纹区域sg_n中选择对应指纹区域(例如,指纹区域sg_2和指纹区域sg_3),且随后将关于所选指纹区域sg_2和所选指纹区域sg_3的信息提供到控制电路124。
126.在步骤s520中,控制电路124可将控制信号提供到面板150以用于控制面板150从而执行指纹感测。控制信号包含多个起始脉冲信号s_1到起始脉冲信号s_m。即,控制电路124可根据关于所选指纹区域sg_2和所选指纹区域sg_3的信息来产生对应起始脉冲信号s_1到起始脉冲信号s_m。起始脉冲信号s_1到起始脉冲信号s_m中的每一个具有相应逻辑状态,且起始脉冲信号s_1到起始脉冲信号s_m的逻辑状态集与所选指纹区域(例如,指纹区域sg_2和指纹区域sg_3)之间具有第一映射关系。举例来说(但不限于),起始脉冲信号s_1到起始脉冲信号s_m中的每一个的相应逻辑状态可具有多个逻辑值。所选指纹区域根据起始脉冲信号s_1到起始脉冲信号s_m的逻辑状态的逻辑值的数学公式来指示。
127.逻辑值和数学公式可基于设计需求而确定。举例来说,在一些实施例中,逻辑值包含0和1,且数学公式是nf是所选指纹区域的索引号(也就是说当选择指纹区域sg_i时,nf=i),s_(i+1)也表示第(i+1)个起始脉冲信号s_(i+1)的逻辑值,i是0到n2‑
1的整数,且n2是第二数目m。
128.举例来说,假定第一数目n是30,且第二数目m是5。起始脉冲信号s_1到起始脉冲信号s_5的逻辑状态集与指纹区域sg_1到指纹区域sg_30当中的所选指纹区域(由索引号nf表示)之间具有第一映射关系,且第一映射关系可以是基于公式而由下表1界定的映射关系。当起始脉冲信号s_1到起始脉冲信号s_5的逻辑状态集是“00000”时,起始脉冲信号s_1到起始脉冲信号s_5中的每一个是0,且因此nf=0,因此这意味着不存在需要扫描的指纹区域。当起始脉冲信号s_1到起始脉冲信号s_5的逻辑状态集是“00001”时,起始脉冲信号s_1到起始脉冲信号s_5分别是1、0、0、0以及0,且因此nf=1,因此这意味着需要扫描第一指纹区域sg_1。起始脉冲信号s_1到起始脉冲信号s_5的其它逻辑状态集与所选指纹区域可类似且此处为简洁起见而省略。
129.解码器152的输入与输出之间的映射关系可以是由下表2界定的映射关系。当起始脉冲信号s_1到起始脉冲信号s_5的逻辑状态集(解码器152的输入)是“00000”时,起始脉冲信号sp_1到起始脉冲信号sp_30(解码器152的输出)全部是0。当起始脉冲信号s_1到起始脉冲信号s_5的逻辑状态集是“00001”时,起始脉冲信号sp_1是1,起始脉冲信号sp_1到起始脉冲信号sp_n的其余部分是0。起始脉冲信号s_1到起始脉冲信号s_5以及起始脉冲信号sp_1到起始脉冲信号sp_30的其它逻辑状态集可类似且此处为简洁起见而省略。
130.更具体地说,当起始脉冲信号sp_1到起始脉冲信号sp_n的逻辑状态集是“100

0”时,需要扫描第一指纹区域sg_1。当起始脉冲信号sp_1到起始脉冲信号sp_n的逻辑状态集是“010

0”时,需要扫描第二指纹区域sg_2。起始脉冲信号sp_1到起始脉冲信号sp_n的其它逻辑状态集与所选指纹区域可类似且此处为简洁起见而省略。
131.因此,仅五个电线安置于指纹感测控制电路120与面板150之间,且进而,起始脉冲信号sp_1到起始脉冲信号sp_5可传输到面板150。相反地,参考图6中说明的实例,三十个电线必须安置于指纹感测控制电路120与面板150之间以用于传输起始脉冲信号sp_1到起始脉冲信号sp_30。因此,由于耦合在指纹感测控制电路120与面板150之间的电线的总数目从30减小到5,因此图7a中说明的面板150的边框面积可减小。
132.表1:起始脉冲信号s_1到起始脉冲信号s_5与所选指纹区域(从sg_1到sg_30)之间的映射关系
133.[0134][0135]
表2:起始脉冲信号s_1到起始脉冲信号s_5与起始脉冲信号sp_1到起始脉冲信号
sp_30之间的映射关系
[0136]
[0137][0138]
参考图1、图7a以及图9,起始脉冲信号s_1到起始脉冲信号s_m用于提供到安置于面板150上的解码器152。在步骤s530中,解码器152可根据起始脉冲信号s_1到起始脉冲信号s_m的逻辑值来获得关于所选指纹区域(例如,指纹区域sg_2和指纹区域sg_3)的信息。因此,起始脉冲信号s_1到起始脉冲信号s_m可共同地指示所选指纹区域sg_2和所选指纹区域sg_3。举例来说,采用表1作为实例来说明,当起始脉冲信号s_1到起始脉冲信号s_5是“00010”时,指纹区域sg_2是所选指纹区域,且因此,解码器152将脉冲施加到起始脉冲信号sp_2且并不将脉冲施加到其它起始脉冲信号sp_1以及起始脉冲信号sp_3到起始脉冲信号sp_30。当起始脉冲信号s_1到起始脉冲信号s_5是“00011”时,指纹区域sg_3是所选指纹区域,且因此,解码器152将脉冲施加到起始脉冲信号sp_3且并不将脉冲施加到其它起始脉冲信号sp_1、起始脉冲信号sp_2以及起始脉冲信号sp_4到起始脉冲信号sp_30。
[0139]
图10是说明根据本实用新型的实施例的图7a中所描绘的控制电路124的示意性电路框图。在图10中所说明的实施例中,控制电路124包含起始脉冲产生电路610(例如,编码器、编码电路或可用以实施所述功能的任何其它转换电路)。起始脉冲产生电路610可将呈数字形式的所选区域信息d_selct转换成起始脉冲信号s_1到起始脉冲信号s_m。起始脉冲产生电路610可根据关于所选指纹区域(例如,指纹区域sg_2和指纹区域sg_3)的信息来将起始脉冲信号s_1到起始脉冲信号s_m提供到面板150的解码器152。起始脉冲产生电路610(起始脉冲产生电路)的实施细节在本实施例中不受限制。举例来说,在一些实施例中,起始脉冲产生电路610可包含二进制起始脉冲产生电路。
[0140]
指纹感测控制电路122可根据触摸区20来从指纹区域sg_1到指纹区域sg_n中选择对应指纹区域(例如,指纹区域sg_2和指纹区域sg_3),且随后将关于所选指纹区域sg_2和所选指纹区域sg_3的信息提供到起始脉冲产生电路610(起始脉冲产生电路)。起始脉冲产生电路610可根据关于所选指纹区域sg_2和所选指纹区域sg_3的信息来产生对应起始脉冲信号s_1到起始脉冲信号s_m。举例来说,起始脉冲产生电路610(起始脉冲产生电路)可将所选指纹区域的索引号编码或转换为起始脉冲信号s_1到起始脉冲信号s_m的逻辑值。起始脉冲信号s_1到起始脉冲信号s_m的逻辑状态集与来自指纹区域sg_1到指纹区域sg_n的所选指纹区域之间具有第一映射关系。基于设计需求,第一映射关系可以是由表1界定的映射关系或其它映射关系。
[0141]
应注意,图10中说明的控制电路124是各种实施方式的实例。图7a中说明的控制电路124的特定实施方式可基于设计需求而确定。在一些其它实施例中,控制电路124可根据不同设置(操作模式)来提供不同数目个起始脉冲信号。举例来说,当指纹感测控制电路120应用于配置有解码器152的面板150(即,图7a中说明的面板150)时,控制电路124可在第一操作模式中操作以将m个起始脉冲信号s_1到起始脉冲信号s_m提供到图7a中说明的面板150的解码器152。当指纹感测控制电路120应用于不具有解码器152的面板(即,图6中说明
的面板150)时,控制电路124可在第二操作模式中操作以将n个起始脉冲信号sp_1到起始脉冲信号sp_n提供到图6中说明的面板150的移位寄存器群组sr_1到移位寄存器群组sr_n。n大于m。
[0142]
图11是说明根据本实用新型的另一实施例的图7a中所描绘的控制电路124的示意性电路框图。在图11中所说明的实施例中,控制电路124包含第一起始脉冲产生电路710、第二起始脉冲产生电路720以及开关电路730。图11中说明的第一起始脉冲产生电路710可参考与图10中说明的起始脉冲产生电路610相关的描述来推测,且因此将不重复描述。在一些实施例中,第一起始脉冲产生电路710可包含二进制起始脉冲产生电路。第一起始脉冲产生电路710可根据关于所选指纹区域的信息来产生对应起始脉冲信号s_1到起始脉冲信号s_m,所述信息由选择电路122提供到开关电路730。起始脉冲信号s_1到起始脉冲信号s_m用于提供到安置于面板150上的解码器152以使解码器152根据起始脉冲信号s_1到起始脉冲信号s_m的逻辑值来获得关于所选指纹区域的信息。
[0143]
根据由选择电路122提供的关于所选指纹区域的信息,第二起始脉冲产生电路720可提供第三数目个起始脉冲信号,其中第三数目不等于第二数目m。举例来说,第二起始脉冲产生电路720可将n个起始脉冲信号sp_1到起始脉冲信号sp_n提供到开关电路730(即,第三数目等于第一数目n)。第二起始脉冲产生电路720的实施细节在本实施例中不受限制。举例来说,在一些实施例中,第二起始脉冲产生电路720可包含温度计码起始脉冲产生电路或独热码脉冲产生电路。
[0144]
开关电路730耦合到第一起始脉冲产生电路710和第二起始脉冲产生电路720。根据面板的类型(例如,面板是否具有解码器),开关电路730可选择第一起始脉冲产生电路710的起始脉冲信号s_1到起始脉冲信号s_m或第二起始脉冲产生电路720的起始脉冲信号sp_1到起始脉冲信号sp_n作为控制信号且将控制信号输出到面板150。起始脉冲信号s_1到起始脉冲信号s_m的逻辑状态集与所选指纹区域之间具有第一映射关系,且起始脉冲信号sp_1到起始脉冲信号sp_n的逻辑状态集与所选指纹区域之间具有第二映射关系。第一映射关系不同于第二映射关系。
[0145]
图12是说明根据本实用新型的实施例的图7a中所描绘的解码器152的示意性电路框图。在图12中所说明的实施例中,解码器152包含解码器单元du_1、解码器单元du_2、

、解码器单元du_n

1以及解码器单元du_n。解码器单元du_1到解码器单元du_n中的每一个对应指纹区域sg_1到指纹区域sg_n中的一个。所有起始脉冲信号s_1到起始脉冲信号s_m提供到解码器单元du_1到解码器单元du_n中的每一个。解码器单元du_1到解码器单元du_n中的每一个的输入端子可耦合到控制电路124以接收所有起始脉冲信号s_1到起始脉冲信号s_m。解码器单元du_1到解码器单元du_n中的每一个可配置成解码起始脉冲信号s_1到起始脉冲信号s_m以获得起始脉冲信号sp_1到起始脉冲信号sp_n中的对应一个。解码器单元du_1到解码器单元du_n的输出端子耦合到移位寄存器群组sr_1到移位寄存器群组sr_n以提供起始脉冲信号sp_1到起始脉冲信号sp_n。举例来说,解码器单元du_1可将起始脉冲信号sp_1提供到移位寄存器群组sr_1,解码器单元du_2可将起始脉冲信号sp_2提供到移位寄存器群组sr_2,解码器单元du_n

1可将起始脉冲信号sp_n

1提供到移位寄存器群组sr_n

1,且解码器单元du_n可将起始脉冲信号sp_n提供到移位寄存器群组sr_n。
[0146]
解码器单元du_1到解码器单元du_n可具有相同电路结构。解码器单元du_1到解码
器单元du_n的输入端子可具有与起始脉冲信号s_1到起始脉冲信号s_m的不同耦合关系。解码器单元du_1到解码器单元du_n中的每一个配置成将起始脉冲信号s_1到起始脉冲信号s_m解码为起始脉冲信号sp_1到起始脉冲信号sp_n中的对应一个。起始脉冲信号sp_1到起始脉冲信号sp_n中的每一个可对应于指纹区域sg_1到指纹区域sg_n中的一个。起始脉冲信号sp_1到起始脉冲信号sp_n中的每一个提供到移位寄存器群组sr_1到移位寄存器群组sr_n中的对应一个。起始脉冲信号sp_1到起始脉冲信号sp_n中的每一个由移位寄存器群组sr_1到移位寄存器群组sr_n中的一个(goa电路)使用以产生多个扫描信号(例如,图7b中说明的扫描信号fpr_gl1_sel/write和/或扫描信号fpr_gl2_sel/write)以用于控制耦合到面板150的光学指纹感测像素的栅极线(例如,图7a中说明的栅极线fpr_gl1到栅极线fpr_gl2)。
[0147]
举例来说,图13到图26是说明根据本实用新型的不同实施例的图12中所描绘的解码器单元du_1到解码器单元du_n的示意性电路框图。在图13到图26中说明的示范性实施例中,假定第一数目n是31,且假定第二数目m是5。即,解码器152包含解码器单元du_1、解码器单元du_2、

以及解码器单元du_31。控制电路124可将起始脉冲信号s_1到起始脉冲信号s_5提供到解码器单元du_1到解码器单元du_31。解码器单元du_1到解码器单元du_31的输出端子可耦合到移位寄存器群组以提供起始脉冲信号sp_1到起始脉冲信号sp_31。举例来说,解码器单元du_1可提供起始脉冲信号sp_1,解码器单元du_2可提供起始脉冲信号sp_2,解码器单元du_3可提供起始脉冲信号sp_3,且解码器单元du_31可提供起始脉冲信号sp_31。
[0148]
在图13中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。此处,解码器单元du_1将用作实例。图13中说明的其它解码器单元du_2到解码器单元du_31可参考与图13中说明的解码器单元du_1相关的描述来推测,且因此将不重复描述。解码器单元du_1包含多个输入端子,这些输入端子分别配置成耦合到起始脉冲信号s_1到起始脉冲信号s_5。这意味着这些输入端子可以分别接收起始脉冲信号s_1到起始脉冲信号s_5(或起始脉冲信号s_1到起始脉冲信号s_5的反相信号)。解码器单元du_1包含配置成提供起始脉冲信号sp_1到起始脉冲信号sp_31中的对应一个(即起始脉冲信号sp_1)的输出端子。解码器单元du_1包含多个第一逻辑单元,例如图13中说明的p沟道金属氧化物半导体(p

channel metal oxide semiconductor;pmos)晶体管。第一逻辑单元的总数目可以相同于与起始脉冲信号s_1到起始脉冲信号s_5的总数目。
[0149]
第一逻辑单元中的每一个包含耦合到解码器单元du_1的输入端子的输入端子。在图13中说明的示范性实施例中,第一逻辑单元级联连接,且第一逻辑单元中的特定一个具有耦合到解码器单元du_1的输出端子的输出端子。举例来说,pmos晶体管中的每一个包含耦合到解码器单元du_1的输入端子的栅极端子。解码器单元du_1中的pmos晶体管级联连接,且pmos晶体管中的特定一个(即最右边的一个)具有耦合到解码器单元du_1的输出端子的输出端子。
[0150]
在图13中说明的示范性实施例中,解码器单元du_1还包含多个第二逻辑单元,例如图13中说明的n沟道金属氧化物半导体(n

channel metal oxide semiconductor;nmos)晶体管。第二逻辑单元中的每一个包括耦合到起始脉冲信号s_1到起始脉冲信号s_5中的对应一个(或起始脉冲信号s_1到起始脉冲信号s_5的反相信号)的输入端子(例如栅极端子)。第二逻辑单元的总数目可以相同于起始脉冲信号s_1到起始脉冲信号s_5的总数目。解码器
单元du_1的第二逻辑单元的所有输出端子(例如解码器单元du_1中的nmos晶体管的所有漏极端子)一起耦合到解码器单元du_1的输出端子。
[0151]
在图14中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。图14中说明的解码器单元du_1到解码器单元du_31可参考与图13中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。在图14中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1中的nmos晶体管。第一逻辑单元中的每一个包括耦合到起始脉冲信号s_1到起始脉冲信号s_5中的对应一个的输入端子(例如栅极端子)。这意味着每个输入端子可以接收相应的起始脉冲信号s_1到起始脉冲信号s_5(或起始脉冲信号s_1到起始脉冲信号s_5的反相信号)中的一个。解码器单元du_1的第一逻辑单元的所有输出端子(例如解码器单元du_1中的nmos晶体管的所有漏极端子)一起耦合到解码器单元du_1的输出端子。在图14中说明的示范性实施例中,解码器单元du_1还包含耦合到nmos晶体管和解码器单元du_1的输出端子的pmos晶体管。
[0152]
在图15中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。图15中说明的解码器单元du_1到解码器单元du_31可参考与图13中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。在图15中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1中的nmos晶体管。第一逻辑单元中的每一个包括耦合到起始脉冲信号s_1到起始脉冲信号s_5中的对应一个的输入端子(例如栅极端子)。这意味着这些输入端子可以接收相应的起始脉冲信号s_1到起始脉冲信号s_5(或起始脉冲信号s_1到起始脉冲信号s_5的反相信号)中的一个。第一逻辑单元级联连接。举例来说,解码器单元du_1中的nmos晶体管级联连接。
[0153]
在图15中说明的示范性实施例中,解码器单元du_1还包含解码器单元du_1中的pmos晶体管。解码器单元du_1中的pmos晶体管耦合到解码器单元du_1中的nmos晶体管中的特定一个的输出端子(例如漏极端子)。在图15中说明的示范性实施例中,解码器单元du_1还包含耦合在nmos晶体管(第一逻辑单元)中的特定一个的输出端子与解码器单元du_1的输出端子之间的反相器。
[0154]
在图16中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子、多个第一逻辑单元以及多个第二逻辑单元。在图16中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的pmos晶体管,且第二逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的nmos晶体管。图16中说明的解码器单元du_1到解码器单元du_31可参考与图13中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。
[0155]
在图16中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个还包括多个反相器。此处,解码器单元du_1将用作实例。图16中说明的其它解码器单元du_2到解码器单元du_31可参考与图16中说明的解码器单元du_1相关的描述来推测,且因此将不重复描述。解码器单元du_1中的反相器中的每一个耦合在解码器单元du_1的输入端子中的一个与第一逻辑单元中的一个的输入端子之间。可根据设计需求省略图16中说明的反相器,所述反相器的输入端子浮动。
[0156]
在图17中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一
个包含多个输入端子、输出端子以及多个第一逻辑单元。在图17中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的nmos晶体管,且解码器单元du_1到解码器单元du_31中的每一个还可包括解码器单元du_1到解码器单元du_31中的每一个中的pmos晶体管。图17中说明的解码器单元du_1到解码器单元du_31可参考与图14中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。
[0157]
在图17中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个还包括多个反相器。解码器单元du_1到解码器单元du_31中的每一个中的反相器可参考与图16中说明的那些反相器相关的描述来推测,且因此将不重复描述。
[0158]
在图18中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。在图18中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的nmos晶体管,且解码器单元du_1到解码器单元du_31中的每一个还可包括pmos晶体管和其耦合的反相器。图18中说明的解码器单元du_1到解码器单元du_31可参考与图15中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。
[0159]
在图18中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个还包括多个反相器。解码器单元du_1到解码器单元du_31中的每一个中的反相器可参考与图16中说明的那些反相器相关的描述来推测,且因此将不重复描述。
[0160]
在图19中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。在图19中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的nmos晶体管。图19中说明的解码器单元du_1到解码器单元du_31可参考与图14中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。在图19中说明的示范性实施例中,将图14中的pmos晶体管替换为在解码器单元du_1到解码器单元du_31中的每一个中的二极管连接nmos晶体管。
[0161]
在图20中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。在图20中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的nmos晶体管。在图20所示的示范性实施例中,解码器单元du_1还包括反相器,该反相器耦合在nmos晶体管(第一逻辑单元)中的特定一个的输出端子与解码器单元du_1的输出端子之间。图20中说明的解码器单元du_1到解码器单元du_31可参考与图15中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。在图20中说明的示范性实施例中,将图15中的pmos晶体管替换为在解码器单元du_1到解码器单元du_31中的每一个中的二极管连接nmos晶体管。
[0162]
在图21中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。在图21中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的nmos晶体管。图21中说明的解码器单元du_1到解码器单元du_31可参考与图17中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。在图21中说明的示范性实施例中,将图17中的pmos晶体管替换为在解码器单元du_1到解码器单元du_31中的每一个中的二极管连接nmos晶体管。
[0163]
在图22中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。在图22中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的nmos晶体管。在图22所示的示范性实施例中,解码器单元du_1还包括反相器,该反相器耦合在nmos晶体管(第一逻辑单元)中的特定一个的输出端子与解码器单元du_1的输出端子之间。图22中说明的解码器单元du_1到解码器单元du_31可参考与图18中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。在图22中说明的示范性实施例中,将图18中的pmos晶体管替换为在解码器单元du_1到解码器单元du_31中的每一个中的二极管连接nmos晶体管。
[0164]
在图23中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。在图23中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的nmos晶体管。图23中说明的解码器单元du_1到解码器单元du_31可参考与图14中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。在图23中说明的示范性实施例中,将图14中的pmos晶体管替换为在解码器单元du_1到解码器单元du_31中的每一个中的拉高电阻器。
[0165]
在图24中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。在图24中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的nmos晶体管。在图24所示的示范性实施例中,解码器单元du_1还包括反相器,该反相器耦合在nmos晶体管(第一逻辑单元)中的特定一个的输出端子与解码器单元du_1的输出端子之间。图24中说明的解码器单元du_1到解码器单元du_31可参考与图15中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。在图24中说明的示范性实施例中,将图15中的pmos晶体管替换为在解码器单元du_1到解码器单元du_31中的每一个中的拉高电阻器。
[0166]
在图25中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。在图25中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的nmos晶体管。在图25所示的示范性实施例中,解码器单元du_1至du_31中的每个还包括多个反相器。图25中说明的解码器单元du_1到解码器单元du_31可参考与图17中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。在图25中说明的示范性实施例中,将图17中的pmos晶体管替换为在解码器单元du_1到解码器单元du_31中的每一个中的拉高电阻器。
[0167]
在图26中说明的示范性实施例中,解码器单元du_1到解码器单元du_31中的每一个包含多个输入端子、输出端子以及多个第一逻辑单元。在图26中说明的示范性实施例中,第一逻辑单元可以是解码器单元du_1到解码器单元du_31中的每一个中的nmos晶体管。在图26所示的示范性实施例中,解码器单元du_1至du_31中的每个还包括多个反相器。图26中说明的解码器单元du_1到解码器单元du_31可参考与图18中说明的那些解码器单元相关的描述来推测,且因此将不重复描述。在图26中说明的示范性实施例中,将图18中的pmos晶体管替换为在解码器单元du_1到解码器单元du_31中的每一个中的拉高电阻器。
[0168]
根据不同设计需求,指纹感测控制电路120、选择电路122、指纹读取电路123以及(或)控制电路124的块可以硬件、固件、软件(即,程序)形式或以许多前述三种形式的组合实施。
[0169]
在硬件形式方面,指纹感测控制电路120、选择电路122、指纹读取电路123以及(或)控制电路124的块可实施于集成电路上的逻辑电路中。指纹感测控制电路120、选择电路122、指纹读取电路123以及(或)控制电路124的相关功能可通过利用硬件描述语言(例如,verilog hdl或vhdl)或其它合适的编程语言来以硬件形式实施。举例来说,指纹感测控制电路120、选择电路122、指纹读取电路123以及(或)控制电路124的相关功能可实施于一或多个控制器、微控制器、微处理器、专用集成电路(application

specific integrated circuit;asic)、数字信号处理器(digital signal processor;dsp)、现场可编程门阵列(field programmable gate array;fpga)和/或其它处理单元中的各种逻辑块、模块以及电路中。
[0170]
在软件形式和/或固件形式方面,指纹感测控制电路120、选择电路122、指纹读取电路123以及(或)控制电路124的相关功能可实施于集成电路上的逻辑电路中。举例来说,指纹感测控制电路120、选择电路122、指纹读取电路123以及(或)控制电路124可通过使用通用编程语言(例如,c或c++)或其它合适的编程语言来实施。编程码可记录/存储于记录媒体中,且前述记录媒体包含例如只读存储器(read only memory;rom)、存储装置和/或随机存取存储器(random access memory;ram)。编程码可从记录媒体存取且由计算机、中央处理单元(cpu)、控制器、微控制器或微处理器执行以完成相关功能。对于记录媒体,可使用“非暂时性计算机可读媒体”,如磁带、磁盘、卡、半导体存储器或编程逻辑电路。另外,程序可经由任何传输媒体(例如,通信网络或无线电波)提供到计算机(或cpu)。通信网络是例如因特网、有线通信、无线通信或其它通信媒体。
[0171]
考虑到前述内容,由本实用新型的实施例提供的指纹感测控制电路(芯片)可将起始脉冲信号输出到面板。起始脉冲信号涉及面板的指纹区域当中的所选指纹区域。面板可根据起始脉冲信号来产生多个扫描信号,且扫描信号提供到所选指纹区域。起始脉冲信号的数目小于指纹区域的数目。因此,电子装置可实现尽可能减小由指纹感测控制电路(芯片)输出到面板的起始脉冲信号的数目。
[0172]
最后应说明的是:以上各实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述各实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的范围。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1