技术总结
本发明公开了一种并行的、存储计算一体化的卷积计算的硬件实现以及操作方式。该硬件实现主要基于阻变存储器二维交叉阵列,包括:阻变存储阵列、位线控制单元、字线控制单元、存储模块、输入模块和输出模块,存储模块产生输入矩阵信号,输入模块产生卷积核信号,位线控制单元用于选通存储模块或输入模块,字线控制单元用于选通输出模块或地线,以将输入矩阵存储至阻变存储阵列,以及将卷积核矩阵输入所述阻变存储阵列,输出模块输出卷积运算结果,以此方式实现卷积的存储计算一体化及并行计算。
技术研发人员:康晋锋;柳晨;黄鹏;周正;刘力锋;刘晓彦
受保护的技术使用者:北京大学
文档号码:201611235411
技术研发日:2016.12.27
技术公布日:2017.06.13