1.一种延迟锁相环,其特征在于,所述延迟锁相环包括:
2.根据权利要求1所述的延迟锁相环,其特征在于,所述第一信号路径还包括传输延迟模拟模块;其中,
3.根据权利要求2所述的延迟锁相环,其特征在于,所述第一延迟线包括:
4.根据权利要求1所述的延迟锁相环,其特征在于,所述延迟锁相环还包括粗调参数生成模块;其中,
5.根据权利要求4所述的延迟锁相环,其特征在于,
6.根据权利要求5所述的延迟锁相环,其特征在于,所述延迟锁相环还包括细调参数生成模块;其中,
7.根据权利要求5所述的延迟锁相环,其特征在于,所述粗调参数生成模块包括:
8.根据权利要求6所述的延迟锁相环,其特征在于,所述控制模块包括:
9.根据权利要求1-8任一项所述的延迟锁相环,其特征在于,所述时间数字转换模块包括:
10.根据权利要求9所述的延迟锁相环,其特征在于,所述检测模块包括:
11.根据权利要求10所述的延迟锁相环,其特征在于,所述判断模块包括第一与门、第二与门、比较单元、第一触发器、第一非门;其中,
12.根据权利要求11所述的延迟锁相环,其特征在于,所述第二截取模块包括第三与门、第二触发器、第三触发器、第四触发器、第五触发器;
13.根据权利要求12所述的延迟锁相环,其特征在于,所述第一截取模块包括第四与门和第六触发器;其中,所述第四与门的第一输入端接收所述参考时钟信号,所述第四与门的第二输入端接收所述工作指示信号,所述第四与门的输出端与所述第六触发器的时钟端连接,所述第六触发器的输入端与所述第五触发器的反相输出端连接,所述第六触发器的正相输出端用于输出所述第一指示信号。
14.根据权利要求13所述的延迟锁相环,其特征在于,所述检测模块还包括第二非门;所述第二非门的输入端接收第二复位信号,所述第二非门的输出端与所述第一触发器的置位端、所述第二触发器的复位端、所述第三触发器的复位端、所述第四触发器的复位端、所述第五触发器的复位端、所述第六触发器的置位端连接;
15.根据权利要求1所述的延迟锁相环,其特征在于,所述延迟锁相环还包括时钟处理模块和多个第二延迟线,所述时钟处理模块与所述第一延迟线、多个所述第二延迟线均连接,且每个所述第二延迟线的延迟参数均受到所述粗调控制码和所述细调控制码的控制;其中,
16.一种存储器,其特征在于,所述存储器包括如权利要求1-15任一项所述的延迟锁相环。