相关申请案的交叉参考
本申请案是基于并主张来自2016年3月17日申请的第2016-53319号日本专利申请案的优先权的权益,所述日本专利申请案的全部内容以引用方式并入本文中。
本文所描述的实施例大体上涉及一种半导体装置及一种形成半导体装置的方法。
背景技术:
在具有内建存储器芯片的半导体存储器装置(例如,nand类型快闪存储器)中,微型化及高容量已快速发展。在半导体存储器装置中,为了实现微型化与高容量两者,多个存储器芯片被循序堆叠于布线衬底上,且这些半导体芯片由树脂层密封。为了减小此半导体装置的厚度,将最小化半导体芯片上的密封树脂层的厚度。此微型化可能在热处理(例如,焊接回流过程)期间致使翘曲。
树脂层通常翘曲,使得树脂层的上表面在室温下呈凸面且在高温下呈凹面。减小树脂层的厚度,尤其是在高温下,会增加翘曲。可通过调整密封树脂的性质、衬底材料的性质或衬底的厚度来抑制翘曲。然而,此类调整会增加材料成本或衬底成本。另外,在一些情况中,所需的仅仅通过调整衬底的材料性质或厚度的翘曲抑制在容差内是不可用的。因此,需要一种可抑制半导体装置的翘曲的具成本效益的技术。
技术实现要素:
一般来说,根据一个实施例,一种半导体装置包含:衬底;一或多个半导体芯片,其安装于所述衬底上;密封树脂层,其密封所述一或多个半导体芯片;及膜,其覆盖所述密封树脂层的至少一上表面,所述膜由选自由锌、铝、锰、其合金、金属氧化物、金属氮化物及金属氮氧化物组成的群组的材料制成。
根据实施例,有可能以低成本获得优异的翘曲抑制效果。
附图说明
图1是说明根据第一实施例的半导体装置的横截面图。
图2是根据第一实施例的半导体装置的修改的横截面图。
图3是说明根据第二实施例的半导体装置的横截面图。
图4是说明根据第三实施例的半导体装置的横截面图。
具体实施方式
本文所描述的实施例提供一种可抑制高温下的翘曲的半导体装置。
在下文中,将参考图式描述根据实施例的半导体装置。在每一实施例中,相同元件符号将给予给相同或类似部件,且在一些情况中,将不重复其描述。图式是示意性的,且在一些情况中,各种尺寸、厚度及尺寸的比率可能会根据实施例的不同而不同。说明书中指示方向的术语,例如上及下,指示相对于基本的方向,且可能不对应于重力方向。
(第一实施例)
图1是说明根据第一实施例的半导体装置1的横截面图。图1中所说明的半导体装置1包含衬底2、安装于衬底2上的半导体芯片3与4、密封半导体芯片3及4的密封树脂层5、及覆盖密封树脂层5的上表面5a的翘曲调整膜6。如图2中所说明,可提供翘曲调整膜6,以便不仅覆盖密封树脂层5的上表面5a,而且覆盖密封树脂层5的侧表面及衬底2的侧表面。下文详细描述的实施例具有仅覆盖密封树脂层5的上表面5a的翘曲调整膜6。相对于图2的实施例,此实施例减小制造成本。
衬底2是布线网络(未说明)被提供于绝缘树脂衬底的表面上或内的布线衬底。一个实例是使用玻璃纤维环氧树脂或bt树脂(双马来酰亚胺三嗪树脂)的印刷布线板(多堆叠的印刷板)。印刷布线板的布线衬底2通常包含作为布线网络的铜(cu)层7。布线衬底2包含第一表面2a(其为形成表面的外部端子)及第二表面2b(其为其上安装半导体芯片3及4的表面)。布线衬底2的第一表面2a包含外部电极8。
外部端子(未说明)形成于布线衬底2的外部电极8上。在其中半导体装置1被用作bga封装的情况中,外部端子是使用焊接球或焊接镀层的突出端子。在其中半导体装置1被用作lga封装的情况中,使用金(au)镀层的金属平台作为外部端子。布线衬底2的第二表面2b(其为其上安装半导体芯片3及4的表面)包含内部电极9。内部电极9的至少一部分通过布线衬底2或外部电极8的布线网络被电连接到外部端子。
第一半导体芯片3被安装于布线衬底2的第二表面2b上。第一半导体芯片3可包含以逐步方式堆叠使得电极垫中的每一者可暴露的多个层。第一半导体芯片3的具体实例包含存储器芯片,例如nand类型快闪存储器,但不限于其。图1说明第一半导体芯片3具有在第一方向上以逐步方式偏移而堆叠的四个层及其上所布置的在与第一方向相反的方向上以逐步方式偏移而堆叠的另外四个层。然而,被安装于布线衬底2上的第一半导体芯片3中的层的数目或安装结构并不限于上文所描述的数目或安装结构。第一半导体芯片3中的层的数目可为一个或多个。
在图1中所展示的第一半导体芯片3的多个层中,使用粘附层(未说明)将第一层粘附到布线衬底2的第二表面2b。也可使用粘附层将每一随后层粘附到先前层。通过分别使所堆叠的层偏移而使第一半导体芯片3的第一到第四层的电极垫朝上暴露,且所述电极垫通过接合线10被电连接到布线衬底2的内部电极9。第一半导体芯片3的第五到第八层在与第一方向相反的方向上被堆叠于第四层上,使得电极垫被暴露。第一半导体芯片3的第五到第八层的电极垫通过接合线10被电连接到内部电极9。
第二半导体芯片4(在图1中仅展示一个芯片)进一步被安装于布线衬底2的第二表面2b上。第二半导体芯片4的电极垫通过接合线11被电连接到布线衬底2的内部电极9。第二半导体芯片4的实例包含控制器芯片,在其中半导体装置1是存储器装置、系统lsi芯片(例如,接口芯片、逻辑芯片及rf芯片)的情况中,所述控制器芯片在第一半导体芯片3与外部装置之间发射并接收数字信号。第二半导体芯片4可被掩埋或被附接到将第一半导体芯片3粘附到布线衬底2的第二表面2b的粘附层。第二半导体芯片4可被布置于第一半导体芯片3上。然而,通过将第二半导体芯片4安装于布线衬底2的第二表面2b上,有可能减小从第二半导体芯片4(例如,系统lsi芯片)到布线衬底2的布线长度。因此,有可能使半导体装置1的响应加速。
含有绝缘树脂(例如,环氧树脂)的密封树脂层5(例如)被模制于布线衬底2的第二表面2b上,使得第一半导体芯片3及第二半导体芯片4与接合线10及11被密封在一起。第一半导体芯片3上的密封树脂层5的厚度并非特别受限,但为使半导体装置1的厚度最小化,其可等于或小于300μm。可具有嵌入为第一半导体芯片3的存储器芯片(例如,nand类型快闪存储器)的半导体装置1的厚度通常被最小化以用于移动电子装置中。对于此类使用,半导体芯片3上的树脂的厚度通常等于或小于150μm。为了提供良好的第一半导体芯片3的密封与用于激光标记的充足的雕刻深度,半导体芯片3上的树脂的厚度通常等于或大于50μm。
在密封树脂层5的上表面5a上提供用于抑制尤其是在高温下的半导体装置1的翘曲的翘曲调整膜6。使用(例如)溅镀方法或气相沉积方法在密封树脂层5上形成翘曲调整膜6。用于形成翘曲调整膜6的材料可选自由由锌(zn)、铝(al)及锰(mn)、其合金、金属氧化物、金属氮化物及金属氮氧化物组成的群组。也可使用上述材料的组合。在本本文,形成密封树脂层5的树脂材料的弹性模量较低。举例来说,典型的环氧树脂的杨氏模量为大约30gpa。相比之下,上文所描述的金属(zn、al及mn)的杨氏模量中的任何者都超过30gpa。
通过使用具有高于密封树脂层5的弹性模量的弹性模量的材料在密封树脂层5上形成翘曲调整膜6,在(例如)半导体装置1从室温(25℃)被加热到二次安装温度(例如,250℃)时,密封树脂层5的膨胀被抑制。因此,半导体装置1的翘曲在高温下被抑制。如上所述,翘曲调整膜6的杨氏模量通常超过30gpa,且其可等于或高于50gpa。因为上述金属(zn、al及mn)的合金具有类似于金属本身的弹性模量,所以上述材料中的任何者的合金膜可用于翘曲调整膜6。
此外,代替上文所描述的金属膜或合金膜,金属化合物膜(例如,金属氧化物膜、金属氮化物膜及/或金属氮氧化物膜)可被用作翘曲调整膜6。金属化合物膜具有等于或高于上文所描述的金属膜或合金膜的弹性模量的弹性模量以及将抑制高温下的翘曲的高硬度。可用于翘曲调整膜6中的金属化合物的实例并不特别受限,且可包含金属氧化物(例如,氧化铝(al2o3)、氧化硅(sio2)、氧化钛(tio2)及氧化锆(zro2))、金属氮化物(例如,氮化硅(si3n4)、氮化铝(aln)及氮化钛(tin))及金属氮氧化物(例如,氮氧化硅(sion)及塞隆或硅铝氮氧化物(sialon))。
用于形成翘曲调整膜6的更多有用材料具有高于cu的热膨胀系数的热膨胀系数(16.2×10-6℃)。如上文所描述,一般来说,布线衬底2具有作为布线网络的cu层7。在半导体装置1中,cu布线层7在加热期间促成布线衬底2的膨胀。因此,在较薄类型的半导体装置1的实施例中,翘曲增加。就此而言,通过使用具有高于cu层7的热膨胀系数的热膨胀系数的材料在密封树脂层5上形成翘曲调整膜6,有可能抑制由cu层7的热膨胀所致使或增强的半导体装置1的翘曲。
具有高于cu的热膨胀系数的热膨胀系数(α)的材料的实例包含金属zn(α=30.2×10-6℃)、al(α=23.7×10-6℃)及mn(α=21.6×10-6℃)或这些金属中的任何者的合金。在标1中列出可用于形成翘曲调整膜6的各种材料的杨氏模量及热膨胀系数。用于形成翘曲调整膜6的多数材料具有高于16.2×10-6℃的热膨胀系数(α),且一些等于或高于20×10-6℃。
表1
翘曲调整膜6的厚度可等于或大于0.5μm且等于或小于5μm。当翘曲调整膜6的厚度小于0.5μm时,高温下的密封树脂层5的翘曲抑制可能是不充分的。当翘曲调整膜6的厚度超过5μm时,翘曲调整膜6到密封树脂层5的粘附在翘曲调整膜6是通过溅镀或其它气相沉积方法形成时趋向于恶化,从而减小翘曲抑制的有效性。在此情况中,在布线衬底2(特定来说,cu层7)的加热或膨胀时由密封树脂层5的膨胀致使的密封树脂层5的变形仍为过度。此外,当翘曲调整膜6的厚度增加时,用于形成膜的成本增加,且变得难以使半导体装置1的厚度最小化。翘曲调整膜6的厚度可等于或大于1μm且等于或小于3μm。
如上文所描述,有可能在加热时通过使用具有高于形成密封树脂层5的材料的弹性模量的弹性模量的材料在密封树脂层5上形成翘曲调整膜6来抑制密封树脂层5的膨胀。此外,通过使用由满足上述弹性模量且具有高于cu层7的热膨胀系数的热膨胀系数的材料制成的翘曲调整膜6,有可能抑制在加热期间由cu层7的热膨胀致使的密封树脂层5的膨胀。以此方式,第一半导体芯片3上的树脂的厚度可被减小,且因此,有可能减小加热期间半导体装置1的翘曲量,尤其是其中密封树脂层5的上表面5a变形成凹面形状的翘曲。此外,因为半导体装置1的翘曲由翘曲调整膜6抑制,所以有可能将半导体装置1的制造成本保持为低。因此,有可能以低成本提供具有较少翘曲的较薄类型的半导体装置1。
可通过测量半导体装置中不具有翘曲调整膜6的翘曲并比较半导体装置1的翘曲来确认使用翘曲调整膜6的翘曲抑制。此类测量通常返回表示凸面翘曲的正值及表示凹面翘曲的负值。半导体装置(例如,半导体装置1,但不具有翘曲调整膜6)在室温下翘曲成凸面形状(正值),且在被加热时变形成凹面形状(负值),如通过如上文所描述的测量所确认。
如上文所描述,在加热期间不包含翘曲调整膜6的半导体装置的翘曲量较大且可能超过半导体装置中的可允许翘曲容限。相反,在包含翘曲调整膜6的半导体装置的情况中,已确认半导体装置1在室温下具有凸面形状(正值),且在加热期间变形,但所述变形较小,且加热期间的翘曲量具有正值。
可提供翘曲调整膜6以便仅覆盖如上文所描述的密封树脂层5的上表面5a,或可提供翘曲调整膜6以便覆盖密封树脂层5的侧表面及衬底2的侧表面。当施加翘曲调整膜6以便覆盖全部密封树脂层5或衬底2的侧表面时,翘曲调整膜6在将半导体装置1从制造衬底上的相邻装置分开之后被施加。然而,当提供翘曲调整膜6以便仅覆盖密封树脂层5的上表面5a时,可在将晶片划分到个别装置中之前的晶片工艺期间形成翘曲调整膜6,所以形成翘曲调整膜6的成本得以减小。通过提供翘曲调整膜6以便仅覆盖密封树脂层5的上表面5a,有可能以低成本获得优异的翘曲抑制效果。
(第二实施例)
图3是说明根据第二实施例的半导体装置21的配置的横截面图。图3中所说明的半导体装置21包含导电屏蔽层22,其经提供以便覆盖除图1中所说明的半导体装置1的配置外的翘曲调整膜6的前表面、密封树脂层5的侧表面及衬底2的侧表面。导电屏蔽层22防止来自第一半导体芯片3及第二半导体芯片4及布线衬底2的外来电磁波的发射,且从而防止来自外部装置的电磁干扰影响第一半导体芯片3及第二半导体芯片4。举例来说,当半导体芯片3包含磁阻存储器(mram)元件时,通常有必要屏蔽来自外部电磁波的mram元件。在半导体装置21中,导电屏蔽层22提供此屏蔽。
导电屏蔽层22被电连接到布线衬底2中的接地。为了将导电屏蔽层22电连接到接地,接地的部分被暴露在布线衬底2的侧表面处。导电屏蔽层22被电连接到布线衬底2的侧表面处暴露的接地的部分。通过在划切之后在半导体装置21的前表面上溅镀金属材料(例如,铜、银或镍)形成导电屏蔽层22。可能有用的是基于导电屏蔽层22的电阻率选择其厚度。举例来说,导电屏蔽层22的厚度可经选择使得薄膜电阻值(按厚度划分的导电屏蔽层22的电阻率)变成等于或低于0.5欧姆(ω)。以此方式,有可能可重复地抑制来自半导体装置21的外来电磁波的发射或来自外部电磁波的干扰。
翘曲调整膜6及导电屏蔽层22不限于以图中所展示的顺序形成于上述密封树脂层5上。导电屏蔽层22可直接形成于密封树脂层5上,且翘曲调整膜6可形成于导电屏蔽层22上。在此类情况中,在划切之后执行翘曲调整膜6,这是因为划切在形成导电屏蔽层22之前。为了利用在整个制造衬底上方形成翘曲调整膜6的效率,翘曲调整膜6可形成于整个衬底上方,所述衬底可被划切到个别装置中,且接着,导电屏蔽层22可经形成以覆盖翘曲调整膜6及布线衬底2的侧表面。此外,通过在密封树脂层5上直接形成翘曲调整膜6,翘曲调整膜6的粘附得以改进。
(第三实施例)
图4是说明根据第三实施例的半导体装置31的配置的横截面图。图4中所说明的半导体装置31包含覆盖除图3中所说明的半导体装置21的配置外的导电屏蔽层22的保护层32。保护层32的更有用材料在防腐方面是优异的。不锈钢是一个实例。通过覆盖包含翘曲调整膜6及具有保护层32的导电屏蔽层22的半导体装置的前表面,有可能抑制翘曲调整膜6及导电屏蔽层22的功能归因于空气中的湿度或类似物的恶化。在本文中,描述在导电屏蔽层22上提供保护层32的实例。然而,当导电屏蔽层22不必要时,可在翘曲调整膜6正上方直接提供保护层32。
虽然已描述某些实施例,但这些实施例仅已通过实例提出,且不希望限制本发明的范围。事实上,本文所描述的新型实施例可以多种其它形式体现;此外,可在不背离本发明的精神的情况下,进行呈本文所描述的实施例的形式的各种省略、替代及改变。所附权利要求书及其等效物希望涵盖如将落于本发明的范围及精神内的此类形式或修改。