半导体结构及其制造方法与流程

文档序号:17042437发布日期:2019-03-05 19:20阅读:166来源:国知局
半导体结构及其制造方法与流程

本揭露关于半导体装置技术领域。



背景技术:

使用半导体装置的电子设备对于许多现代应用是必要的。随着电子技术的进步,半导体装置在大小上变得越来越小同时具有更大功能性及更大量的集成电路。由于半导体装置的小型化尺度,封装中系统(sip)广泛用于其低成本且相对简单的制造操作。在sip操作期间,将若干个半导体组件组装于半导体装置上。此外,在此小型半导体装置內实施众多制造操作。

然而,半导体装置的制造操作涉及对此小且薄的半导体装置的许多步骤及操作。呈小型化尺度的半导体装置的制造变得更复杂。制造半导体装置的复杂性的增加可导致低效率(例如不良电互连、组件的脱层或其它问题),这导致半导体装置的高合格率损失。如此,存在针对修改半导体装置的结构及改善制造操作的许多挑战。



技术实现要素:

本发明实施例提供一种半导体结构,其包括:第一裸片,其包含第一表面及与所述第一表面相对的第二表面;模塑物,其环绕所述第一裸片;通路,其延伸穿过所述模塑物;互连结构,其包含介电层及导电部件,其中所述介电层放置于所述第一裸片的所述第一表面及所述模塑物下方,且所述导电部件放置于所述介电层内;及第二裸片,其放置于所述模塑物上方,其中所述第二裸片电连接到所述通路。

附图说明

当与附图一起阅读时,从以下详细描述最佳地理解本揭露的各方面。应强调,根据工业中的标准实践,各种构件未按比例绘制。实际上,为论述清晰起见,可任意地增加或减小各种构件的尺寸。

图1是图解说明根据本揭露的一些实施例的半导体结构的示意性横截面图。

图2到5是各种布置中的半导体结构的裸片的示意性俯视横截面图。

图6是根据本揭露的一些实施例的半导体结构的示意性横截面图。

图7是根据本揭露的一些实施例的半导体结构的示意性横截面图。

图8是根据本揭露的一些实施例的制造半导体结构的方法的流程图。

图8a到8i是根据本揭露的一些实施例的通过图8的方法制造半导体结构的示意图。

具体实施方式

以下揭露内容提供用于实施所提供标的物的不同构件的许多不同实施例或实例。下文描述组件及布置的特定实例以简化本揭露。当然,这些仅是实例且不打算为限制性的。举例来说,以下描述中第一构件形成于第二构件上方或上可包含其中第一及第二构件形成为直接接触的实施例,且还可包含其中额外构件可形成于第一与第二构件之间使得第一与第二构件可不直接接触的实施例。另外,本揭露可在各种实例中重复参考编号及/或字母。此重复是出于简化及清晰的目的且自身不规定所论述的各种实施例及/或配置之间的关系。

此外,本文中为了便于描述可使用空间相对术语(例如“下面”、“下方”、“下部”、“上面”、“上部”等等)来描述一个元件或构件与另一元件或构件的关系,如各图中所图解说明。除图中所描绘的定向之外,所述空间相对术语还打算涵盖装置在使用或操作时的不同定向。设备可以其它方式定向(旋转90度或处于其它定向),且本文中所使用的空间相对描述语可同样相应地进行解释。

还可包含其它构件及过程。举例来说,可包含测试结构以帮助对3d封装或3dic装置进行验证测试。举例来说,测试结构可包含形成于重布层中或衬底上的允许对3d封装或3dic进行测试的测试垫、探针及/或探测卡的使用等等。可对中间结构以及最终结构执行验证测试。另外,本文中所揭露的结构及方法可联合并入有已知良好裸片的中间验证的测试方法来使用以增加合格率且降低成本。

从半导电晶片制作裸片并将其单粒化。在单粒化之后,将裸片封装以变成半导体封装且将其与另一裸片或封装集成在一起。通过模塑物囊封裸片,且通过放置于介电层内的导电线使裸片的i/o端子向外走线,且通过裸片或封装之间的连接器将裸片电连接到另一裸片或封装。然而,此配置可能无法满足对裸片之间的电通信速度、来自裸片的热的耗散等的高需求。因此,裸片或封装的性能可能不处于所要水平。

在本揭露中,揭露一种半导体结构。所述半导体结构包含放置于互连结构上方的第一裸片、环绕所述第一裸片的模塑物、放置于所述模塑物上方的第二裸片及延伸穿过所述模塑物的通路。所述第二裸片放置于所述第一裸片上方且通过所述通路与所述第一裸片电连接。如此,所述第一裸片与所述第二裸片之间的走线被最小化,且因此所述第一裸片与所述第二裸片之间的电通信速度可增加且操作功率可降低。此外,所述半导体结构的总体尺寸也可最小化。

图1是根据本揭露的各种实施例的半导体结构100的示意性横截面图。在一些实施例中,半导体结构100包含第一裸片101、模塑物102、通路103、互连结构104及第二裸片105。

在一些实施例中,半导体结构100是半导体封装。在一些实施例中,半导体结构100是集成式扇出型(info)封装,其中第一裸片101的i/o端子被扇出且在更大面积中重布于第一裸片101的表面上方。在一些实施例中,半导体结构100是芯片上芯片或封装上封装(pop),使得芯片或封装彼此上下堆叠。在一些实施例中,半导体结构100是集成芯片上系统(soic)封装结构。在一些实施例中,半导体结构100是三维集成电路(3dic)。

在一些实施例中,第一裸片101在第一裸片101内制作有预定功能电路。在一些实施例中,第一裸片101是通过机械或激光刀片从半导电晶片单粒化。在一些实施例中,第一裸片101包括适合于特定应用的各种电路。在一些实施例中,所述电路包含各种装置,例如晶体管、电容器、电阻器、二极管及/或类似物。

在一些实施例中,第一裸片101包括各种已知类型的半导体装置(例如微处理器、专用集成电路(asic)或类似物)中的任一者。在一些实施例中,第一裸片101是逻辑装置裸片、中央处理单元(cpu)裸片或类似物。在一些实施例中,第一裸片101是将所有电子组件集成到单个裸片中的芯片上系统(soc)。在一些实施例中,第一裸片101是裸片、芯片或封装。在一些实施例中,第一裸片101具有呈四边形、矩形或正方形形状的俯视横截面(来自如图1中所展示的半导体结构100的俯视图的横截面)。

在一些实施例中,第一裸片101包含包括例如硅等半导电材料的衬底。在一些实施例中,第一裸片101的衬底包含数个电路及放置于其上的电组件。在一些实施例中,第一裸片101的衬底是硅衬底。

在一些实施例中,第一裸片101包含第一表面101a、与第一表面101a相对的第二表面101b及位于第一表面101a与第二表面101b之间的侧壁101c。在一些实施例中,第一表面101a是第一裸片101的前侧或现用侧。在一些实施例中,第二表面101b是第一裸片101的后侧或非现用侧。在一些实施例中,侧壁101c基本上正交于第一表面101a及第二表面101b。在一些实施例中,侧壁101c在第一表面101a与第二表面101b之间垂直地延伸。

在一些实施例中,第一连接器101d放置于第一裸片101上方或下方。在一些实施例中,第一连接器101d放置于第一裸片101的第一表面101a上方或下方。在一些实施例中,第一连接器101d从第一裸片101突出。在一些实施例中,第一连接器101d电连接到第一裸片101中的电路。在一些实施例中,第一连接器101d经配置以与在第一裸片101外部的电路或导电结构耦合。在一些实施例中,第一连接器101d包含导电材料,例如包含焊料、铜、镍、金等。在一些实施例中,第一连接器101d是导电凸块、焊球、球栅阵列(bga)球、受控塌陷芯片连接(c4)凸块、微凸块、柱、杆或类似物。在一些实施例中,第一连接器101d呈球形、半球形或圆柱形形状。

在一些实施例中,第一底胶101e环绕第一连接器101d且部分地环绕第一裸片101。在一些实施例中,第一底胶101e与第一裸片101的第一表面101a、侧壁101c及第一连接器101d接触。在一些实施例中,第一裸片101的侧壁101c的一部分由第一底胶101e覆盖,且第一裸片101的侧壁101c的一部分从第一底胶101e暴露。在一些实施例中,第一底胶101e填充第一连接器101d之间的间隙。在一些实施例中,第一底胶101e是用于紧固第一裸片101与在第一裸片101外部的导电结构之间的接合的电绝缘粘合剂。在一些实施例中,第一底胶101e包含环氧树脂、环氧树脂模塑料等。

在一些实施例中,模塑物102环绕第一裸片101。在一些实施例中,模塑物102与第一裸片101的侧壁101c及第一底胶101e接触。在一些实施例中,第一裸片101的第二表面101b从模塑物102暴露。在一些实施例中,模塑物102的表面与第一裸片101的第二表面101b共面。在一些实施例中,模塑物102可为单层膜或复合堆叠。在一些实施例中,模塑物102包含各种材料,例如模塑料、模塑底胶、环氧树脂、树脂或类似物。在一些实施例中,模塑物102具有高热传导率、低湿气吸收率及高挠曲强度。

在一些实施例中,通路103延伸穿过模塑物102。在一些实施例中,通路103由模塑物102环绕。在一些实施例中,通路103环绕第一裸片101。在一些实施例中,通路103的外表面与模塑物102接触。在一些实施例中,通路103包含导电材料,例如铜、银、金、铝等。在一些实施例中,通路103是贯穿模塑物通路(tmv)。在一些实施例中,通路103的高度与模塑物102的厚度基本上相同。

在一些实施例中,互连结构104放置于模塑物102及第一裸片101上方或下方。在一些实施例中,互连结构104从第一裸片101沿一路径重新走线以便使第一裸片101的i/o端子重布于模塑物102上方。在一些实施例中,互连结构104是后钝化互连件(ppi)。在一些实施例中,第一裸片101、模塑物102及通路103放置于互连结构104上方。在一些实施例中,第一连接器101d及通路103电连接到互连结构104。在一些实施例中,模塑物102及第一底胶101e与互连结构104接触。

在一些实施例中,互连结构104包含彼此上下堆叠的一或多个介电层104a及放置于介电层104a内或由介电层104a环绕的一或多个导电部件104b。在一些实施例中,介电层104a放置于第一裸片101及模塑物102上方或下方。在一些实施例中,介电层104a放置于第一裸片101的第一表面101a及模塑物102上方或下方。在一些实施例中,第一连接器101d放置于第一裸片101与介电层104a之间。在一些实施例中,模塑物102与介电层104a接触。在一些实施例中,第一底胶101e与介电层104a接触。在一些实施例中,介电层104a包含介电材料,例如氧化硅、氮化硅、碳化硅、氧氮化硅、聚合物、聚苯并恶唑(pbo)、聚酰亚胺、苯并环丁烯(bcb)或类似物。

在一些实施例中,导电部件104b放置于介电层104a内。在一些实施例中,导电部件104b在介电层104a内延伸。在一些实施例中,导电部件104b电连接到通路103及第一连接器101d。在一些实施例中,导电部件104b包含导电材料,例如金、银、铜、镍、钨、铝、钯及/或其合金。

在一些实施例中,导电部件104b包含焊盘(land)部分104b-1及从焊盘部分104b-1突出的通路部分104b-2。在一些实施例中,焊盘部分104b-1在介电层104a中横向地延伸。在一些实施例中,焊盘部分104b-1与通路部分104b-2电耦合。在一些实施例中,焊盘部分104b-1经配置以接纳导电结构或与导电结构耦合。在一些实施例中,焊盘部分104b-1放置于介电层104a上方且与通路103电耦合。在一些实施例中,焊盘部分104b-1与第一连接器101d电耦合且通过第一连接器101d电连接到第一裸片101。在一些实施例中,焊盘部分104b-1是衬垫、接垫或类似物。

在一些实施例中,通路部分104b-2在介电层104a中垂直地延伸。在一些实施例中,通路部分104b-2与焊盘部分104b-1耦合。在一些实施例中,通路部分104b-2电连接到通路103、第一连接器101d或第一裸片101。

在一些实施例中,第二裸片105放置于模塑物102上方。在一些实施例中,第二裸片105从模塑物102暴露。在某一实施例中,第二裸片105被完全暴露。在一些实施例中,第二裸片105放置于模塑物102及通路103上方。在一些实施例中,无模塑物102放置于第一裸片101与第二裸片105之间。在一些实施例中,第一裸片101的宽度基本上大于第二裸片105的宽度。在一些实施例中,第二裸片105的厚度基本上大于第一裸片101的厚度。

在一些实施例中,第二裸片105在第二裸片105内制作有预定功能电路。在一些实施例中,第二裸片105是通过机械或激光刀片从半导电晶片单粒化。在一些实施例中,第二裸片105包括适合于特定应用的各种电路。在一些实施例中,所述电路包含各种装置,例如晶体管、电容器、电阻器、二极管及/或类似物。在一些实施例中,第二裸片105包括各种已知类型的半导体装置(例如存储器(例如dram、srams、快闪存储器等)或类似物)中的任一者。在一些实施例中,第二裸片105是高带宽存储器(hbm)裸片或类似物。在一些实施例中,第二裸片105是中央处理单元(cpu)存储器或图形处理单元(gpu)存储器。在一些实施例中,第二裸片105具有8个通道,且每一通道具有128位的宽度。在一些实施例中,第二裸片105具有1024位的总宽度。在一些实施例中,第二裸片105具有基本上大于约100千兆字节/秒(gb/s)的带宽。在一些实施例中,第二裸片105是裸片、芯片或封装。在一些实施例中,第二裸片105具有呈四边形、矩形或正方形形状的俯视横截面(来自如图1中所展示的半导体结构100的俯视图的横截面)。

在一些实施例中,第二裸片105包含包括例如硅等半导电材料的衬底。在一些实施例中,第二裸片105的衬底包含数个电路及放置于其上的电组件。在一些实施例中,第二裸片105的衬底是硅衬底。

在一些实施例中,第二裸片105包含第三表面105a、与第三表面105a相对的第四表面105b及位于第三表面105a与第四表面105b之间的侧壁105c。在一些实施例中,第三表面105a是第二裸片105的前侧或现用侧。在一些实施例中,第四表面105b是第二裸片105的后侧或非现用侧。在一些实施例中,侧壁105c基本上正交于第三表面105a及第四表面105b。在一些实施例中,侧壁105c在第三表面105a与第四表面105b之间垂直地延伸。在一些实施例中,第二裸片105的第三表面105a、第四表面105b及侧壁105c是暴露的。在一些实施例中,第二裸片105的第三表面105a、第四表面105b及侧壁105c从模塑物102暴露。

在一些实施例中,第二裸片105放置于第一裸片101上方。在一些实施例中,第二裸片105放置于第一裸片101上面。在一些实施例中,第二裸片105至少部分地与第一裸片101重叠。在一些实施例中,第二裸片105的边缘放置于第一裸片101的边缘上方。在一些实施例中,第二裸片105放置于第一裸片101的第二表面101b的至少一部分上方。

在一些实施例中,第二连接器105d放置于第二裸片105上方或下方。在一些实施例中,第二连接器105d放置于第二裸片105的第三表面105a上方或下方。在一些实施例中,第二连接器105d从第二裸片105突出。在一些实施例中,第二连接器105d电连接到第二裸片105中的电路。在一些实施例中,第二连接器105d经配置以与在第二裸片105外部的电路或导电结构耦合。在一些实施例中,第二连接器105d放置于通路103上方且与通路103耦合。在一些实施例中,第二连接器105d电连接到通路103。在一些实施例中,第二裸片105通过第二连接器105d及通路103电连接到导电部件104b。在一些实施例中,第一裸片101通过第一连接器101d、导电部件104b、通路103及第二连接器105d电连接到第二裸片105。在一些实施例中,第二裸片105是虚拟裸片且与通路103或导电部件104b电隔离。在一些实施例中,第二连接器105d不电连接到通路103或导电部件104b。

在一些实施例中,第二连接器105d包含导电材料,例如包含焊料、铜、镍、金等。在一些实施例中,第二连接器105d是导电凸块、焊球、球栅阵列(bga)球、受控塌陷芯片连接(c4)凸块、微凸块、柱、杆或类似物。在一些实施例中,第二连接器105d呈球形、半球形或圆柱形形状。

在一些实施例中,第二底胶105e环绕第二连接器105d且部分地环绕第二裸片105。在一些实施例中,第二底胶105e与第二裸片105的第三表面105a、侧壁105c及第二连接器105d接触。在一些实施例中,第二裸片105的侧壁105c的一部分由第二底胶105e覆盖,且第二裸片105的侧壁105c的一部分从第二底胶105e暴露。在一些实施例中,第二底胶105e填充第二连接器105d之间的间隙。在一些实施例中,第二底胶105e与模塑物102、第一裸片101或通路103接触。在一些实施例中,第二底胶105e放置于第一裸片101的第二表面101b上方。在一些实施例中,第二底胶105e是用于紧固第二裸片105与在第二裸片105外部的导电结构之间的接合的电绝缘粘合剂。在一些实施例中,第二底胶105e包含环氧树脂、环氧树脂模塑料等。

在一些实施例中,第一导电凸块106放置于互连结构104上方或下方。在一些实施例中,第一导电凸块106放置于导电部件104b上方或下方。在一些实施例中,第一导电凸块106放置于焊盘部分104b-1上方或下方。在一些实施例中,第一导电凸块106从互连结构104突出。在一些实施例中,第一导电凸块106电连接到导电部件104b或焊盘部分104b-1。

在一些实施例中,第一导电凸块106经配置以与电路或导电结构耦合。在一些实施例中,第一导电凸块106包含导电材料,例如包含焊料、铜、镍、金等。在一些实施例中,第一导电凸块106是导电凸块、焊球、球栅阵列(bga)球、受控塌陷芯片连接(c4)凸块、微凸块、柱、杆或类似物。在一些实施例中,第一导电凸块106呈球形、半球形或圆柱形形状。

在一些实施例中,衬底108放置于互连结构104上方或下方。在一些实施例中,衬底108在其上制作有预定功能电路。在一些实施例中,衬底108包含放置于衬底108内的数个导电迹线及数个电组件,例如晶体管、二极管等。在一些实施例中,衬底108包含半导电材料,例如硅、锗、镓、砷或其组合。在一些实施例中,衬底108包含例如陶瓷、玻璃、聚合物等等材料。在一些实施例中,衬底108是硅衬底。在一些实施例中,衬底108是印刷电路板(pcb)。在一些实施例中,衬底108具有四边形、矩形、正方形、多边形或任何其它适合形状。

在一些实施例中,衬底108包含第五表面108a及与第五表面108a相对的第六表面108b。在一些实施例中,第五表面108a面对第一导电凸块106及互连结构104。在一些实施例中,第一导电凸块106放置于互连结构104与衬底108之间。在一些实施例中,第一导电凸块106放置于介电层104a与衬底108的第五表面108a之间。

在一些实施例中,衬底108包含放置于衬底108上方的接垫108c。在一些实施例中,接垫108c放置于衬底108的第五表面108a上方。在一些实施例中,接垫108c经配置以接纳导电结构。在一些实施例中,接垫108c电连接到衬底108中的电路。在一些实施例中,第一导电凸块106与接垫108c接合。在一些实施例中,第一导电凸块106放置于接垫108c上方以电连接到衬底108。在一些实施例中,衬底108通过接垫108c、第一导电凸块106、导电部件104b及第一连接器101d电连接到第一裸片101。在一些实施例中,衬底108通过接垫108c、第一导电凸块106、导电部件104b、通路103及第二连接器105d电连接到第二裸片105。在一些实施例中,接垫108c包含导电材料,例如金、银、铜、镍、钨、铝、钯及/或其合金。

在一些实施例中,第三底胶107放置于互连结构104与衬底108之间。在一些实施例中,第三底胶107放置于衬底108的第五表面108a上方。在一些实施例中,第三底胶107环绕第一导电凸块106及介电层104a的一部分。在一些实施例中,第三底胶107与介电层104a的侧壁、第一导电凸块106及衬底108的第五表面108a接触。在一些实施例中,介电层104a的一部分从第三底胶107暴露。在一些实施例中,第三底胶107填充第一导电凸块106之间的间隙。在一些实施例中,第三底胶107是用于紧固互连结构104与衬底108之间的接合的电绝缘粘合剂。在一些实施例中,第三底胶107包含环氧树脂、环氧树脂模塑料等。

在一些实施例中,第二导电凸块109放置于衬底108上方或下方。在一些实施例中,第二导电凸块109放置于衬底108的第六表面108b上方或下方。在一些实施例中,第二导电凸块109从衬底108突出。在一些实施例中,第二导电凸块109电连接到衬底108中的电路。在一些实施例中,第二导电凸块109经配置以与电路或导电结构耦合。在一些实施例中,第二导电凸块109经配置以接合于另一衬底或封装上方且将衬底108的电路与另一衬底或封装的电路电连接。

在一些实施例中,第二导电凸块109包含导电材料,例如包含焊料、铜、镍、金等。在一些实施例中,第二导电凸块109是导电凸块、焊球、球栅阵列(bga)球、受控塌陷芯片连接(c4)凸块、微凸块、柱、杆或类似物。在一些实施例中,第二导电凸块109呈球形、半球形或圆柱形形状。

图2到5展示半导体结构100的示意性横截面俯视图,其图解说明第一裸片101及第二裸片105的各种布置。在一些实施例中,如图2、3及5中所展示,第二裸片105呈对称布置。在一些实施例中,如图2中所展示,半导体结构100包含一个第一裸片101及环绕第一裸片101的两个第二裸片105。在一些实施例中,如图3中所展示,两个第二裸片105放置成与第一裸片101相对。在一些实施例中,如图4中所展示,第二裸片105放置成与第一裸片101相对。在一些实施例中,如图5中所展示,四个第二裸片105环绕第一裸片101。

图6是根据本揭露的各种实施例的半导体结构200的示意性横截面图。在一些实施例中,半导体结构200包含第一裸片101、模塑物102、通路103、互连结构104及第二裸片105,其具有与上文所描述或图1到5中所图解说明的那些配置类似的配置。

在一些实施例中,半导体结构200包含放置于衬底108、第一裸片101及第二裸片105上方的盖110。在一些实施例中,盖110放置于第一裸片101的第二表面101b上方。在一些实施例中,盖110附接到衬底108。在一些实施例中,盖110与第一裸片101接触。在一些实施例中,盖110经配置以将来自第一裸片101的热耗散到周围环境。在一些实施例中,盖110包含热传导材料,例如铝、铜等。在一些实施例中,盖110是散热片或散热器。在一些实施例中,孔隙111放置于盖110与第二裸片105、模塑物102、互连结构104或衬底108之间。在一些实施例中,如图7中所展示,盖110包含与第一裸片101或衬底108接触的数个分开的部分。

在本揭露中,还揭露一种制造半导体结构100的方法。在一些实施例中,通过方法300形成半导体结构100。方法300包含若干个操作,且描述及说明不应视为对所述操作的序列的限制。图8是制造半导体结构100的方法300的实施例。方法300包含若干个操作(301、302、303、304及305)。

在操作301中,形成互连结构104,如图8a中所展示。在一些实施例中,提供载体112,且在载体112上方形成互连结构104。在一些实施例中,载体112经提供以用于暂时支撑随后放置于其上的组件。在一些实施例中,载体112是衬底或晶片。在一些实施例中,载体112包含硅、玻璃、陶瓷或类似物。

在一些实施例中,互连结构104包含介电层104a及放置于介电层104a内的导电部件104b。在一些实施例中,通过以下操作形成互连结构104:将介电层107a放置于载体112上方,移除介电层104a的一些部分以形成一些凹槽,及将导电材料放置到所述凹槽中以在介电层104a内形成导电部件104b。在一些实施例中,导电部件104b包含焊盘部分104b-1及突出且与焊盘部分104b-1耦合的通路部分104b-2。在一些实施例中,焊盘部分104b-1在介电层104a中横向地延伸,通路部分104b-2在介电层104a中垂直地延伸。在一些实施例中,互连结构104、介电层104a、导电部件104b、焊盘部分104b-1及通路部分104b-2具有与上文所描述或图1到7中的任一者中所图解说明的那些配置类似的配置。

在一些实施例中,通过旋涂、化学气相沉积(cvd)或任何其它适合操作而放置介电层104a。在一些实施例中,通过光刻、蚀刻或任何其它适合操作而移除介电层104a的部分。在一些实施例中,通过溅镀、电镀或任何其它适合操作而放置导电材料。

在操作302中,形成通路103,如图8b中所展示。在一些实施例中,在互连结构104上方形成通路103。在一些实施例中,在导电部件104b上方放置通路103。在一些实施例中,在焊盘部分104b-1上方放置通路103。在一些实施例中,通路103从互连结构104延伸。在一些实施例中,通路103具有与上文所描述或图1到7中的任一者中所图解说明的那些配置类似的配置。

在一些实施例中,通过以下操作而形成通路103:将光阻材料放置于互连结构104上方,将所述光阻材料图案化以形成开口,及将导电材料放置到所述开口中以形成通路103,以及接着移除所述光阻材料。在一些实施例中,导电材料的放置包含溅镀、电镀或任何其它适合操作。在一些实施例中,导电材料包含铜、银、金、铝等。在一些实施例中,通过旋涂或任何其它适合操作而放置光阻材料。在一些实施例中,通过蚀刻、剥离或任何其它适合操作而移除光阻材料。

在操作303中,放置第一裸片101,如图8c中所展示。在一些实施例中,将第一裸片101放置于互连结构104上方。在一些实施例中,将第一裸片101放置成邻近于通路103。在一些实施例中,第一裸片101包含面对互连结构104的第一表面101a、与第一表面101a相对的第二表面101b及位于第一表面101a与第二表面101b之间的侧壁101c。在一些实施例中,第一裸片101是逻辑装置裸片或类似物。在一些实施例中,第一裸片101具有与上文所描述或图1到7中的任一者中所图解说明的配置类似的配置。

在一些实施例中,第一裸片101通过第一连接器101d与导电部件104b接合。在一些实施例中,第一连接器101d与焊盘部分104b-1接合。在某一实施例中,第一裸片101通过第一连接器101d电连接到导电部件104b。

在一些实施例中,第一底胶101e放置于第一裸片101与互连结构104之间以环绕第一连接器101d,如图8c中所展示。在一些实施例中,第一底胶101e环绕第一裸片101的一部分。在一些实施例中,第一裸片101的侧壁101c的一部分由第一底胶101e覆盖。在一些实施例中,第一底胶101e填充邻近第一连接器101d之间的间隙。在一些实施例中,通过流动、注射或任何其它适合操作而放置第一底胶101e。在一些实施例中,第一连接器101d及第一底胶101e具有与上文所描述或图1到7中的任一者中所图解说明的那些配置类似的配置。

在操作304中,形成模塑物102,如图8d中所展示。在一些实施例中,在互连结构104上方以及围绕第一裸片101及通路103形成模塑物102。在一些实施例中,通路103延伸穿过模塑物102。在一些实施例中,通过转移成型、注射成型或任何其它适合操作而形成模塑物102。在一些实施例中,第一裸片101的第二表面101b从模塑物102暴露。在一些实施例中,模塑物102经研磨以暴露第一裸片101的第二表面101b。在一些实施例中,通过研磨、平面化、化学机械抛光(cmp)或任何其它适合操作而研磨模塑物102。在一些实施例中,模塑物102具有与上文所描述或图1到7中的任一者中所图解说明的配置类似的配置。

在操作305中,放置第二裸片105,如图8e中所展示。在一些实施例中,将第二裸片105放置于模塑物102上方。在一些实施例中,将第二裸片105放置于通路103上方。在一些实施例中,将第二裸片105放置于第一裸片101的至少一部分上方。在一些实施例中,第二裸片105至少部分地与第一裸片101重叠。在一些实施例中,第二裸片105包含面对模塑物102的第三表面105a、与第三表面105a相对的第四表面105b及位于第三表面105a与第四表面105b之间的侧壁105c。在一些实施例中,第二裸片105是hbm裸片或类似物。在一些实施例中,第二裸片105具有与上文所描述或图1到7中的任一者中所图解说明的配置类似的配置。

在一些实施例中,第二裸片105通过第二连接器105d与通路103接合,如图8e中所展示。在某一实施例中,第二裸片105通过第二连接器105d电连接到导电部件104b。在一些实施例中,第二裸片105通过第二连接器105d、通路103、导电部件104b及第一连接器101d电连接到第一裸片101。

在一些实施例中,第二底胶105e放置于第二裸片105与模塑物102之间以环绕第二连接器105d,如图8e中所展示。在一些实施例中,第二底胶105e环绕第二裸片105的一部分。在一些实施例中,第二裸片105的侧壁105c的一部分由第二底胶105e覆盖。在一些实施例中,第二底胶105e填充邻近第二连接器105d之间的间隙。在一些实施例中,通过流动、注射或任何其它适合操作而放置第二底胶105e。在一些实施例中,第二连接器105d及第二底胶105e具有与上文所描述或图1到7中的任一者中所图解说明的那些配置类似的配置。

在一些实施例中,移除载体112,如图8f中所展示。在一些实施例中,在放置第二裸片105或第二底胶105e之后移除载体112。在一些实施例中,将载体112从互连结构104或介电层104a解接合。

在一些实施例中,接纳或提供衬底108,如图8g中所展示。在一些实施例中,衬底108是硅衬底。在一些实施例中,衬底108是印刷电路板(pcb)。在一些实施例中,衬底108包含第五表面108a及与第五表面108a相对的第六表面108b。在一些实施例中,衬底108包含放置于衬底108的第五表面108a上方的接垫108c。在一些实施例中,衬底108具有与上文所描述或图1到7中的任一者中所图解说明的配置类似的配置。

在一些实施例中,第一导电凸块106放置于互连结构104上方,如图8g中所展示。在一些实施例中,第一导电凸块106放置于导电部件104b或焊盘部分104b-1上方。在一些实施例中,第一导电凸块106经配置以接合于另一衬底或封装上方且将衬底108的电路与另一衬底或封装的电路电连接。在一些实施例中,第一导电凸块106是焊接头、焊料凸块、焊球、球栅阵列(bga)球、受控塌陷芯片连接(c4)凸块、微凸块、导电柱、杆或类似物。在一些实施例中,第一导电凸块106具有与上文所描述或图1到7中的任一者中所图解说明的配置类似的配置。

在一些实施例中,第一导电凸块106与衬底108的接垫108c接合,如图8h中所展示。在一些实施例中,第一导电凸块106放置于互连结构104与衬底108之间。在一些实施例中,衬底108通过接垫108c及第一导电凸块106电连接到导电部件104b。在一些实施例中,第一裸片101及第二裸片105通过第一连接器101d、第二连接器105d、通路103、导电部件104b及第一导电凸块106电连接到衬底108。

在一些实施例中,第三底胶107环绕互连结构104的一部分,如图8h中所展示。在一些实施例中,介电层104a的一部分由第三底胶107覆盖。在一些实施例中,第三底胶107围绕第一导电凸块106放置于互连结构104与衬底108之间。在一些实施例中,第三底胶107填充邻近第一导电凸块106之间的间隙。在一些实施例中,通过流动、注射或任何其它适合操作而放置第三底胶107。在一些实施例中,第三底胶107具有与上文所描述或图1到7中的任一者中所图解说明的配置类似的配置。

在一些实施例中,第二导电凸块109放置于衬底108的第六表面108b上方,如图8h中所展示。在一些实施例中,通过落球法、上焊料、丝网印刷或其它适合操作而放置第二导电凸块109。在一些实施例中,第二导电凸块109是焊接头、焊料凸块、焊球、球栅阵列(bga)球、受控塌陷芯片连接(c4)凸块、微凸块、导电柱、杆或类似物。在一些实施例中,第二导电凸块109具有与上文所描述或图1到7中的任一者中所图解说明的配置类似的配置。在一些实施例中,形成具有与图1中的配置类似的配置的半导体结构100。

在一些实施例中,盖110形成于第一裸片101、第二裸片105及衬底108上方。在一些实施例中,盖110与第一裸片101接触且经配置以将来自第一裸片101的热耗散到四周。在一些实施例中,盖110附接到衬底108。在一些实施例中,通过按压成型或任何其它适合操作而形成盖110,且接着将盖110放在第一裸片101上方且使其与第一裸片101接触。在一些实施例中,盖110具有与上文所描述或者图6或7中所图解说明的配置类似的配置。在一些实施例中,形成具有与图6或7中的配置类似的配置的半导体结构200。

在本揭露中,揭露一种半导体结构。所述半导体结构包含放置于互连结构上方的第一裸片、环绕所述第一裸片的模塑物、放置于所述第一裸片及所述模塑物上方的第二裸片及延伸穿过所述模塑物以将所述第一裸片与所述第二裸片电连接的通路。如此,所述第一裸片与所述第二裸片之间的电通信速度可增加,操作功率可降低,且所述半导体结构的总体尺寸可最小化。

在一些实施例中,一种半导体结构包含:第一裸片,其包含第一表面及与所述第一表面相对的第二表面;模塑物,其环绕所述第一裸片;通路,其延伸穿过所述模塑物;互连结构,其包含介电层及导电部件,其中所述介电层放置于所述第一裸片的所述第一表面及所述模塑物下方,且所述导电部件放置于所述介电层内;及第二裸片,其放置于所述模塑物上方,其中所述第二裸片电连接到所述通路。

在一些实施例中,所述第二裸片至少部分地与所述第一裸片重叠。在一些实施例中,所述第二裸片放置于所述第一裸片的所述第二表面的至少一部分上方。在一些实施例中,所述第二裸片通过所述通路电连接到导电结构。在一些实施例中,所述第一裸片的所述第二表面从所述模塑物暴露。在一些实施例中,所述第二裸片从所述模塑物暴露。在一些实施例中,所述第一裸片放置成邻近于所述通路。在一些实施例中,所述半导体结构进一步包含盖,所述盖放置于所述第一裸片的所述第二表面上方且经配置以耗散来自所述第一裸片的热。在一些实施例中,所述盖的一部分放置于所述第二裸片上方。

在一些实施例中,一种半导体结构包含:第一裸片,其包含第一表面及与所述第一表面相对的第二表面;模塑物,其环绕所述第一裸片;通路,其延伸穿过所述模塑物;互连结构,其包含介电层及导电部件,其中所述介电层放置于所述第一裸片的所述第一表面及所述模塑物下方,且所述导电部件放置于所述介电层内;第二裸片,其放置于所述模塑物及所述通路上方;衬底,其包含面对所述互连结构的第三表面及与所述第三表面相对的第四表面;第一导电凸块,其放置于所述互连结构与所述衬底的所述第三表面之间;及第二导电凸块,其放置于所述衬底的所述第四表面上方,其中所述第二裸片放置于所述第一裸片的所述第二表面的至少一部分上方。

在一些实施例中,所述第一裸片通过所述通路及所述导电部件电连接到所述第二裸片。在一些实施例中,所述第二裸片与所述通路或所述导电部件电隔离。在一些实施例中,所述第一裸片是逻辑裸片,且所述第二裸片是高带宽存储器(hbm)裸片。在一些实施例中,所述半导体结构进一步包含放置于所述衬底的所述第三表面上方且环绕所述第一导电凸块的第一底胶。在一些实施例中,所述第一底胶与所述介电层的侧壁接触。在一些实施例中,所述半导体结构进一步包含放置于所述模塑物与所述第二裸片之间的第二底胶。在一些实施例中,所述第二底胶与所述第一裸片的所述第二表面的至少一部分接触。

在一些实施例中,一种制造半导体结构的方法包含:形成互连结构,所述互连结构包含介电层及放置于所述介电层内的导电部件;在所述互连结构上方形成通路;在所述互连结构上方放置第一裸片;在所述互连结构上方及围绕所述第一裸片及所述通路形成模塑物;及在所述模塑物上方放置第二裸片,其中所述第二裸片电连接到所述通路。

在一些实施例中,所述第二裸片放置于所述第一裸片的至少一部分上方。在一些实施例中,所述方法进一步包含:提供衬底;在所述互连结构与所述衬底之间放置第一导电凸块;在所述互连结构与所述衬底之间及围绕所述第一导电凸块放置第一底胶;及在所述模塑物与所述第二裸片之间放置第二底胶。

前述内容概述数个实施例的构件,使得所属领域的技术人员可更佳地理解本揭露的范围。所属领域的技术人员应了解,其可容易地使用本揭露作为用于设计或修改其它过程及结构以用于执行本文中所介绍的实施例的相同目的及/或实现本文中所介绍的实施例的相同优点的基础。所属领域的技术人员还应认识到,此类等效构造不背离本揭露的精神及范围,且其可在本文中在不背离本揭露的精神及范围的情况下做出各种改变、替代及更改。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1