抑制分层的封装元件及SC70、SOT23封装元件的制作方法

文档序号:20181817发布日期:2020-03-27 14:04阅读:1215来源:国知局
抑制分层的封装元件及SC70、SOT23封装元件的制作方法

本实用新型涉及一种半导体封装制造技术,特别是抑制分层的封装元件及sc70、sot23封装元件。



背景技术:

引线框架的主要功能是为芯片提供机械支撑的载体,同时作为导电介质内外连接芯片电路而形成电信号通路,并与封装外壳一同向外散发芯片工作时产生的热量,构成散热通道,它是一种借助于内部互连线实现芯片内部电路引出端与外引线的电气连接,形成电气回路的关键结构件,绝大数的半导体器件中都需要使用引线框架,是电子信息产业中重要的基础材料。

sc70、sot23是小型电子元器件的芯片封装单元型号。目前市场上的sc70、sot23封装框架对框架材料的利用率不高、生产成本较高。而且,目前的sc70、sot23封装容易出现分层导致器件失效和可靠性问题。



技术实现要素:

本实用新型的目的在于:针对现有技术存在的容易分层的问题,提供抑制分层的封装元件及sc70、sot23封装元件。

为了实现上述目的,本实用新型采用的技术方案为:

一种抑制分层的封装元件,包括用于承装芯片的矩形的框架,在所述框架上设置多个芯片安装部,所述芯片安装部包括引脚焊接区、芯片安置区、引脚槽,连接所述芯片安置区与所述引脚槽的延伸筋上设置2条阻液槽,连接所述引脚焊接区与所述引脚槽的延伸筋上设置1条阻液槽。

优选的,所述阻液槽为v型槽。

优选的,所述v型槽的夹角为60度至90度,深度0.005mm-0.02mm。

一种采用了以上任一项所述的抑制分层的封装元件的sc70封装元件,包括sc70双芯芯片框架,所述框架内布置有多个芯片安装单元,所述芯片安装部包括1个芯片安置区、2个引脚焊接区、3个引脚槽,连接所述芯片安置区与所述引脚槽的延伸筋上设置2条阻液槽,连接所述引脚焊接区与所述引脚槽的延伸筋上设置1条阻液槽。

优选的,所述框架的长为252±0.1mm,宽为73±0.04mm,所述框架上布置有18排、36列所述芯片安装单元;所述安装单元两列为一组镜像排列、两组为一个单元布置,相邻的单元之间设有单元分隔槽,在同一单元内的两组所述芯片安装单元之间还设有多个封装定位孔,多个所述封装定位孔成列布置;所述芯片安装单元包括2个芯片安装部,

一种采用了以上任一项所述的抑制分层的封装元件的sot23封装元件,包括芯片安装部,所述芯片安装部包括1个芯片安置区、2个引脚焊接区、3个引脚槽,连接所述芯片安置区与所述引脚槽的延伸筋上设置2条阻液槽,连接所述引脚焊接区与所述引脚槽的延伸筋上设置1条阻液槽。

优选的,包括sot2320排芯片框架,所述框架内布置有多个芯片安装单元,所述框架的长为252±0.1mm,宽为73±0.04mm,所述框架上布置有20排、28列所述芯片安装单元;所述安装单元两列为一组镜像排列、两组为一个单元布置,相邻的单元之间设有单元分隔槽,在同一单元内的两组所述芯片安装单元之间还设有多个封装定位孔,多个所述封装定位孔成列布置;所述芯片安装单元包括2个芯片安装部,

优选的,包括sot2326排芯片框架,所述框架内布置有多个芯片安装单元,所述框架的长为252±0.1mm,宽为73±0.04mm,所述框架上布置有26排、28列所述芯片安装单元;所述安装单元两列为一组镜像排列、两组为一个单元布置,相邻的单元之间设有单元分隔槽,在同一单元内的两组所述芯片安装单元之间还设有多个封装定位孔,多个所述封装定位孔成列布置,同一组的芯片安装单元之间布置有间隙框架部;所述芯片安装单元包括2个芯片安装部。

综上所述,由于采用了上述技术方案,本实用新型的有益效果是:

连接所述芯片安置区与所述引脚槽的延伸筋上设置2条v型槽,连接所述引脚焊接区与所述引脚槽的延伸筋上设置1条v型槽,v型槽的夹角为60度至90度,深度0.005mm-0.02mm,焊盘与塑封体交界边缘处设计阻隔槽,可有效提升界面粘接强度,同时阻挡外部环境水汽进入塑封体,从而降低分层的发生,实验数据分层发生的概率由10%降为2%左右,同时增强了产品的潮湿敏感度等级和适应性,保证产品质量。

附图说明

图1为实施例1中sc70芯片安置区的结构示意图。

图2为v型槽的截面示意图。

图3为双v型槽的结构示意图。

图4为实施例1中sc70芯片安装单元的结构示意图。

图5为实施例1中sc70框架的结构示意图。

图6为实施例2中sot23芯片安置区的结构示意图。

图7为实施例2中sot23芯片安装单元的结构示意图。

图8为实施例2中sot2320排框架的结构示意图。

图9为实施例3中sot23芯片安装单元的结构示意图。

图10为实施例3中sot2326排框架的结构示意图。

图中标记:1-框架,2-芯片安装单元,21-芯片安装部,211-芯片安置区,212-引脚焊接区,22-加强筋,23-延伸筋,231-阻液槽,24-引脚槽,25-间隙框架部,3-单元分隔槽,4-定位孔。

具体实施方式

下面结合附图,对本实用新型作详细的说明。

为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本实用新型,并不用于限定本实用新型。

实施例1

如图1,一种抑制分层的封装元件,包括用于承装芯片的矩形的框架1,在所述框架1上设置多个芯片安装部21,所述芯片安装部21包括引脚焊接区212、芯片安置区211、引脚槽24,连接所述芯片安置区211与所述引脚槽24的延伸筋23上设置2条阻液槽231(如图3),连接所述引脚焊接区212与所述引脚槽24的延伸筋23上设置1条阻液槽231(如图2)。

所述阻液槽231为v型槽。

所述v型槽的夹角为60度至90度,深度0.005mm-0.02mm。

一种采用了抑制分层的封装元件的sc70封装元件,包括sc70双芯芯片框架1,如图5所示,所述框架1内布置有多个芯片安装单元2,所述框架1的长为252±0.1mm,宽为73±0.04mm,所述框架1上布置有18排、36列所述芯片安装单元2;所述安装单元两列为一组镜像排列、两组为一个单元布置,相邻的单元之间设有单元分隔槽3,在同一单元内的两组所述芯片安装单元2之间还设有多个封装定位孔4,多个所述封装定位孔4成列布置;所述芯片安装单元2包括2个芯片安装部21(如图4),所述芯片安装部21包括1个芯片安置区211、2个引脚焊接区212、3个引脚槽24,连接所述芯片安置区211与所述引脚槽24的延伸筋23上设置2条阻液槽231,连接所述引脚焊接区212与所述引脚槽24的延伸筋23上设置1条阻液槽231。

焊盘与塑封体交界边缘处设计阻隔槽,可有效提升界面粘接强度,同时阻挡外部环境水汽进入塑封体,从而降低分层的发生,实验数据分层产生的概率由10%降为2%左右,同时增强了产品的潮湿敏感度等级和适应性,保证产品质量。

实施例2

一种sot23封装元件,包括sot2320排芯片框架1,如图8,所述框架1内布置有多个芯片安装单元2,所述框架1的长为252±0.1mm,宽为73±0.04mm,所述框架1上布置有20排、28列所述芯片安装单元2;所述安装单元两列为一组镜像排列、两组为一个单元布置,相邻的单元之间设有单元分隔槽3,在同一单元内的两组所述芯片安装单元2之间还设有多个封装定位孔4,多个所述封装定位孔4成列布置;所述芯片安装单元2包括2个芯片安装部21(如图7),如图6所示,所述芯片安装部21包括1个芯片安置区211、2个引脚焊接区212、3个引脚槽24,连接所述芯片安置区211与所述引脚槽24的延伸筋23上设置2条阻液槽231,连接所述引脚焊接区212与所述引脚槽24的延伸筋23上设置1条阻液槽231。

实施例3

如图9所示,一种sot23封装元件,包括sot2326排芯片框架1(如图10),所述框架1内布置有多个芯片安装单元2,所述框架1的长为252±0.1mm,宽为73±0.04mm,所述框架1上布置有26排、28列所述芯片安装单元2;所述安装单元两列为一组镜像排列、两组为一个单元布置,相邻的单元之间设有单元分隔槽3,在同一单元内的两组所述芯片安装单元2之间还设有多个封装定位孔4,多个所述封装定位孔4成列布置,同一组的芯片安装单元2之间布置有间隙框架部25;所述芯片安装单元2包括2个芯片安装部21,所述芯片安装部21包括1个芯片安置区211、2个引脚焊接区212、3个引脚槽24,连接所述芯片安置区211与所述引脚槽24的延伸筋23上设置2条阻液槽231,连接所述引脚焊接区212与所述引脚槽24的延伸筋23上设置1条阻液槽231。

以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1