显示装置的制作方法

文档序号:25305913发布日期:2021-06-04 14:28阅读:72来源:国知局
显示装置的制作方法

1.本公开涉及一种显示装置,并且更具体地,涉及一种死区被最小化的显示装置。


背景技术:

2.近来,显示装置的用途已经多样化。而且,显示装置已经变得更薄和更轻,并因此,显示装置的使用已经扩展。特别地,近来,显示装置已经被研究和制造为平板显示装置。在制造平板显示装置时,可以使用各种方法来设计显示装置的形状。
3.另外,可以连接或链接到显示装置的功能的数量正在增加。


技术实现要素:

4.技术问题
5.本公开的实施例提供了一种在显示区域中包括至少一个孔并且具有最小化的死区的显示装置。
6.解决问题的方案
7.根据本公开的一个方面,一种显示装置包括:基板,在基板中限定有主显示区域、在主显示区域内的第一非显示区域以及在主显示区域与第一非显示区域之间的辅助显示区域;以及显示单元,包括辅助显示单元和主显示单元,辅助显示单元在辅助显示区域上并且包括多个第一子像素、多个第二子像素和多个第三子像素,主显示单元在主显示区域上并且包括多个主像素,其中,多个第一子像素由第一驱动信号共同驱动,多个第二子像素由第二驱动信号共同驱动,并且多个第三子像素由第三驱动信号共同驱动。
8.根据本实施例,第一非显示区域可以被限定为穿过基板的贯穿孔。
9.根据本实施例,显示单元可以包括在第一方向上穿过主显示区域的多条扫描线以及在与第一方向不同的第二方向上穿过主显示区域的多条数据线,并且在辅助显示区域中,多条扫描线和多条数据线可以包括沿着第一非显示区域的圆周绕行的线路布线单元。
10.根据本实施例,包括多个第一子像素中的至少一个、多个第二子像素中的至少一个和多个第三子像素中的至少一个的多个子像素单元可以在辅助显示区域上,并且多个子像素单元可以实现相同的颜色。
11.根据本实施例,多个第一子像素可以分别包括第一像素电极和在第一像素电极上并且发射第一颜色的光的第一中间层,多个第二子像素可以分别包括第二像素电极和在第二像素电极上并且发射第二颜色的光的第二中间层,并且多个第三子像素可以分别包括第三像素电极和在第三像素电极上并且发射第三颜色的光的第三中间层。
12.根据本实施例,辅助显示单元可以包括将第一像素电极彼此连接的第一连接图案,并且第一像素电极和第一连接图案可以包括相同的材料。
13.根据本实施例,辅助显示单元可以进一步包括将第二像素电极彼此连接的第二连接图案和将第三像素电极彼此连接的第三连接图案。
14.根据本实施例,第二像素电极和第二连接图案可以包括相同的材料。
15.根据本实施例,第三像素电极和第三连接图案可以包括相同的材料。
16.根据本实施例,显示装置可以进一步包括被配置为将外部驱动信号施加到辅助显示单元的辅助驱动器。
17.根据本实施例,基板可以进一步包括沿着基板的边缘位于主显示区域的外部的第二非显示区域,并且显示装置可以进一步包括第二非显示区域上的第一控制线,第一控制线具有连接到辅助驱动器的一侧和连接到多个第一子像素的另一侧。
18.根据本实施例,显示装置可以进一步包括第二非显示区域上的第二控制线和第三控制线,第二控制线具有连接到辅助驱动器的一侧和连接到多个第二子像素的另一侧,第三控制线具有连接到辅助驱动器的一侧和连接到多个第三子像素的另一侧。
19.根据本实施例,主显示单元可以进一步包括被配置为分别驱动多个主像素并且包括至少一个薄膜晶体管的多个像素电路。
20.根据本实施例,辅助显示单元可以不包括薄膜晶体管。
21.根据本实施例,第一像素电极和第一连接图案、第二像素电极和第二连接图案以及第三像素电极和第三连接图案可以各自沿着第一非显示区域的外周以同心圆形状布置。
22.根据本实施例,第二像素电极和第二连接图案可以被布置为围绕第一像素电极和第一连接图案,并且第二连接图案中的至少一个可以被断开。
23.根据本实施例,第三像素电极和第三连接图案可以被布置为围绕第二像素电极和第三连接图案,并且第三连接图案中的至少一个可以被断开。
24.根据本公开的另一方面,一种显示装置包括:基板,在基板中限定有贯穿孔;以及基板上的显示单元,显示单元包括在第一方向上延伸的多条扫描线和在与第一方向不同的第二方向上延伸的多条数据线以及其中多条扫描线和多条数据线被布置为沿贯穿孔的圆周绕行的线路布线单元,其中,线路布线单元包括发射第一颜色的光并且由第一驱动信号驱动的多个第一子像素、发射第二颜色的光并且由第二驱动信号驱动的多个第二子像素以及发射第三颜色的光并且由第三驱动信号驱动的多个第三子像素。
25.根据本实施例,多个第一子像素可以由第一驱动信号同时驱动,多个第二子像素可以由第二驱动信号同时驱动,并且多个第三子像素可以由第三驱动信号同时驱动。
26.根据本实施例,线路布线单元可以不包括薄膜晶体管。
27.通过附图、权利要求书和详细描述,将更好地理解本公开的其他方面、特征和优点。
28.本公开的有益效果
29.根据如上所述配置的本公开的实施例,可以实现死区被最小化的显示装置。本公开的范围不受这种效果的限制。
附图说明
30.图1是示意性地示出根据本公开的实施例的显示装置的平面图。
31.图2是示意性地示出图1的显示装置的显示单元的平面图。
32.图3是示出位于图2的显示单元的主显示区域中的像素的等效电路的示例的电路图。
33.图4是示意性地示出贯穿孔周围的线路的布置的平面图。
34.图5是位于图1的主显示区域中的像素的示意性截面图。
35.图6是示意性地示出贯穿孔周围的像素的布置的实施例的平面图。
36.图7是沿图6的线a

a截取的示意性截面图。
37.图8是示意性地示出图6的部分b的放大平面图。
38.图9是沿着图8的线c

c截取的示意性截面图。
39.图10是示出根据本公开的另一实施例的显示装置的平面图。
40.图11是示意性地示出图10的部分d的放大图。
41.图12是示意性地示出根据本公开的另一实施例的显示装置的平面图。
具体实施方式
42.由于本描述允许各种改变和众多实施例,因此将在附图中示出并且在书面描述中详细描述特定实施例。参照以下参考附图详细描述的实施例,本公开的效果和特征以及实现它们的方法将变得清楚。然而,本公开不限于以下实施例,并且可以以各种形式实现。
43.下面将参考附图更详细地描述本公开的实施例。相同或彼此对应的那些元件被赋予相同的附图标记而与附图编号无关,并且省略冗余的说明。
44.将理解,尽管本文可能使用术语“第一”、“第二”等来描述各种元件,但是这些元件不应受这些术语的限制。这些术语仅用于将一个元件与另一元件区分开来。除非上下文另有明确指示,否则如本文所使用的单数形式“一”和“该”旨在也包括复数形式。
45.将进一步理解,本文使用的术语“包括”和/或“包含”指定所陈述的特征或元件的存在,但是不排除一个或多个其他特征或元件的存在或添加。将进一步理解,当层、区域或元件被称为在另一层、区域或元件“上”时,其可以直接或间接在另一层、区域或元件上。即,例如,可以存在中间层、区域或元件。
46.为了便于说明,可能会夸大或缩小附图中元件的尺寸。例如,因为为了便于说明而任意地示出了附图中元件的尺寸和厚度,所以本公开不限于此。
47.x轴、y轴和z轴不限于直角坐标系的三个轴,并且可以在广义上解释。例如,x轴、y轴和z轴可以彼此垂直,或者可以表示彼此不垂直的不同方向。
48.当可以不同地实现特定实施例时,可以与所描述的顺序不同地执行特定工艺顺序。例如,可以基本上同时执行或者以与所描述的顺序相反的顺序执行两个连续地描述的工艺。
49.图1是示意性地示出根据本公开的实施例的显示装置的平面图。
50.参考图1,根据本公开的实施例的显示装置1包括基板100和基板100上的显示单元200。
51.基板100可以包括诸如玻璃、金属或有机材料的材料。根据实施例,基板100可以包括柔性材料。例如,基板100可以包括可以容易地挠曲、弯曲或卷曲的材料,例如聚酰亚胺(pi)。然而,这仅是示例,并且本公开不限于此。
52.基板100包括显示区域da和非显示区域nda。显示区域da包括辅助显示区域da1和主显示区域da2,并且非显示区域nda包括第一非显示区域nda1和第二非显示区域nda2。基板100可以由主显示区域da2、主显示区域da2内的第一非显示区域nda1、主显示区域da2与第一非显示区域nda1之间的辅助显示区域da1、以及沿着基板100的边缘围绕主显示区域
da2的第二非显示区域nda2限定。
53.穿过基板100的贯穿孔th位于第一非显示区域nda1中。贯穿孔th是穿过基板100和基板100上的各个层的孔,并且位于显示区域da内并且被包括多个像素p的显示单元200围绕。
54.显示单元200的像素p中的每一个包括像素电路和电连接到像素电路的发光元件(例如,有机发光二极管(oled)),并且通过从发光元件发射的光而提供特定图像。显示单元200由将稍后描述的封装层密封。封装层可以包括多层,多层包括包含有机材料的层和包含无机材料的层。
55.非显示区域nda是不提供图像的区域,并且包括被限定为贯穿孔th的第一非显示区域nda1以及沿着基板100的边缘围绕显示区域da的外边缘的第二非显示区域nda2。
56.尽管图1示出了贯穿孔th位于显示装置1的显示区域da的右上方,但是本公开不限于此。贯穿孔th可以以被像素p围绕的状态位于显示区域da中的任何位置,并且贯穿孔th的具体位置不受限制。
57.此外,尽管图1示出了贯穿孔th具有圆形形状并且形成一个贯穿孔th的情况,但是本公开不限于此。贯穿孔th可以具有各种形状,例如,诸如矩形形状的多边形形状和椭圆形形状等,并且贯穿孔th的数量可以是一个或多个。
58.此外,尽管图1示出了显示区域da具有矩形形状的情况,但是本公开不限于此。显示区域da可以具有各种形状,例如,除了矩形形状以外的多边形形状、圆形形状和椭圆形形状等。
59.图2是示意性地示出图1的显示装置的显示单元的平面图,图3是示出位于图2的显示单元的主显示区域中的像素的等效电路的示例的电路图,并且图4是示意性地示出贯穿孔周围的线路的布置的平面图。
60.参考图2和图3,显示单元200可以包括实现图像的显示区域da、在第一方向d1上穿过显示区域da的多条扫描线sl以及在与第一方向d1不同的第二方向d2上穿过显示区域da的多条数据线dl。例如,第一方向d1和第二方向d2可以彼此垂直。多个主像素p可以位于数据线dl和扫描线sl的交叉区域ca中。
61.扫描线sl例如可以被配置为将从第一扫描驱动器20和第二扫描驱动器30接收的扫描信号传输到主像素p。例如,一些扫描线sl可以被配置为从第一扫描驱动器20接收扫描信号,并且其余扫描线sl可以被配置为从第二扫描驱动器30接收扫描信号。第一扫描驱动器20和第二扫描驱动器30可以通过被同步的时钟信号彼此同步。
62.数据线dl可以被配置为从数据驱动器10接收数据信号,并且将接收到的数据信号传输到主像素p。
63.参考图3,主像素p中的每一个包括交叉区域ca上的像素电路pc,并且像素电路pc连接到发光元件。图3示出了作为发光元件的有机发光二极管oled。像素电路pc可以包括第一薄膜晶体管t1、第二薄膜晶体管t2和存储电容器cst。
64.第二薄膜晶体管t2用作开关薄膜晶体管。第二薄膜晶体管t2连接到扫描线sl和数据线dl,并且被配置为根据从扫描线sl输入的开关电压将从数据线dl输入的数据电压传输到第一薄膜晶体管t1。存储电容器cst连接到第二薄膜晶体管t2和驱动电压线pl,并且被配置为存储与从第二薄膜晶体管t2接收的电压和供应给驱动电压线pl的第一电源电压elvdd
之间的差相对应的电压。
65.第一薄膜晶体管t1用作驱动薄膜晶体管。第一薄膜晶体管t1连接到驱动电压线pl和存储电容器cst,并且被配置为响应于存储在存储电容器cst中的电压值来控制从驱动电压线pl流过有机发光二极管oled的驱动电流(id)。有机发光二极管oled可以根据驱动电流(id)发射具有一定亮度的光。有机发光二极管oled的对电极(例如,阴极)可以被配置为接收第二电源电压elvss。
66.尽管图3示出了像素电路pc包括两个薄膜晶体管和一个存储电容器,但是本公开不限于此。薄膜晶体管的数量和存储电容器的数量可以根据像素电路pc的设计而不同地改变。
67.控制器50可以将外部图像信号转换成图像数据信号,并且将图像数据信号传输到数据驱动器10。另外,控制器50可以接收同步信号和时钟信号,生成用于控制第一扫描驱动器20、第二扫描驱动器30和数据驱动器10的控制信号,并且将控制信号传输到第一扫描驱动器20、第二扫描驱动器30和数据驱动器10。
68.另外,控制器50可以单独地包括将外部驱动信号施加到辅助显示单元200s的辅助驱动器40。如稍后将描述的,因为就驱动方案而言,辅助显示单元200s和主显示单元200m之间存在差别,所以可能不容易通过相同的驱动器来驱动辅助显示单元200s和主显示单元200m。因此,可以单独地提供将外部驱动信号施加到辅助显示单元200s的辅助驱动器40,并且控制器50可以控制辅助驱动器40。
69.贯穿孔th可以被定义为第一非显示区域nda1。摄像头、传感器等可以安装在贯穿孔th中。另外,贯穿孔th可以是用于显示装置1的功能的单独构件,或者是用于能够向显示装置1增加新功能的单独构件的空间。
70.参考图2和图4,因为一些数据线dl和一些扫描线sl被布置为与贯穿孔th重叠,所以可能由于贯穿孔th而发生断开。为了防止断开,与贯穿孔th重叠的一些数据线dl和一些扫描线sl可以包括具有弯曲形状的线路布线单元ru,以绕过贯穿孔th。在本实施例中,线路布线单元ru可以被定义为辅助显示区域da1。
71.因为一些数据线dl和一些扫描线sl具有弯曲的形状并且沿着贯穿孔th的外周布置,所以线路布线单元ru可以不形成其中数据线dl和扫描线sl垂直相交并且彼此交叉的交叉区域ca。因此,可以不提供交叉区域ca上的像素电路pc。
72.传统地,因为未在线路布线单元ru上提供像素电路pc,所以对应区域形成为非显示区域(称为死区)。在这种情况下,因为非显示区域可能比贯穿孔th的实际尺寸大,所以可能降低美观并且可能使显示单元的质量恶化。
73.就这一点而言,在根据本公开的实施例的显示装置中,可以实质上发光的子像素(参见图6的sp1、sp2、sp3)布置在线路布线单元ru上,以去除或最小化贯穿孔th周围的死区。
74.图5是位于图1的主显示区域中的像素的示意性截面图。
75.参考图5,位于主显示区域da2中的主像素p中的每一个包括像素电路pc,并且像素电路pc包括薄膜晶体管210和存储电容器220。图5的薄膜晶体管210可以是图3的作为驱动薄膜晶体管的第一薄膜晶体管t1。
76.像素电路pc可以包括依次设置在基板100上的缓冲层101、栅绝缘层103和层间绝
缘层105。
77.缓冲层101可以在基板100上,以防止杂质的渗透,并且栅绝缘层103可以在薄膜晶体管210的半导体层211与栅电极213之间。层间绝缘层105在薄膜晶体管210的栅电极213与源电极215s之间以及在薄膜晶体管210的栅电极213与漏电极215d之间,并且同时在存储电容器220的下部电极221与上部电极223之间。层间绝缘层105可以用作电介质。
78.缓冲层101、栅绝缘层103和层间绝缘层105中的每一个包括绝缘无机材料。例如,缓冲层101、栅绝缘层103和层间绝缘层105中的每一个可以包括氮化硅、氧化硅和/或氮氧化硅。
79.尽管已经参考图5描述了像素电路pc的薄膜晶体管210是顶栅型的情况,但是本公开不限于此。根据另一实施例,薄膜晶体管210可以是底栅型。此外,尽管已经参考图5描述了存储电容器220的下部电极221和上部电极223在同一层上以包括与栅电极213、源电极215s和漏电极215d的材料相同的材料的情况,但是本公开不限于此,并且各种修改是可能的。
80.发光元件oled包括像素电极230、面对像素电极230的对电极250和在像素电极230与对电极250之间的中间层240,像素电极230电连接到像素电路pc,像素电极230与像素电路pc之间具有带有接触孔的通孔层130。根据实施例,通孔层130可以包括绝缘有机材料。
81.像素电极230可以通过在被理解为像素限定层的绝缘层150中提供的开口暴露,并且像素电极230的边缘可以被包括绝缘有机材料的绝缘层150覆盖。根据实施例,像素电极230可以包括银(ag)、镁(mg)、铝(al)、铂(pt)、钯(pd)、金(au)、镍(ni)、钕(nd)、铱(ir)、铬(cr)或其任何混合物。
82.对电极250一体地形成以覆盖整个显示区域da。根据实施例,对电极250可以包括包含银(ag)和镁(mg)的薄膜金属层或者诸如氧化铟锡(ito)、氧化铟锌(izo)、氧化锌(zno)、氧化铟(in2o3)、氧化铟镓(igo)或氧化铝锌(azo)的透明导电氧化物(tco)。
83.中间层240可以包括包含发射红光、绿光和蓝光的荧光或磷光材料的有机材料,并且可以被图案化以与主显示区域da2中的像素p相对应。发光元件oled可以进一步包括第一功能层(未示出)和第二功能层(未示出)中的至少一个,中间层240在第一功能层与第二功能层之间。第一功能层可以插入在中间层240与像素电极230之间,并且第二功能层可以插入在中间层240与对电极250之间。与图案化在像素电极230上的中间层240不同,第一功能层和第二功能层可以是形成在显示单元200的整个表面上的公共层。
84.第一功能层可以包括例如空穴注入层(hil)和空穴传输层(htl)中的至少一个。hil允许从阳极容易地发射空穴,并且htl允许hil中的空穴转移到发射层。
85.第二功能层可以包括电子传输层(etl)和电子注入层(eil)中的至少一个。eil允许从阴极容易地发射电子,并且etl允许eil中的电子转移到发射层。
86.封装层260在显示区域da上。尽管图5示出了封装层260位于主显示区域da2上,但是封装层260也可以位于辅助显示区域da1上。
87.根据另一实施例,代替封装层,可以在基板100上提供封装基板(未示出),并且可以在基板100的外周处使用密封剂(未示出)将基板100结合到封装基板,以密封显示单元200。在本实施例中,将描述通过封装层260密封显示单元200的结构。
88.封装层260包括第一无机层261和第二无机层263以及有机层262。例如,封装层260
可以包括顺序地堆叠的第一无机层261、有机层262和第二无机层263。第一无机层261和第二无机层263中的每一个可以包括选自氮化硅、氮化铝、氮化锆、氮化钛、氮化铪、氮化钽、氧化硅、氧化铝、氧化钛、氧化锡、氧化铈和氮氧化硅的至少一种材料。第一无机层261和第二无机层263可以通过例如化学气相沉积(cvd)工艺形成。
89.有机层262可以包括选自丙烯酸树脂、甲基丙烯酸树脂、聚异戊二烯、乙烯类树脂、环氧类树脂、氨基甲酸乙酯类树脂、纤维素类树脂和二萘嵌苯类树脂的一种或多种材料。
90.根据实施例,可以使用诸如六甲基二硅氧烷(hmdso)或正硅酸四乙酯(teos)等的材料作为原料气通过原子层沉积(ald)工艺形成有机层262。
91.根据另一实施例,可以通过沉积液体单体,并且然后使用热或诸如紫外光的光固化沉积的液体单体来形成有机层262。
92.在本实施例中,已经描述了封装层260包括两个无机层(即第一无机层261和第二无机层263)以及一个有机层262的情况,但是无机封装层和有机封装层的堆叠顺序和数量不限于此。
93.图6是示意性地示出贯穿孔周围的像素的布置的实施例的平面图,并且图7是沿图6的线a

a截取的示意性截面图。
94.参考图6,辅助显示单元200s在辅助显示区域da1上,并且包括多个第一子像素sp1、多个第二子像素sp2和多个第三子像素sp3。主显示单元200m在主显示区域da2上并且包括多个主像素p。被限定为贯穿孔th的第一非显示区域nda1可以位于辅助显示区域da1中。
95.第一子像素sp1、第二子像素sp2和第三子像素sp3可以被布置为分别围绕贯穿孔th形成同心圆。然而,这仅是示例,并且根据辅助显示单元200s的分辨率设计等,第一至第三子像素sp1、sp2和sp3可以以各种结构布置。
96.第一子像素sp1可以通过第一连接图案c1彼此连接。类似地,第二子像素sp2可以通过第二连接图案c2彼此连接,并且第三子像素sp3可以通过第三连接图案c3彼此连接。因此,第一子像素sp1可以彼此电连接,第二子像素sp2可以彼此电连接,并且第三子像素sp3可以彼此电连接。
97.尽管图6示出了第一连接图案c1、第二连接图案c2和第三连接图案c3是圆形的,但是第一连接图案c1、第二连接图案c2和第三连接图案c3可以不是完美的圆形,并且只要第一连接图案c1、第二连接图案c2和第三连接图案c3能够分别连接第一子像素sp1、第二子像素sp2和第三子像素sp3就足够。
98.第一子像素sp1可以通过第一连接图案c1接收外部驱动信号。类似地,第二子像素sp2可以通过第二连接图案c2接收外部驱动信号,并且第三子像素sp3可以通过第三连接图案c3接收外部驱动信号。
99.因为第一子像素sp1通过第一连接图案c1彼此连接,所以第一子像素sp1由通过第一连接图案c1传输的第一驱动信号共同驱动。另外,因为第二子像素sp2通过第二连接图案c2彼此连接,所以第二子像素sp2由通过第二连接图案c2传输的第二驱动信号共同驱动。另外,因为第三子像素sp3通过第三连接图案c3彼此连接,所以第三子像素sp3由通过第三连接图案c3传输的第三驱动信号共同驱动。因此,第一子像素sp1被同时打开/关闭并且发射具有相同亮度的光。类似地,第二子像素sp2被同时打开/关闭并且发射具有相同亮度的光,
并且第三子像素sp3被同时打开/关闭并且发射具有相同亮度的光。
100.因此,当在辅助显示区域da1上限定包括至少一个第一子像素sp1、至少一个第二子像素sp2和至少一个第三子像素sp3的子像素单元spx1和spx2时,所有子像素单元spx1和spx2可以实现相同的颜色。相反,主显示区域da2上的主像素单元px1和px2可以实现不同的颜色。
101.在图6中,主显示区域da2上的主发光元件p以条纹形式布置,但是在另一实施例中,也可以以蜂窝状(pentile)形式布置。辅助显示区域da1上的第一至第三子像素sp1、sp2和sp3可以根据需要以各种形式布置。例如,子像素sp1、sp2和sp3可以以条纹或蜂窝状形式布置,或者可以在贯穿孔th周围径向地布置。根据实施例,当子像素sp1、sp2和sp3具有与主发光元件p的布置结构不同的布置结构时,子像素sp1、sp2和sp3可以通过在沉积中间层时提供单独的掩模(参见图7的240a、240b和240c)或通过为与辅助显示区域da1相对应的部分提供不同的掩模图案来形成。
102.参考图7,第一子像素sp1中的每一个包括第一像素电极230a和在第一像素电极230a上并且发射第一颜色的光的第一中间层240a。第二子像素sp2中的每一个包括第二像素电极230b和在第二像素电极230b上并且发射第二颜色的光的第二中间层240b。第三子像素sp3中的每一个包括第三像素电极230c和在第三像素电极230c上并且发射第三颜色的光的第三中间层240c。第一至第三子像素sp1、sp2和sp3分别包括一体形成并且共同布置在第一至第三中间层240a、240b和240c上的对电极250a、250b和250c。
103.如图5中所示,缓冲层101、栅绝缘层103、层间绝缘层105和通孔层130可以在第一至第三像素电极230a、230b和230c与基板100之间。
104.数据线dl和扫描线sl可以位于第一至第三子像素sp1、sp2和sp3之下。如以上参考图4所述,使数据线dl和扫描线sl沿着贯穿孔th的圆周绕行的线路布线单元ru布置在辅助显示区域da1中。与主显示区域da2相比,相对于同一面积,在线路布线单元ru中布置有更多数量的数据线dl和/或更多数量的扫描线sl。因为数据线dl和/或扫描线sl没有以相同的方向和间隔布置,所以这些线被不规则地布置。因此,如图7中所示,未在第一至第三子像素sp1、sp2和sp3之下形成像素电路,并且仅数据线dl和扫描线sl位于第一至第三子像素sp1、sp2和sp3之下。
105.图8是示意性地示出图6的部分b的放大平面图,并且图9是沿着图8的线c

c截取的示意性截面图。
106.参考图8和图9,第一子像素sp1中的每一个包括第一像素电极230a和在第一像素电极230a上并且发射第一颜色的光的第一中间层240a,并且包括共同布置的对电极250a。与图7类似,数据线dl和扫描线sl可以位于第一子像素sp1之下。
107.第一子像素sp1可以通过第一连接图案c1彼此连接。如图9中所示,第一像素电极230a和第一连接图案c1可以包括相同的材料并且可以在同一层上。如上所述,因为在第一子像素sp1之下没有要形成像素电路的空间,所以难以在第一像素电极230a之下形成作为导电层的第一连接图案c1。因此,第一连接图案c1可以与第一像素电极230a在同一层上,并且可以与第一像素电极230a一体地图案化。
108.尽管图8和图9示出了作为示例的第一子像素sp1,但是这同样适用于第二子像素sp2和第三子像素sp3。第二子像素sp2的第二像素电极230b和第二连接图案c2包括相同的
材料并且在同一层上,并且第三子像素sp3的第三像素电极230c和第三连接图案c3包括相同的材料并且在同一层上。
109.参考图6至图9,因为未在第一至第三子像素sp1、sp2和sp3之下形成像素电路,所以第一子像素sp1、第二子像素sp2和第三子像素sp3分别由通过第一连接图案c1、第二连接图案c2和第三连接图案c3从外部接收的电力驱动。
110.在图6中,第一子像素sp1和连接第一子像素sp1的第一连接图案c1最接近贯穿孔th布置,并且第二子像素sp2和第二连接图案c2以及第三子像素sp3和第三连接图案c3被布置为以同心圆形状围绕第一子像素sp1和第一连接图案c1。如上所述,因为第一像素电极230a、第二像素电极230b和第三像素电极230c以及第一连接图案c1、第二连接图案c2和第三连接图案c3在同一层上,并且第一子像素sp1、第二子像素sp2和第三子像素sp3必须由通过第一连接图案c1、第二连接图案c2和第三连接图案c3从外部接收的电力驱动,所以第二连接图案c2和第三连接图案c3被提供为在至少一些区域中断开。如图6中所示,第一连接图案c1可以穿过第二连接图案c2断开的部分,并且第一连接图案c1和第二连接图案c2可以穿过第三连接图案c3断开的部分。
111.图10是示出根据本公开的另一实施例的显示装置的平面图,并且图11是示意性地示出图10的部分d的放大图。
112.图10示出了在贯穿孔th周围重复由第一连接图案c1连接的多个第一子像素sp1、由第二连接图案c2连接的多个第二子像素sp2和由第三连接图案c3连接的多个第三子像素sp3的布置的实施例。
113.参考图10,发射同一颜色的光的子像素彼此一体地连接。位于内侧的第一连接图案c1连接到位于外侧的第一连接图案c1'。位于内侧的第二连接图案c2连接到位于外侧的第二连接图案c2',并且位于内侧的第三连接图案c3连接到位于外侧的第三连接图案c3'。
114.如上所述,因为第一子像素sp1通过第一连接图案c1连接,所以将位于内侧的第一连接图案c1连接到位于外侧的第一连接图案c1'意味着,在辅助显示区域上并且发射第一颜色的光的所有第一子像素sp1可以由相同的驱动信号共同驱动。这同样适用于第二子像素sp2和第三子像素sp3。
115.第一连接图案c1通过第一控制线cl1连接并且延伸到辅助显示区域da1的外部。类似地,第二连接图案c2通过第二控制线cl2连接并且延伸到辅助显示区域da1的外部,并且第三连接图案c3通过第三控制线cl3连接并且延伸到辅助显示区域da1的外部。第一控制线cl1、第二控制线cl2和第三控制线cl3可以在第二方向d2上延伸。
116.如图11所示,第一控制线cl1、第二控制线cl2和第三控制线cl3可以根据需要沿着空的空间以锯齿形布置。
117.第一控制线cl1、第二控制线cl2和第三控制线cl3依次穿过辅助显示区域da1和主显示区域da2,并且延伸到显示单元200外部的第二非显示区域nda2。第一控制线cl1、第二控制线cl2和第三控制线cl3可以连接到在垂直于第二方向d2的第一方向d1上布置在第二非显示区域nda2上的第一虚设线cl1a、第二虚设线cl2a和第三虚设线cl3a。例如,第一虚设线cl1a、第二虚设线cl2a和第三虚设线cl3a可以包括与第一控制线cl1、第二控制线cl2和第三控制线cl3的材料相同的材料,并且可以与第一控制线cl1、第二控制线cl2和第三控制线cl3在同一层上。
118.第一虚设线cl1a、第二虚设线cl2a和第三虚设线cl3a可以连接到在垂直于第一方向d1的第二方向d2上布置在第二非显示区域nda2上的第一总线线路cl1b、第二总线线路cl2b和第三总线线路cl3b。例如,第一总线线路cl1b、第二总线线路cl2b和第三总线线路cl3b可以包括与第一虚设线cl1a、第二虚设线cl2a和第三虚设线cl3a的材料不同的材料,并且可以在与第一虚设线cl1a、第二虚设线cl2a和第三虚设线cl3a不同的层上。第一总线线路cl1b、第二总线线路cl2b和第三总线线路cl3b可以包括与薄膜晶体管210的源电极215s和/或漏电极215d的材料相同的材料(参见图5),并且可以与薄膜晶体管210的源电极215s和/或漏电极215d在同一层上(参见图5)。因此,第一虚设线cl1a、第二虚设线cl2a和第三虚设线cl3a以及第一总线线路cl1b、第二总线线路cl2b和第三总线线路cl3b可以通过在通孔层130中限定的接触孔(未示出)彼此电连接(参见图5)。
119.根据另一实施例,第一控制线cl1、第二控制线cl2和第三控制线cl3可以包括相同的材料并且可以在整个区域中在同一层上,可以在第二非显示区域nda2中至少弯曲一次,并且可以连接到辅助驱动器(参见图2的40)。
120.参考图11,第一子像素sp1可以通过第一连接图案c1彼此连接,第二子像素sp2可以通过第二连接图案c2彼此连接,并且第三子像素sp3可以通过第三连接图案c3彼此连接。
121.在图11中,第一子像素sp1和连接第一子像素sp1的第一连接图案c1最接近贯穿孔th布置,并且第二子像素sp2和第二连接图案c2以及第三子像素sp3和第三连接图案c3顺序地布置在第一子像素sp1和第一连接图案c1的外部。
122.如上所述,因为第一子像素sp1、第二子像素sp2和第三子像素sp3中的每一个都必须由从外部接收的电力来驱动,所以第二连接图案c2和第三连接图案c3被提供为在至少一些区域中断开。如图11中所示,第一控制线cl1可以穿过未提供第二连接图案c2的部分,并且第一控制线cl1和第二控制线cl2可以穿过未提供第三连接图案c3的部分。
123.多个第一子像素sp1'和连接第一子像素sp1'的第一连接图案c1'可以重复地布置在第三子像素sp3和第三连接图案c3的外部。第一控制线cl1可以将位于内侧的第一子像素sp1连接到位于外侧的第一子像素sp1'。
124.图12是示意性地示出根据本公开的另一实施例的显示装置的平面图。
125.图12示出了辅助显示区域da1上的子像素sp1、sp2和sp3以及主显示区域da2上的主发光元件p以蜂窝状形式布置的实施例。即,子像素sp1、sp2和sp3以及主发光元件p可以根据其设计以各种布置形式提供。尽管未示出,但是子像素sp1、sp2和sp3可以通过连接图案(未示出)连接到发射相同颜色的光的发光元件,并且可以通过控制线(未示出)连接到驱动器(未示出)。因为除了发光元件的布置之外,本实施例的构造与前述实施例的构造相同,所以在此并入以上描述。
126.到此为止,仅主要描述了显示装置,但是本公开不限于此。例如,将理解,制造显示装置的方法也落入本公开的范围内。
127.已经参考附图中示出的实施例描述了本公开,但是这仅是示例,本领域普通技术人员将理解,由此可以进行各种修改和其他等同实施例。因此,本公开的真实技术保护范围应由所附权利要求的技术精神确定。
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1