单元像素及显示装置的制作方法

文档序号:27075203发布日期:2021-10-24 10:33阅读:70来源:国知局
单元像素及显示装置的制作方法

1.本实用新型涉及一种具有发光元件的单元像素及具有该单元像素的显示装置,尤其涉及一种具有静电放电防护功能的单元像素及具有该单元像素的显示装置。


背景技术:

2.发光元件为利用作为无机光源的发光二极管的半导体元件,在诸如显示装置、车辆用灯具、一般照明的各种领域被多样地利用。发光二极管具有寿命长、耗电低、响应速度快的优点,因此正在迅速代替现有光源。
3.另外,现有的发光二极管在显示装置中主要作为背光光源而使用,然而最近正在开发利用发光二极管直接实现图像的显示装置。这样的显示器也称为微型led显示器。
4.显示装置通常利用蓝色、绿色及红色的混合色来实现多种颜色。显示装置为了实现多种图像而包括多个像素,每个像素配备有蓝色、绿色及红色的子像素。通过这些子像素的颜色来确定特定像素的颜色,而且借由这些像素的组合来实现图像。
5.在微型led显示器的情况下,微型led对应于各子像素而排列在二维平面上,据此,一个基板上需要布置众多数量的微型led。然而,微型led具有非常小的面积,其面积例如约10,000μm2或更小。由于这样的小尺寸,难以分选微型led,因此,尤其当需要将数百万或数千万个微型led转印并贴装于显示面板时,不容易将微型led贴装于显示面板上。尤其,微型led可能因外部冲击(external shock)而受损,并且可能因静电放电(electrostatic discharge)而受损。尤其,微型led的小尺寸使得微型led对静电放电变得更加脆弱。因此,由于在运输过程中发生的物理性冲击或诸如esd的其他因素,微型led可能会发生缺陷。


技术实现要素:

6.本实用新型所要解决的技术问题在于提供一种能够易于进行微型led的分选的单元像素及具有该单元像素的显示装置。
7.本实用新型所要解决的又一技术问题在于提供一种能够防止微型led因外部冲击或静电放电而受损的单元像素及具有该单元像素的显示装置。
8.根据本实用新型的一个以上的实施例的一种单元像素包括:透明基板;多个发光元件,布置于所述透明基板上;及静电放电(electrostatic discaharge:esd)保护器,布置于所述透明基板上,用于保护所述发光元件中的至少一个免受静电放电的影响。
9.所述静电放电保护器包括:导线,沿所述透明基板的边缘部分延伸。
10.所述导线包围所述发光元件。
11.所述单元像素还包括:连接层,电连接于所述发光元件,其中,所述导线电连接于所述连接层中的一个。
12.所述导线包围所述连接层。
13.所述连接层包括:共同连接层,共同电连接于所述发光元件,所述导线电连接于所述共同连接层。
14.所述共同连接层电连接于所述发光元件的n型半导体层。
15.所述静电放电保护器包括多条导线,并且,所述多条导线分别电连接于所述连接层。
16.所述静电放电保护器包括至少一个齐纳二极管,所述齐纳二极管电连接于所述发光元件中的至少一个。
17.所述单元像素还包括:连接层,电连接于所述发光元件,所述齐纳二极管电连接于所述连接层中的两个连接层。
18.所述静电放电保护器还包括:导线,沿所述透明基板的边缘部分延伸。
19.所述单元像素还包括:连接层,电连接于所述发光元件;并且所述导线电连接于所述连接层中的一个;并且所述齐纳二极管电连接于所述连接层中的两个连接层。
20.所述导线包围所述连接层。
21.所述连接层包括:共同连接层,共同电连接于所述发光元件,所述导线电连接于所述共同连接层。
22.所述共同连接层电连接于所述发光元件的n型半导体层。
23.所述静电放电保护器包括多条导线,并且,所述多条导线分别电连接于所述连接层。
24.根据本实用新型的一个以上的实施例的一种显示装置包括:电路基板;及单元像素,布置于所述电路基板上。所述单元像素包括:透明基板;多个发光元件,布置于所述透明基板上;及静电放电(electrostatic discaharge:esd)保护器,布置于所述透明基板上,用于保护所述发光元件中的至少一个免受静电放电的影响。
25.所述静电放电保护器包括:导线,沿所述透明基板的边缘部分延伸。
26.所述导线共同电连接于所述发光元件。
27.所述静电放电保护器包括齐纳二极管,所述齐纳二极管电连接于所述发光元件中的至少一个发光元件。
28.根据本实用新型的一个以上的实施例的单元像素及具有该单元像素的显示装置,能够易于进行微型led的分选。
29.根据本实用新型的一个以上的实施例的单元像素及具有该单元像素的显示装置,能够防止微型led因外部冲击或静电放电而受损。
附图说明
30.图1是用于说明根据一实施例的显示装置的示意性的平面图。
31.图2是用于说明根据一实施例的像素模块的示意性的平面图。
32.图3a是用于说明根据一实施例的发光元件的示意性的平面图。
33.图3b是沿图3a的截取线a

a’而截取的示意性的剖视图。
34.图4a是用于说明根据一实施例的单元像素的示意性的平面图。
35.图4b是沿图4a的截取线b

b’而截取的示意性的剖视图。
36.图4c是沿图4a的截取线c

c’而截取的示意性的剖视图。
37.图5a是用于说明根据一实施例的像素模块而沿图2的截取线d

d’而截取的示意性的部分剖视图。
38.图5b是用于说明根据一实施例的像素模块而沿图2的截取线e

e’而截取的示意性的部分剖视图。
39.图6a是用于说明根据又一实施例的单元像素的示意性的平面图。
40.图6b是沿图6a的截取线f

f’而截取的示意性的剖视图。
41.图6c是沿图6a的截取线g

g’而截取的示意性的剖视图。
42.图7a是用于说明根据又一实施例的单元像素的示意性的平面图。
43.图7b是沿图7a的截取线h

h’而截取的示意性的剖视图。
44.图8是用于说明根据又一实施例的单元像素的示意性的平面图。
45.图9是用于说明根据又一实施例的单元像素的示意性的平面图。
具体实施方式
46.以下,参照附图详细说明本实用新型的实施例。下面介绍的实施例是为了向本实用新型所属的技术领域的普通技术人员充分传递本实用新型的思想而作为示例提供的。因此,本实用新型不限于以下说明的实施例,也可以具体化为其他形态。并且,在附图中,为了方便起见,可以夸大表示构成要素的宽度、长度、厚度等。并且,在记载为一个构成要素在另一构成要素“上部”或者“之上”时,不仅包括各部分位于另一部分的“紧邻的上部”或者“紧邻的上方”的情形,还包括在各构成要素和另一构成要素之间夹设有其他构成要素的情形。贯穿整个说明书,相同的附图标记表示相同的构成要素。
47.根据本实用新型的一个以上的实施例的一种单元像素包括:透明基板;多个发光元件,布置于所述透明基板上;及静电放电(electrostatic discaharge:esd)保护器,布置于所述透明基板上,用于保护所述发光元件中的至少一个免受静电放电的影响。
48.在一些实施例中,所述esd保护器可以包括:导线,沿所述透明基板的边缘部分延伸。
49.所述导线可以包围所述发光元件。
50.所述单元像素还可以包括:连接层,电连接于所述发光元件,其中,所述导线可以电连接于所述连接层中的一个。
51.并且,所述导线可以包围所述连接层。
52.进一步地,所述连接层可以包括共同电连接于所述发光元件的共同连接层,所述导线可以电连接于所述共同连接层。
53.在一实施例中,所述共同连接层可以电连接于所述发光元件的n型半导体层。
54.另外,所述esd保护器可以包括多条导线,并且,所述多条导线可以分别电连接于所述连接层。
55.在一些实施例中,所述esd保护器可以包括至少一个齐纳二极管,所述齐纳二极管可以电连接于所述发光元件中的至少一个。
56.所述单元像素还可以包括:连接层,电连接于所述发光元件,其中,所述齐纳二极管可以电连接于所述连接层中的两个连接层。
57.进一步地,所述esd保护器还可以包括:导线,沿所述透明基板的边缘部分延伸。
58.所述单元像素还可以包括:连接层,电连接于所述发光元件,其中,所述导线可以电连接于所述连接层中的一个,并且所述齐纳二极管可以电连接于所述连接层中的两个连
接层。
59.另外,所述导线可以包围所述连接层。
60.进一步地,所述连接层可以包括:共同连接层,共同电连接于所述发光元件,其中,所述导线可以电连接于所述共同连接层。
61.所述共同连接层可以电连接于所述发光元件的n型半导体层。
62.所述esd保护器可以包括:多条导线,其中,所述多条导线可以分别电连接于所述连接层。
63.根据本实用新型的一个以上的实施例的一种显示装置包括电路基板及布置于所述电路基板上的单元像素。所述单元像素包括:透明基板;多个发光元件,布置于所述透明基板上;及静电放电(electrostatic discaharge:esd)保护器,布置于所述透明基板上,用于保护所述发光元件中的至少一个免受静电放电的影响。
64.所述esd保护器可以包括:导线,沿所述透明基板的边缘部分延伸。
65.在一实施例中,所述导线可以共同电连接于所述发光元件。
66.所述esd保护器可以包括齐纳二极管,其中,所述齐纳二极管可以电连接于所述发光元件中的至少一个。
67.以下,参照附图更加详细地说明本实用新型的实施例。
68.图1是用于说明根据本实用新型的一实施例的显示装置10000的示意性的平面图,图2是用于说明根据一实施例的像素模块1000的示意性的平面图。
69.参照图1及图2,显示装置10000可以包括面板基板2100及多个像素模块1000。
70.显示装置10000没有特别限制,可以包括微型led tv、智能手表、诸如vr头戴式耳机之类的vr显示装置、或者诸如增强现实眼镜之类的ar显示装置。
71.面板基板2100可以包括用于无源矩阵驱动或有源矩阵驱动的电路。在一实施例中,面板基板2100可以在内部包括布线及电阻,在另一实施例中,面板基板2100可以包括布线、晶体管及电容器。面板基板2100还可以在上表面具有能够与布置的电路电连接的垫。
72.在一实施例中,多个像素模块1000在面板基板2100上整齐排列。各像素模块1000可以包括电路基板1001、布置于电路基板1001上的多个单元像素100及覆盖单元像素100的成型部1200。在另一实施例中,多个单元像素100可以直接排列于面板基板2100上,成型部1200也可以覆盖单元像素100。
73.并且,各单元像素100包括多个发光元件10a、10b、10c。发光元件10a、10b、10c可以发出彼此不同颜色的光。如图2所示,各单元像素100内的发光元件10a、10b、10c可以排列成一列。在一实施例中,发光元件10a、10b、10c可以沿相对于实现图像的显示画面的垂直方向排列。然而,本实用新型并不局限于此,发光元件10a、10b、10c也可以沿相对于实现图像的显示画面的水平方向排列。
74.在将发光元件10a、10b、10c直接贴装于面板基板2100上的情况下,容易发生难以处理的发光元件的贴装不良。在此情况下,将面板基板2100和发光元件全部废弃,从而可能发生较大的费用损失。相反,首先制造贴装发光元件10a、10b、10c的单元像素100,并选择良好的单元像素100贴装于面板基板2100上,从而能够减少因发光元件贴装不良而引起的费用损失。
75.进一步地,由于通过分选单元像素100来代替直接分选发光元件10a、10b、10c,因
此能够容易地贴装发光元件10a、10b、10c。并且,发光元件10a、10b、10c布置于单元像素100内,因此能够防止发光元件10a、10b、10c因外部冲击而受损。
76.以下,以布置于显示装置10000内的发光元件10a、10b、10c、单元像素100及像素模块1000的顺序对显示装置10000的各构成要素进行详细说明。
77.首先,图3a是用于说明根据本实用新型的一实施例的发光元件10a的示意性的平面图,图3b是沿图3a的截取线a

a’而截取的示意性的剖视图。在此,虽然以发光元件10a为例进行说明,然而发光元件10b、10c也具有相似的结构,因此省略彼此重复的说明。
78.参照图3a及图3b,发光元件10a可以包括包含第一导电型半导体层21、活性层23及第二导电型半导体层25的发光结构体、欧姆接触层27、第一接触垫53、第二接触垫55、绝缘层59、第一电极垫61及第二电极垫63。
79.从平面图观察,发光元件10a可以具有包括长轴及短轴的矩形形状的外形。例如,长轴长度可以具有100μm以下的尺寸,短轴长度可以具有70μm以下的尺寸。发光元件10a、10b、10c可以具有大致相似的外形及尺寸。
80.发光结构体(即,第一导电型半导体层21、活性层23及第二导电型半导体层25)可以生长于基板上。所述基板可以是氮化镓基板、gaas基板、si基板、蓝宝石基板,尤其是图案化的蓝宝石基板等能够使用为半导体生长用的多种基板。生长基板可以利用机械研磨、激光剥离、化学剥离等的技术从半导体层分离。然而,本实用新型并不局限于此,基板的一部分也可以残留而构成第一导电型半导体层21的至少一部分。
81.在一实施例中,在发出红光的发光元件10a的情况下,半导体层可以包括砷化铝镓(aluminum gallium arsenide,algaas)、磷砷化镓(gallium arsenide phosphide,gaasp)、磷化铝镓铟(aluminum gallium indium phosphide,algainp)或磷化镓(gallium phosphide,gap)。
82.在发出绿光的发光元件10b的情况下,半导体层可以包括氮化铟镓(ingan)、氮化镓(gan)、磷化镓(gap)、磷化铝镓铟(algainp)或磷化铝镓(algap)。
83.在一实施例中,在发出蓝光的发光元件10c的情况下,半导体层可以包括氮化镓(gan)、氮化铟镓(ingan)或硒化锌(zinc selenide,znse)。
84.第一导电型和第二导电型作为彼此相反的极性,在第一导电型是n型的情况下,第二导电型是p型,而在第一导电型是p型的情况下,第二导电型是n型。
85.第一导电型半导体层21、活性层23及第二导电型半导体层25可以利用诸如金属有机化学气相沉积法(mocvd)之类的公知的方法在腔室内生长于基板上。并且,第一导电型半导体层21包括n型杂质(例如,si、ge、sn),第二导电型半导体层25包括p型杂质(例如,mg、sr、ba)。在发出绿光的发光元件10b或发出蓝光的发光元件10c的情况下,第一导电型半导体层21可以包括包含作为掺杂剂的si的gan或algan,第二导电型半导体层25可以包括包含作为掺杂剂的mg的gan或algan。
86.虽然在附图中示出了第一导电型半导体层21及第二导电型半导体层25分别为单层,然而这些层可以是多层,并且也可以包括超晶格层。活性层23可以包括单量子阱结构或多量子阱结构,并且可以调节化合物半导体的组成比而发出所期望的波长。例如,活性层23可以发出蓝光、绿光、红光或紫外线。
87.第二导电型半导体层25及活性层23可以具有台面m结构并布置于第一导电型半导
体层21上。台面m可以包括第二导电型半导体层25及活性层23,并且如图3b所示,也可以包括第一导电型半导体层21的一部分。台面m可以位于第一导电型半导体层21的一部分区域上,并且第一导电型半导体层21的上表面可以在台面m周围暴露。
88.在本实施例中,台面m形成为在其周边暴露第一导电型半导体层21。
89.在另一实施例中,也可以形成有贯通台面m而使第一导电型半导体层21暴露的贯通孔。
90.在一实施例中,所述第一导电型半导体层21可以具有平坦的光发出面。在另一实施例中,所述第一导电型半导体层21可以在光发出面侧具有通过表面纹理化的凹凸图案。表面纹理化可以通过利用例如干式或湿式蚀刻工艺的图案化来执行。例如,在第一导电型半导体层21的光发出面可以形成有锥体形状的突出部,锥体的高度可以是2μm至3μm,锥体的间距可以是1.5μm至2μm,并且锥体的底部直径可以是约3μm至5μm。锥体也可以是截头形状,在此情况下,锥体的上表面直径可以是约2μm至3μm。
91.在另一实施例中,凹凸图案可以包括第一凹凸图案及在第一凹凸图案上附加形成的第二凹凸图案。
92.通过在第一导电型半导体层21的表面形成凹凸图案,可以减少内部全反射,从而提高光提取效率。第一发光元件10a至第三发光元件10c均可以对第一导电型半导体层执行表面纹理化,据此,可以使从第一发光元件10a至第三发光元件10c发出的光的指向角均匀化。然而本实用新型并不局限于此,发光元件10a、10b、10c中的至少一个也可以不包括凹凸图案而具有平坦的面。
93.欧姆接触层27布置于第二导电型半导体层25上而与第二导电型半导体层25欧姆接触。欧姆接触层27可以形成为单层或多层,并且可以利用透明导电性氧化膜或金属膜而形成。透明导电性氧化膜的示例可以包括如ito或zno等,金属膜的示例可以包括如al、ti、cr、ni、au等的金属及其合金。
94.第一接触垫53布置于暴露的第一导电型半导体层21上。第一接触垫53可以欧姆接触于第一导电型半导体层21。例如,第一接触垫53可以形成为欧姆接触于第一导电型半导体层21的欧姆金属层。可以根据第一导电型半导体层21的半导体材料来适当地选择第一接触垫53的欧姆金属层。也可以省略第一接触垫53。
95.第二接触垫55可以布置于欧姆接触层27上。第二接触垫55电连接于欧姆接触层27。也可以省略第二接触垫55。
96.绝缘层59覆盖台面m、欧姆接触层27、第一接触垫53及第二接触垫55。绝缘层59具有暴露第一接触垫53及第二接触垫55的开口部59a和59b。绝缘层59可以形成为单层或多层。进一步地,绝缘层59也可以包括层叠有折射率彼此不同的绝缘层的分布式布拉格反射器。例如,分布式布拉格反射器可以包括选自sio2、si3n4、sion、tio2、ta2o5、nb2o5中的至少两种绝缘层。
97.分布式布拉格反射器反射从活性层23发出的光。分布式布拉格反射器可以针对包括从活性层23发出的光的峰值波长在内的相对较宽的波长范围而表现出高反射率,并且可以考虑光的入射角而设计。在一实施例中,分布式布拉格反射器可以对以入射角为0度入射的光具有比以其他入射角入射的光更高的反射率。在另一实施例中,分布式布拉格反射器可以对以其他特定入射角入射的光具有比以入射角为0度入射的光更高的反射率。例如,分
布式布拉格反射器可以对以入射角为10度入射的光具有比以入射角为0度入射的光更高的反射率。
98.此外,蓝色发光元件10c的发光结构体具有比红色发光元件10a及绿色发光元件10b的发光结构体更高的内部量子效率。据此,蓝色发光元件10c可以表现出比红色发光元件10a及绿色发光元件10b更高的光提取效率。据此,可能难以适当地维持红光、绿光及蓝光的颜色混合比。
99.为了调节红光、绿光及蓝光的颜色混合比,应用于发光元件10a、10b、10c的分布式布拉格反射器可以形成为具有彼此不同的反射率。例如,蓝色发光元件10c与红色发光元件10a及绿色发光元件10b相比可以具有相对更低的反射率的分布式布拉格反射器。例如,形成在蓝色发光元件10c的分布式布拉格反射器对于从活性层23生成的蓝光在入射角为0度的情况下,可以具有小于约95%的反射率,进一步地,可以具有小于90%的反射率,绿色发光元件10b对于绿光在入射角为0度的情况下,可以具有约95%至99%的反射率,红色发光元件10a对于红光在入射角为0度的情况下,可以具有99%或更高的反射率。
100.在一实施例中,应用于红色发光元件10a、绿色发光元件10b及蓝色发光元件10c的分布式布拉格反射器可以具有大致相似的厚度。例如,应用于这些发光元件10a、10b、10c的分布式布拉格反射器之间的厚度之差可以小于最厚的分布式布拉格反射器厚度的10%。通过减小分布式布拉格反射器的厚度之差,可以相似地设定应用于红色发光元件10a、绿色发光元件10b及蓝色发光元件10c的工艺条件(例如,将绝缘层59图案化的工艺),进而,可以防止单元像素制造工艺变得复杂。进一步地,应用于红色发光元件10a、绿色发光元件10b及蓝色发光元件10c的分布式布拉格反射器也可以具有大致相似的层叠数。然而,本实用新型不局限于此。
101.第一电极垫61及第二电极垫63布置于绝缘层59上。第一电极垫61可以从第一接触垫53的上部延伸至台面m的上部,第二电极垫63可以布置于台面m的上部区域中。第一电极垫61可以通过开口部59a连接于第一接触垫53,第二电极垫63可以电连接于第二接触垫55。第一电极垫61也可以直接欧姆接触于第一导电型半导体层21,在此情况下,可以省略第一接触垫53。并且,在第二接触垫55被省略的情况下,第二电极垫63可以直接连接于欧姆接触层27。
102.第一电极垫61和/或第二电极垫63可以利用单层或多层金属形成。可以使用al、ti、cr、ni、au等金属及其合金等作为第一电极垫61和/或第二电极垫63的材料。例如,第一电极垫61及第二电极垫63可以在最上端包括ti层或cr层,并且可以在其下面包括au层。
103.尽管与附图一起简要说明了根据本实用新型的一实施例的发光元件10a,然而除了上述层以外,发光元件10a还可以包括具有附加功能的层。例如,还可以包括反射光的反射层、用于绝缘特定构成要素的附加绝缘层、防止焊料扩散的焊料防止层等多种层。
104.此外,在形成倒装芯片型的发光元件的情况下,可以以多种形态形成台面,第一电极垫61及第二电极垫63的位置或形状也可以进行多种变更。并且,欧姆接触层27也可以被省略,第二接触垫55或第二电极垫63可以直接接触于第二导电型半导体层25。
105.图4a是用于说明根据本实用新型的一实施例的单元像素100的示意性的平面图,图4b是沿图4a的截取线b

b’而截取的示意性的剖视图,图4c是沿图4a的截取线c

c’而截取的示意性的剖视图。
106.参照图4a、图4b、图4c,单元像素100可以包括透明基板121、第一发光元件10a至第三发光元件10c、表面层122、光阻挡层123、粘合层125、阶梯差调节层127、连接层129a、129b、129c、129d及绝缘物质层131。
107.单元像素100包括第一发光元件10a、第二发光元件10b、第三发光元件10c而提供一个像素。第一发光元件10a至第三发光元件10c发出彼此不同颜色的光,并且这些发光元件分别与子像素对应。
108.透明基板121是pet、玻璃基板、石英、蓝宝石基板等的透光性基板。透明基板121布置于显示装置(图1的显示装置10000)的光发出面,从发光元件10a、10b、10c发出的光通过透明基板121而向外部发出。透明基板121可以具有上表面及下表面。透明基板121可以在面向发光元件10a、10b、10c的表面(即,上表面)包括凹凸图案121p。凹凸图案121p使从发光元件10a、10b、10c发出的光散射而增加指向角。并且,从具有彼此不同的指向角特性的发光元件10a、10b、10c发出的光可以借由所述凹凸图案121p而以均匀的指向角发出。据此,可以防止根据观察角度而发生色差。
109.凹凸图案121p可以是规则的,也可以是不规则的。凹凸图案121p可以具有例如3μm的节距、2.8μm的直径及1.8μm的高度。凹凸图案121p通常可以是应用于图案化的蓝宝石基板的图案,然而并不局限于此。
110.透明基板121还可以包括防反射涂层,也可以包括防眩光层或进行防眩光处理。透明基板121可以具有例如50μm至300μm的厚度。
111.由于透明基板121布置于光发出面,因此透明基板121不包括电路。然而,本实用新型并不局限于此,也可以包括电路。
112.另外,虽然图示了在一个透明基板121形成有一个单元像素100的情况,然而也可以在一个透明基板121形成多个单元像素100。
113.表面层122覆盖透明基板121的凹凸图案121p。表面层122可以沿凹凸图案121p的形状形成。表面层122可以提高在其上形成的光阻挡层123的粘合力。例如,表面层122可以利用氧化硅膜形成。表面层122也可以根据透明基板121的类型而被省略。
114.光阻挡层123形成于透明基板121的上表面上。光阻挡层123可以接触于表面层122。光阻挡层123可以包括诸如炭黑之类的吸收光的吸收物质。光吸收物质防止在发光元件10a、10b、10c生成的光从透明基板121与发光元件10a、10b、10c之间的区域朝侧面侧泄漏,提高显示装置的对比度。
115.光阻挡层123可以具有用于使由发光元件10a、10b、10c生成的光入射至透明基板121的光行进路径的窗口123a、123b、123c,为此,可以在透明基板121上以暴露透明基板121的方式被图案化。窗口123a、123b、123c的宽度可以小于发光元件的宽度,然而并不局限于此。例如,窗口123a、123b、123c的宽度可以比发光元件10a、10b、10c的宽度大,由此,可以在发光元件10a与光阻挡层123之间形成间隙。
116.粘合层125附着于透明基板121上。粘合层125可以覆盖光阻挡层123。粘合层125可以附着于透明基板121的整个表面上,然而并不局限于此,也可以以使透明基板121的边缘附近区域暴露的方式附着于一部分区域。粘合层125用于将发光元件10a、10b、10c附着于透明基板121。粘合层125可以填充形成于光阻挡层123的窗口123a、123b、123c。
117.粘合层125可以形成为透光性层,并且使从发光元件10a、10b、10c发出的光透射。
粘合层125可以利用有机粘合剂而形成。例如,粘合层125可以利用透明环氧树脂而形成。并且,粘合层125为了使光扩散而可以包括sio2、tio2、zno等的扩散物质(diffuser)。光扩散物质防止从光发出面观察到发光元件10a、10b、10c。
118.另外,第一发光元件10a至第三发光元件10c布置于透明基板121上。第一发光元件10a至第三发光元件10c可以借由粘合层125而附着于透明基板121。第一发光元件10a至第三发光元件10c可以以与光阻挡层123的窗口123a、123b、123c对应的方式布置。
119.如图4b及图4c所示,第一发光元件10a至第三发光元件10c可以布置于粘合层125的平坦的面上。粘合层125可以布置于发光元件10a、10b、10c的下表面下方。在另一实施例中,粘合层125可以部分地覆盖第一发光元件10a至第三发光元件10c的侧面。
120.第一发光元件10a至第三发光元件10c例如可以是红色发光元件、绿色发光元件、蓝色发光元件。第一发光元件10a至第三发光元件10c各自的具体构成与在前参照图3a及图3b所述的相同,因此省略详细说明。
121.如图4a所示,第一发光元件10a至第三发光元件10c可以排列成一列。尤其,在透明基板121是蓝宝石基板的情况下,蓝宝石基板可以根据切割方向而包括借由结晶面而干净的切割面(例如,m面)和不干净的切割面(例如,a面)。例如,在切割成四边形形状的情况下,两侧的两个切割面(例如,m面)可以沿结晶面而被干净地切割,与这些切割面垂直布置的其他两个切割面(例如,a面)可能不会如此。在此情况下,蓝宝石基板121的干净的切割面可以与发光元件10a、10b、10c的整齐排列的方向平行。例如,在图4a中,干净的切割面(例如,m面)可以布置于上下,另外两个切割面(例如,a面)可以布置于左右。
122.并且,第一发光元件10a至第三发光元件10c可以分别沿长轴方向彼此平行排列。第一发光元件10a至第三发光元件10c的短轴方向可以与这些发光元件的整齐排列方向一致。
123.第一发光元件10a至第三发光元件10c可以是在前参照图3a及图3b说明的发光元件,然而并不局限于此,可以使用水平型或倒装芯片结构的多种发光元件。
124.阶梯差调节层127覆盖第一发光元件10a至第三发光元件10c及粘合层125。阶梯差调节层127具有暴露发光元件10a、10b、10c的第一电极垫61及第二电极垫63的开口部127a。阶梯差调节层127将形成有连接层129a、129b、129c、129d的表面的高度调节为恒定,从而有助于能够安全地形成连接层。阶梯差调节层127可以利用例如感光性聚酰亚胺形成。
125.阶梯差调节层127可以布置于被粘合层125的边缘所包围的区域内,然而并不局限于此。例如,阶梯差调节层127也可以形成为部分地暴露粘合层125的边缘。
126.阶梯差调节层127的侧面相对于粘合层125的上表面可以以小于90度的角度倾斜。例如,阶梯差调节层127的侧面可以相对于粘合层125的上表面具有约60度的倾斜角。
127.第一连接层129a至第四连接层129d形成于阶梯差调节层127上。连接层129a、129b、129c、129d可以通过阶梯差调节层127的开口部127a而连接于第一发光元件10a至第三发光元件10c的第一电极垫61及第二电极垫63。
128.如图4a及图4b所示,在一实施例中,第一连接层129a可以电连接于第一发光元件10a的第二导电型半导体层,第二连接层129b可以电连接于第二发光元件10b的第二导电型半导体层,第三连接层129c可以电连接于第三发光元件10c的第二导电型半导体层,并且第四连接层129d可以共同电连接于第一发光元件10a至第三发光元件10c的第一导电型半导
体层。在本说明书中,第四连接层129d为共同连接于发光元件10a、10b、10c的共同连接层。第一连接层129a至第四连接层129d可以一同形成于阶梯差调节层127上,并且可以包括例如au。
129.在另一实施例中,第一连接层129a可以电连接于第一发光元件10a的第一导电型半导体层,第二连接层129b可以电连接于第二发光元件10b的第一导电型半导体层,第三连接层129c可以电连接于第三发光元件10c的第一导电型半导体层,并且第四连接层129d可以共同电连接于第一发光元件10a至第三发光元件10c的第二导电型半导体层。第一连接层129a至第四连接层129d可以一同形成于阶梯差调节层127上。
130.绝缘物质层131可以形成为比阶梯差调节层127更薄的厚度。绝缘物质层131与阶梯差调节层127的厚度之和可以为1μm以上且50μm以下,但并不局限于此。同时,绝缘物质层131的侧面可以相对于粘合层125的上表面具有小于90度的倾斜角,例如具有约60度的倾斜角。
131.绝缘物质层131覆盖阶梯差调节层127的侧面及连接层129a、129b、129c、129d。并且绝缘物质层131可以覆盖粘合层125的一部分。绝缘物质层131具有使连接层129a、129b、129c、129d暴露的开口部131a、131b、131c、131d,由此能够定义单元像素100的垫的区域。
132.在一实施例中,绝缘物质层131可以为半透明物质,可以利用有机物质或者无机物质形成。绝缘物质层131可以利用例如聚酰亚胺形成。在绝缘物质层131与阶梯差调节层127一同利用聚酰亚胺形成的情况下,除了垫的区域以外,连接层129a、129b、129c、129d的下部表面、侧表面及上部表面均可以用聚酰亚胺包围。
133.此外,单元像素100可以利用焊料等接合(bonding)材料贴装于电路基板,接合材料可以接合暴露于绝缘物质层131的开口部131a、131b、131c、131d的连接层129a、129b、129c、129d和电路基板上的垫。
134.根据本实施例,单元像素100不包括额外的凸块,并且连接层129a、129b、129c、129d被用作接合垫。然而本实用新型并不局限于此,也可以形成为覆盖绝缘物质层131的开口部131a、131b、131c、131d的接合垫。在一实施例中,接合垫可以形成为脱离第一连接层129a至第四连接层129d的上部区域而部分地覆盖发光元件10a、10b、10c。
135.在本实施例中,以发光元件10a、10b、10c借由粘合层125而附着于透明基板121的情形进行了说明,然而也可以利用其他结合器(coupler)而代替粘合层125来使发光元件10a、10b、10c结合于透明基板121。例如,可以利用间隔件使发光元件10a、10b、10c结合于透明基板121,因此,在发光元件10a、10b、10c与透明基板121之间的区域可以填充有气体或液体。借由这些气体或液体可以形成使从发光元件10a、10b、10c发出的光透射的光学层。上述的粘合层125也是光学层的一例。在此,光学层利用与发光元件10a、10b、10c不同的材料(例如,气体、液体或固体)形成,因而与发光元件10a、10b、10c内的半导体层的材料区分。
136.图5a是用于说明根据本实用新型的一实施例的像素模块1000沿图2的截取线d

d’而截取的示意性的部分剖视图,图5b是沿图2的截取线e

e’而截取的示意性的部分剖视图。
137.参考图5a及图5b,像素模块1000包括电路基板1001及排列于电路基板1001上的单元像素100。进一步地,像素模块1000还可以包括覆盖单元像素100的成型部1200。
138.电路基板1001可以具有用于将面板基板2100与发光元件10a、10b、10c电连接的电路。电路基板1001内的电路可形成为多层结构。并且,电路基板1001还可以包括用于以无源
矩阵驱动方式驱动发光元件10a、10b、10c的无源电路或用于以有源矩阵驱动方式驱动发光元件10a、10b、10c的有源电路。电路基板1001可以包括暴露于表面的垫1003。
139.单元像素100的具体构成与参照图4a、图4b及图4c说明的构成相同,因此为避免重复而省略了详细说明。单元像素100可以整齐排列于电路基板1001上。单元像素100可以以2
×
2、2
×
3、3
×
3、4
×
4、5
×
5等多种行列排列。
140.单元像素100借由接合材料1005接合于电路基板1001。例如,接合材料1005将通过参照图4a、图4b及图4c说明的绝缘物质层131的开口部131a、131b、131c、131d而暴露的连接层129a、129b、129c、129d接合于电路基板1001上的垫1003。接合材料1005例如可以是焊料,可以利用丝网印刷等技术将焊膏布置于垫1003上之后,通过回流焊工艺接合单元像素100和电路基板1001。电路基板1001上的垫1003可以向从电路基板1001上表面上方突出,或者也可以布置于电路基板1001的上表面的下方。
141.根据本实施例,单一结构的接合材料1005可以布置于连接层129a、129b、129c、129d与垫1003之间,接合材料1005可以直接连接连接层129a、129b、129c、129d与垫1003。
142.成型部1200覆盖多个单元像素100。成型部1200的总厚度可以在约150μm至350μm的范围内。成型部1200可以包括光扩散层230及黑色成型层250。光扩散层230可以包括诸如环氧树脂成型料的透明基质和分散在透明基质内的光扩散颗粒。光扩散颗粒可以是例如二氧化硅或tio2等,但并不局限于此。成型部1200例如可以具有约50μm至约200μm范围内的厚度,光扩散颗粒可以在例如相对于成型部1200总重量的约0.2重量%至10重量%范围内包含于成型部1200内。光扩散层230扩散从发光元件10a、10b、10c发出的光。光扩散层230有助于均匀地混合从单元像素100发出的彼此不同颜色的光,并且妨碍从单元像素100的侧面发出的光向外部发出。
143.黑色成型层250在基质内包括吸收光的物质。基质可以是例如干膜型阻焊剂(dfsr:dry

film type solder resist)、光成像阻焊剂(psr:photoimageable solder resist)或环氧树脂成型料(emc)等,但并不局限于此。光吸收物质可以包括诸如炭黑的光吸收染料。光吸收染料可以直接在基质内扩散,或者可以涂覆于有机颗粒或无机颗粒的表面并在基质内扩散。为了涂覆光吸收物质可以使用多种类型的有机颗粒或者无机颗粒。例如,可以使用通过炭黑涂覆的tio2或二氧化硅颗粒而得到的颗粒。黑色成型层250可以以约50μm至约200μm范围内的厚度形成。可以通过调节黑色成型层250内包含的光吸收物质的浓度来调节黑色成型层250的透光率。光吸收物质可以相对于整个基质在约0.05重量%至约10重量%范围内。
144.黑色成型层250可以形成为光吸收物质均匀分散的单层,然而本实用新型并不局限于此。黑色成型层250也可以形成为光吸收物质的浓度彼此不同的多层。例如,黑色成型层250可以包括光吸收物质的浓度彼此不同的两个层。在此情形下,邻近光扩散层230的第一层与第二层相比可以包含更多的光吸收物质。通过使第一层的光吸收率高于第二层的光吸收率,能够减小从单元像素100向上部发出的光的整体吸收量,由此,可以增加像素模块1000的亮度。
145.在一实施例中,在黑色成型层250形成为多层的情况下,这些层的边界可以被彼此清楚地区分。例如,将光吸收物质的浓度彼此不同的层分别单独地制作成膜之后,可以通过将膜夹持来制作黑色成型层250。或者,也可以将光吸收物质的浓度彼此不同的层通过连续
印刷来形成黑色成型层250。在另一实施例中,黑色成型层250可以形成为光吸收物质的浓度沿其厚度方向逐渐降低。
146.虽然从单元像素100垂直入射的光由于通过黑色成型层250的路径较短而容易透射黑色成型层250,但是具有倾斜角而入射的光由于通过黑色成型层250的路径较长而大部分被黑色成型层250吸收。因此,借由黑色成型层250可以防止单元像素100之间的光干涉,提高显示装置的对比度,尤其能够减小色差。
147.成型部1200可以利用诸如层压、旋涂、缝涂、印刷等技术而形成。作为一例,成型部1200可以在将光扩散层230和黑色成型层250紧贴之后,通过真空层压技术形成于单元像素100上。
148.可以通过将图5a及图5b示出的像素模块1000贴装于图1的面板基板2100上而提供显示装置10000。电路基板1001具有与垫1003连接的底部垫。底部垫可以以与垫1003一一对应的方式布置,然而可以通过共同连接而减少底部垫的数量。
149.在本实施例中,通过单元像素100形成为像素模块1000并将像素模块1000贴装于面板基板2100上而提供显示装置10000,据此,可以提高显示装置的工艺良率。然而,本实用新型并不局限于此,单元像素100也可以直接贴装于面板基板2100上。
150.此外,虽然单元像素100可以防止发光元件10a、10b、10c的物理性损伤,但是对静电放电仍然脆弱。在利用单元像素100来制作像素模块1000或制作显示装置10000期间,机械或人体中产生的静电能够可以发光元件10a、10b、10c,从而降低发光元件10a、10b、10c的可靠性。主要为高电压的静电通过瞬时通电而损坏电极连接部位,或者损坏发光元件10a、10b、10c内部的诸如穿线位错(threading dislocation)的脆弱部分,从而使电特性劣化。这样的电特性劣化在制造显示装置的过程中会立即发生,也会随着时间的流逝,在使用显示装置的过程中发生不良。因此,需要防止通过静电放电在发光元件10a、10b、10c发生的直接损伤或潜在损伤。
151.以下针对通过向前述的单元像素100添加静电放电保护器,来保护发光元件10a、10b、10c免受静电放电的影响的单元像素的实施例进行详细说明。
152.图6a是用于说明根据又一实施例的单元像素200的示意性的平面图,图6b是沿图6a的截取线f

f’而截取的示意性的剖视图,图6c是沿图6a的截取线g

g’而截取的示意性的剖视图。
153.参照图6a、图6b及图6c,单元像素200与参照图4a、图4b及图4c说明的单元像素100大致相似,区别仅在于还包括与连接层129d连接的导线141。
154.导线141可以与连接层129a、129b、129c、129d一同形成,并且可以利用与连接层相同的金属材料形成。然而,本实用新型并非局限于此,可以通过与连接层129a、129b、129c、129d不同的工艺形成,并且可以利用其他导电性材料形成。导线141与连接层129a、129b、129c、129d相同可以被绝缘物质层131覆盖。然而,本实用新型并不局限于此,导线141可以暴露于外部。
155.导线141可以包围发光元件10a、10b、10c,进一步地,导线141可以包围连接层129a、129b、129c、129d,即垫的区域。如图6a所示,导线141沿单元像素200的边缘而布置。
156.在一实施例中,导线141连接于共同电连接于发光元件10a、10b、10c的第一导电型半导体层21的连接层129d。如上参照图4a、图4b及图4c所述,第一接触垫53布置于发光元件
10a、10b、10c的第一导电型半导体层21上。连接层129d可以电连接于第一接触垫53而共同地电连接于第一导电型半导体层21。
157.静电具有高电压,但电流相对较低,因此可以通过旁路来控制。尤其,由静电放电引起的不良发生在第二接触垫55侧,而不发生在第一接触垫53侧。因此,在因静电引起的电流流向第二接触垫55之前,利用导线141在连接层129d提供旁路,从而可以防止由静电引起的发光元件10a、10b、10c的损伤。
158.因此,通过将导线141连接于共同电连接于第一导电型半导体层21的连接层129d来提供针对静电的旁路,从而能够保护发光元件10a、10b、10c免受静电放电的影响。
159.在另一实施例中,连接层129d可以代替第一导电型半导体层21而共同电连接于第二导电型半导体层25,导线141可以连接于共同电连接于发光元件10a、10b、10c的第二导电型半导体层的连接层129d。
160.在本实施例中,用于防止静电放电的导线141沿单元像素200的边缘而布置,从而可以用作对静电放电的缓冲器。
161.图7a是用于说明根据又一实施例的单元像素300的示意性的平面图,图7b是沿图7a的截取线h

h’而截取的示意性的剖视图。
162.参照图7a及图7b,单元像素300与参照图4a、图4b及图4c说明的单元像素100大致相似,区别仅在于齐纳二极管210a、210b、210c分别电连接于发光元件10a、10b、10c。
163.齐纳二极管210a可以位于发光元件10a的附近并且电连接于连接层129a及连接层129d,齐纳二极管210b位于发光元件10b的附近并且电连接于连接层129b及连接层129d,齐纳二极管210c位于发光元件10c的附件并且电连接于连接层129c及连接层129d。
164.在将发光元件10a、10b、10c附着于粘合层125上之后,可以将齐纳二极管210a、210b、210c附着于粘合层125。在一形态中,通过在与发光元件10a、10b、10c相同的线上以相同间距布置齐纳二极管210a、210b、210c,可以容易地进行发光元件10a、10b、10c和齐纳二极管210a、210b、210c的转印工序。之后,发光元件10a、10b、10c和齐纳二极管210a、210b、210c可以彼此电连接。
165.齐纳二极管210a、210b、210c与发光元件10a、10b、10c相隔预定间隔而布置,以防止从发光元件10a、10b、10c发出的光被吸收或被妨碍。
166.同时,齐纳二极管210a、210b、210c可以分别布置于发光元件10a、10b、10c附近,但本实用新型并不限定于此。在另一形态中,齐纳二极管可以仅布置于对静电放电相对脆弱的发光元件。例如,发出红光的发光元件10a对静电放电较强,因此可以省略布置于发光元件10a附近的齐纳二极管210a。
167.图8是用于说明根据又一实施例的单元像素400的示意性的平面图。
168.参照图8,单元像素400与参照图4a、图4b及图4c说明的单元像素100大致相似,区别仅在于添加了导线141及齐纳二极管210a、210b、210c。
169.导线141与参照图6a、图6b及图6c所述的相同,齐纳二极管210a、210b、210c与参照图7a及图7b所述的相同,因此,为避免重复而省略详细说明。
170.通过同时采用导线141与齐纳二极管210a、210b、210c能够从静电放电中进一步地保护发光元件10a、10b、10c。
171.图9是用于说明根据又一实施例的单元像素500的示意性的平面图。
172.参照图9,单元像素500与参照图4a、图4b及图4c说明的单元像素100大致相似,区别仅在于导线141a、141b、141c、141d分别连接于连接层129a、129b、129c、129d。
173.导线141a、141b、141c、141d可以与连接层129a、129b、129c、129d一同形成。然而,本实用新型并不局限于此。导线141a、141b、141c、141d还可以与连接层129a、129b、129c、129d一样,被绝缘物质层131覆盖。然而,本实用新型并不局限于此,导线141a、141b、141c、141d也可以暴露于外部。
174.导线141a连接于连接层129a,导线141b连接于连接层129b,导线141c连接于连接层129c,导线141d连接于连接层129d。导线141a、141b、141c、141d彼此隔开。导线141a、141b、141c、141d分别连接于借由连接层129a、129b、129c、129d形成的垫区域,因此能够保护发光元件10a、10b、10c免受静电放电的影响。
175.此外,如参照图7a及图7b所述的齐纳二极管210a、210b、210c可以添加于发光元件10a、10b、10c附近。
176.以上,针对本实用新型的多种实施例进行了说明,然而本实用新型并不局限于这些实施例。此外,在不超出本实用新型的技术思想的情况下,对于一个实施例说明的事项或构成要素,也可以适用于其他实施例。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1