一种新型高效垂直腔面EML芯片及其制备方法与流程

文档序号:30497720发布日期:2022-06-22 07:01阅读:来源:国知局

技术特征:
1.一种新型高效垂直腔面eml芯片,其特征在于:包括vcsel单元、氧化隔离层和eom单元,其中:所述vcsel单元由下至上包括衬底、缓冲层、第一dbr、谐振腔和第二dbr,并且所述谐振腔由下至上包括第一限制层、第一波导层、量子阱层、第二波导层、第二限制层、第三限制层和掩埋隧穿结;所述eom单元由下至上包括第三dbr、吸收区和第四dbr;所述氧化隔离层设置于所述vcsel单元和eom单元之间,用于防止两单元接触处的电位影响各自单元内的工作电流。2.如权利要求1所述的一种新型高效垂直腔面eml芯片,其特征在于:还包括第一电极、第二环形电极、第三环形电极和第四环形电极,其中:所述第一电极为设置于所述衬底的下表面的第一平面电极或设置于所述第一dbr的上表面的第一环形电极;所述第二环形电极设置于第二dbr的上表面;所述第三环形电极设置于第三dbr的上表面;所述第四环形电极设置于第四dbr的上表面。3.如权利要求1所述的一种新型高效垂直腔面eml芯片,其特征在于:所述vcsel单元的激射波长范围为750nm-1200nm,所述衬底的材料为gaas,并且所述氧化隔离层的厚度为5-5000nm。4.如权利要求3所述的一种新型高效垂直腔面eml芯片,其特征在于:所述氧化隔离层的材料为al2o3,其由材料为al
x
ga
1-x
as的预制层经湿法氧化工艺氧化形成,其中x≥0.97。5.如权利要求4所述的一种新型高效垂直腔面eml芯片,其特征在于:所述第一dbr、第二dbr、第三dbr和第四dbr是由al
i
ga
1-i
as/al
j
ga
1-j
as材料构成的周期结构,并且i和j均不大于0.92。6.如权利要求1所述的一种新型高效垂直腔面eml芯片,其特征在于:所述掩埋隧穿结由下至上包括p型重掺层和n型重掺层,并且掩埋隧穿结的孔径为2-100 μm。7.如权利要求1所述的一种新型高效垂直腔面eml芯片,其特征在于:所述第三限制层为p型限制层;所述第一dbr为第一n型掺杂dbr;所述第二dbr为第二n型掺杂dbr;所述第三dbr为第三n型掺杂dbr;所述第四dbr为p型掺杂dbr。8.如权利要求1所述的一种新型高效垂直腔面eml芯片,其特征在于:所述吸收区的量子阱波长比所述谐振腔的量子阱波长短5-99nm。9.如权利要求1所述的一种新型高效垂直腔面eml芯片,其特征在于:所述吸收区为单量子阱或多量子阱结构;当吸收区为单量子阱结构时,吸收区与第三dbr之间设有第三波导层,吸收区与第四dbr之间设有第四波导层。10.一种新型高效垂直腔面eml芯片的制备方法,其特征在于:包括如下步骤:(1)在衬底上依次生长缓冲层、第一dbr和谐振腔,所述谐振腔包括第一限制层、第一波导层、量子阱层、第二波导层、第二限制层、第三限制层和隧穿结层;(2)在所述隧穿结层表面形成隧穿结蚀刻掩膜,并蚀刻遂穿结层以形成掩埋隧穿结,再去除隧穿结蚀刻掩膜;(3)继续在所述掩埋隧穿结表面依次生长第二dbr、预制层、第三dbr、吸收区和第四
dbr;(4)在所述缓冲层的下表面制备第一平面电极或在所述第一dbr的上表面制作第一环形电极;(5)在所述第二dbr的上表面制作第二环形电极;(6)采用湿法氧化工艺对预制层进行氧化以形成氧化隔离层;(7)在所述第三dbr的上表面制作第三环形电极,并在所述第四dbr的上表面制作第四环形电极。

技术总结
本发明公开了一种新型高效垂直腔面EML芯片及其制备方法,涉及半导体光电子技术领域,其中新型高效垂直腔面EML芯片包括VCSEL单元、氧化隔离层和EOM单元,氧化隔离层设置于VCSEL单元和EOM单元之间,用于防止两单元接触处的电位影响各自单元内的工作电流。本发明突破性地在VCSEL单元和EOM单元之间设置具有电学绝缘效果的氧化隔离层来隔离施加到EOM单元的高频调制信号,使得VCSEL单元和EOM单元相对独立,防止高频调制信号对VCSEL单元中的电流产生影响,从而确保VCSEL单元的稳定输出。同时,该新型高效垂直腔面EML芯片的VCSEL单元结构采用隧穿结来代替传统的氧化限制层实现电学与光学限制,有利于提高VCSEL单元的出光效率,降低生产难度,提升良率。提升良率。提升良率。


技术研发人员:鄢静舟 李伟 薛婷 王坤 洪斌 谢福时 杨奕
受保护的技术使用者:福建慧芯激光科技有限公司
技术研发日:2022.05.19
技术公布日:2022/6/21
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1