管芯基板组装及其方法

文档序号:8414054阅读:322来源:国知局
管芯基板组装及其方法
【技术领域】
[0001]本发明涉及一种将管芯附接到基板上的方法。它还涉及一种用于附接到基板的半导体管芯。另外,本发明涉及一种封装,该封装包括设置在基板上的管芯。
【背景技术】
[0002]封装组装包括将半导体管芯键合到基板上的步骤,基板典型的是金属。基板典型地包括CPC或铜钨合金(CuW)。CPC基板包括三明治结构。顶层和底层由铜构成,并且在顶层和底层之间的层包括铜钥(CuMo)合金。管芯本身是典型地通过共熔的金硅(AuSi)芯片键合工艺键合到基板。这种工艺涉及在键合在一起之前应用相对厚的金层在基板上(大约1000-2500nm)和在管芯上(典型地是300nm)。目前的芯片键合工艺是昂贵的,通常是因为所使用的材料,并且是慢的和需要高工艺温度。

【发明内容】

[0003]根据本申请的一个方面,提供一种管芯,包括半导体材料的本体,所述本体被配置为接收焊料层用于将所述管芯芯片键合到基板,其中管芯包括在本体的表面上的接口层用于接收焊料层,接口层具有多个不同金属的子层。
[0004]在半导体本体和焊料层之间提供多个不同金属(包括合金)的子层的接口层是有利的,可以改善芯片键合工艺(固定管芯到基板)的可靠性和所产生的管芯-基板的结构的和热的完整性。
[0005]接口层可能在管芯的大部分表面上延伸,焊料层施加到该部分上。接口层可能在焊料层和半导体本体之间的由管芯上的焊料层覆盖的大体上整个区域或至少90%的区域上延伸。例如,锯切巷可能没有背面金属。
[0006]子层可能包含以下一个或更多:金的子层,银的子层;镍的子层;另外的金的子层。接口层可能包含与本体相邻的金的子层和用于接收焊料层的金的子层,和至少一个在金的子层之间的除了金以外的金属的另外的子层。至少一个的另外的子层可能包括银层。至少一个的另外的子层可能包括镍层。至少一个的另外的子层可能包括镍的子层和银的子层。
[0007]在其它的实施例中,接口层可能包含一个或更多的钛(Ti)的子层,铜(Cu)和镍钒(NiV)或镍(Ni)的子层。
[0008]在其它实施例中,接口层可能包括金的第一子层和银的第二子层(AuAg)。可选地,接口层可能包含金的第一子层,镍的第二子层和银的第三子层。这样的接口层可能使用镍(Ni)层电镀。
[0009]接口层包含施加到本体的金的第一子层,银的第二子层,镍的第三子层镍和用于接收焊料层的金的第四子层。子层的这种特定顺序的布置被认为是有利的。
[0010]第一子层和第四子层可能比第二和第三子层厚。另外,接口层的外面的子层可能比接口层的里面的子层厚。
[0011]管芯可能包括固定到接口层上的焊料层,和焊料层可能比接口层至少厚两倍。进一步的,焊料层可能比接口层厚至少三倍,四倍或五倍。接口层可能约100nm厚。
[0012]子层的厚度可能在50nm和500nm之间并且优选地在10nm和400nm之间。每个子层的厚度可能具有下限为25nm,50nm, 75nm, 10nm, 125nm, 150nm, 175nm或者200nm并且与以下上限厚度中的任何一个相结合:200nm, 250nm, 300nm, 350nm, 400nm, 450nm和500nm。每个子层具有的金属纯度可能至少是80%或者,优选地,至少95%或者至少99%。优选地,各子层包含基本上100%纯度的金属。
[0013]焊料层可能包括金的合金。可选的,它可能包含铜的合金,锡的合金或者铜锡(CuSn)合金。焊料层可能包含金和锡(AuSn)的合金。这是有利的因为接口层的存在可能使AuSn键合更加可靠。焊料层的含金量按重量计算可能是在75%和85%之间。
[0014]管芯可能通过焊料层键合到铜基板。铜基板的使用可能是比CuW或者CPC基板更节约成本的,由于接口层的使用,管芯和基板之间的键合可能是可靠的。因此,基板可能不包含或者只包含钥的痕量。
[0015]基板,可能是铜的,可能大体上是均匀的。因此,不同铜合金的层可能不是必要的。相反,基板可能是由合金的铜块形成的。铜可能具有的纯度按重量计算至少是95%,99%或者99.8%。基板可能至少半硬化回火,这可能具有有利的硬度和刚度性质。
[0016]铜基板可能用外层电镀。外层可能包含氧化物防护层。外层可能包含镍-钯-金(NiPdAu)合金。外层可能包含合金,该合金包含金、钯和镍的一个或更多。外面的电镀层的厚度可能小于0.6 μ m。对于NiPdAu外层,镍的厚度可能大体上是0.5 μ m,钮I的厚度可能大体上是0.05 μ m和金的厚度可能大体上是0.010 μ m。可以理解的是这些只是示例的厚度。
[0017]基板可能包括布置在基板和管芯的焊料层之间的衬垫层。因此,衬垫层适于接收管芯和通过焊料层邻接到管芯。
[0018]封装可能包含RF功率封装。管芯-基板组装特别适用于RF功率应用,其中在管芯和基板之间需要高完整性和高热导率键合,可能包含散热器。
[0019]根据本申请的第二方面,提供形成用于键合到基板的管芯的方法,包括以下步骤:
[0020]接收半导体本体;
[0021 ] 施加接口层到所述半导体本体,所述接口层包括多个不同金属的子层。
[0022]方法可能还包括施加金锡合金的焊料层到所述接口层。
[0023]施加接口层的步骤可能包含溅射,蒸发电镀或者电镀所述层。
[0024]施加接口层的步骤可能包含施加金的第一子层到半导体本体。特别地,金的第一子层可能与半导体本体(例如硅)接合,这提供良好的低欧姆接触。另外,施加接口层的步骤可能还包括施加银的第二子层到第一子层,施加镍的第三子层到第二子层,和施加金的第四子层到第三子层。
[0025]方法可能包括以下步骤,接收铜的基板;和使用焊料层将管芯键合到基板。键合可能包含热压缩键合。可选的,可以使用热声波键合。
[0026]方法可能包括接收铜的基板,铜的基板具有在其上的金的衬垫层用于接收管芯的焊料层。方法可能包括将衬垫层施加到基板的步骤。方法可能包括用外层电镀基板的步骤,可能包含合金,合金包括金,钯和镍的一个或更多。
【附图说明】
[0027]通过示例的方式根据以下附图描述本发明优选的实施例:
[0028]图1不出了管芯和基板的一个实施例;
[0029]图2示出了接口层的更详细的视图;
[0030]图3示出了具有焊料层的接口层的更详细的视图;
[0031]图4-6示出了根据实施例的形成管芯,基板和封装的方法的流程图。
【具体实施方式】
[0032]图1示出了半导体管芯I和金属基板2用于使用焊料来芯片键合在一起。本发明在RF功率封装的制造中具有特别的应用。基板,又名端板(header)或凸缘(flange),可能包括散热器用于RF功率封装。在保证所产生的封装的可靠性的同时降低制造成本是重要的。需要管理半导体管芯I和基板2之间的相对热膨胀,当保证管芯I和基板2之间的高导热性时,通常使用昂贵的材料。本实施例提供节约成本的管芯和基板和制造工艺,同时维持管芯和基板之间的高完整性的焊料互联以保证结构可靠性和有效的热转移。
[0033]管芯I包括半导体材料的本体3,半导体材料例如是硅。本体3包括焊料层4,焊料层4包括合金,该合金包含金用于将管芯芯片键合到基板2。在一些例子中,焊料层可能不包含金。管芯I包括在本体3和焊料层4之间的接口层5,接口层5具有多个不同金属的子层。
[0034]半导体本体3由硅片组成,可能在上面会形成电子元件。本体3可能包含单晶硅或者砷化镓或者氮化镓半导体材料或者任何其它半导体材料。本体3的背面具有接口层5施加在其上。
[0035]接口层包含多个子层和可能包含与本体3相邻的金子层和与焊料层相邻的金子层和在金子层之间的至少一个除金以外的金属子层。
[0036]图2更详细地示出了管芯I和接口层5。在本实施例中,接口层5包括4个子层,5a, 5b, 5c和5d。第一子层5a直接施加到本体3并且包括金与娃的合金层以获得低欧姆接触。第一子层的厚度可能在10nm和500nm之间并且优选地在200nm和400nm之间。第一子层的厚度可能具有下限为50nm, 10nm, 150nm, 200nm, 250nm, 30
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1