阵列基板及其制备方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种阵列基板及其制备方法。
【背景技术】
[0002]液晶显示面板(TFT-1XD)具有亮度好、对比度高、功耗低、体积小、重量轻等优点。同时,液晶显示面板大规模生产性好、自动化生产程度高、原材料成本低廉、发展空间广阔,是21世纪全球经济增长的一个亮点。
[0003]液晶显示面板包括有效显示区(Active Area)以及周边电路区(PeripheralCircuit Area)。有效显示区内配置有多个像素以形成像素阵列,周边电路区则设有周边线路。每个像素都包括薄膜晶体管以及与该薄膜晶体管连接的像素电极,且每个像素都被两条相邻的扫描线以及两条相邻的数据线包围。通常,这些扫描线以及数据线会由有效显示区域延伸到周边电路区,并通过周边电路与驱动芯片电连接。一般而言,驱动芯片有特定的尺寸设计,周边电路会连接扫描线与数据线的一端向驱动芯片所在的区域形成布线区(Fanout 区)。
[0004]随着显示技术的发展,显示产品需要以窄边框设计来实现完美的视觉效果,这就需要减小线宽和线距。然而,现有的排线设计已经达到了曝光机的分辨率极限,如果进一步减小线宽和线距,制程中会存在线路断路和短路的风险。
[0005]并且,生产过程中发现,掩膜版上同样的图案经光刻工艺后形成在像素区的线路比形成在布线区的线路要细。导致这种不良的原因有:从布局上看,像素区的走线比较稀疏,而布线区的走线比较稠密。对于正性光刻胶来说,在形成线路时,是对线路之间的光刻胶进行曝光,并显影去除。这样在显影时,由于布线区的走线十分稠密,所以线路之间的光刻胶较难被去除,使得布线区的走线较宽。
[0006]从光强分布的角度来看,布线区的走线十分稠密,以正性光刻胶为例,掩膜版上的透光区对应线路之间的间隙,当光照射到掩膜版上时,掩膜版的透光区相当于一道道狭缝,组成了一个透射式衍射光栅,走线越稠密,狭缝数越多,光栅常数越小,光栅衍射形成的明条纹越亮越细,从而使得曝光区变小,造成布线区的线路宽度变大。
[0007]从成像的角度来看,曝光机实际上就是一个成像光学系统,每个成像系统都有一个截止频率,高于截止频率的物(掩膜版上的图像)频谱,系统是没办法通过的。对于掩膜版上的图像,走线越稠密,高频成分越多,成像时被截止掉的信息就越多,光刻胶被曝光的区域和掩膜版上的图像差异就越大。
[0008]因此,针对目前曝光机分辨率达到极限、窄边框及高PPI产品布线区制程中出现瓶颈的现状,如何实现布线区线路的细线化制作是本领域亟待解决的技术问题。
【发明内容】
[0009]本发明的目的在于提供一种阵列基板及其制备方法,以实现布线区线路的细线化制作,从而降低线路断路和短路的风险。
[0010]为解决上述技术问题,作为本发明的第一个方面,提供了一种阵列基板的制备方法,所述阵列基板包括显示区和位于所述显示区外围的布线区,所述制备方法包括制备位于所述布线区中的线路的步骤,该步骤包括:
[0011]形成金属层;
[0012]对所述金属层进行第一次构图工艺,形成中间图形,所述中间图形包括形成的部分线路图形;
[0013]对所述中间图形进行第二次构图工艺,形成位于所述布线区中的线路。
[0014]优选地,对所述金属层进行第一次构图工艺,形成中间图形的步骤包括:
[0015]在所述金属层上形成第一光刻胶层;
[0016]采用第一掩膜板对所述第一光刻胶层进行曝光;
[0017]对曝光后的第一光刻胶层进行显影;
[0018]对所述金属层进行第一次刻蚀;
[0019]剥离残留的光刻胶,得到所述中间图形。
[0020]优选地,对所述中间图形进行第二次构图工艺,形成位于所述布线区中的线路的步骤包括:
[0021]在所述中间图形上形成第二光刻胶层;
[0022]采用第二掩膜板对所述第二光刻胶层进行曝光;
[0023]对曝光后的第二光刻胶层进行显影;
[0024]对所述中间图形进行第二次刻蚀;
[0025]剥离残留的光刻胶,得到位于所述布线区中的线路。
[0026]优选地,所述阵列基板还包括源漏极层,位于所述布线区中的线路与所述源漏极层中的源极和漏极同层形成。
[0027]优选地,所述阵列基板还包括栅极层,位于所述布线区中的线路与所述栅极层中的栅极同层形成。
[0028]优选地,所述第一光刻胶层为正性光刻胶层,所述第一掩膜板上对应于所述金属层上将形成所述中间图形的区域为遮光区,所述第一掩膜板上对应于所述金属层上将被去除部位的区域为透光区;
[0029]或者,所述第一光刻胶层为负性光刻胶层,所述第一掩膜板上对应于所述金属层上将形成所述中间图形的区域为透光区,所述第一掩膜板上对应于所述金属层上将被去除部位的区域为遮光区。
[0030]优选地,所述第二光刻胶层为正性光刻胶层,所述第二掩膜板上对应于所述中间图形上将形成所述线路的区域为遮光区,所述第二掩膜板上对应于所述中间图形上将被去除部位的区域为透光区;
[0031]或者,所述第二光刻胶层为负性光刻胶层,所述第二掩膜板上对应于所述中间图形上将形成所述线路的区域为透光区,所述第二掩膜板上对应于所述中间图形上将被去除部位的区域为遮光区。
[0032]优选地,对所述金属层进行第一次刻蚀的步骤中,刻蚀方法包括干刻或者湿刻。
[0033]优选地,对所述中间图形进行第二次刻蚀的步骤中,刻蚀方法包括干刻或者湿刻。
[0034]作为本发明的第二个方面,还提供一种阵列基板,所述阵列基板采用本发明所提供的上述制备方法制备形成。
[0035]本发明将高密度的布线区线路分为两次构图工艺进行制作,两次构图工艺采用两套分立的、图形密度低的掩膜板进行曝光,降低了对曝光机分辨率的要求,使得曝光后形成的图形质量更高。并且,本发明能够实现布线区线路的细线化制作,与现有技术中采用一次曝光的方式相比,能够有效降低线路断路和短路的风险。
【附图说明】
[0036]附图是用来提供对本发明的进一步理解,并且构成说明书的一部分,与下面的【具体实施方式】一起用于解释本发明,但并不构成对本发明的限制。
[0037]图1是本发明方法中制备布线区线路的流程示意图;
[0038]图2a-图2b分别是本发明实施例中形成中间图形和最终线路的流程示意图;
[0039]图3a-图3i是本发明实施例中布线区线路在制作过程中的剖面示意图。
[0040]在附图中,200-衬底;210_金属层;220_第一光刻胶层;221_第一光刻胶保留部;230-第一掩膜板;211-中间图形;240_第二光刻胶层;241_第二光刻胶保留部;250_第二掩膜板;212-最终图形。
【具体实施方式】
[0041]以下结合附图对本发明的【具体实施方式】进行详细说明。应当理解的是,此处所描述的【具体实施方式】仅用于说明和解释本发明,并不用于限制本发明。
[0042]本发明提供了一种阵列基板的制备方法,所述阵列基板包括显示区和位于所述显示区外围的布线区(Fanout区),所述制备方法包括制备位于所述布线区中的线路的步骤,如图1所示,该步骤包括:
[0043]形成金属层;
[0044]对所述金属层进行第一次构图工艺,形成中间图形,所述中间图形包括形成的部分线路图形;
[0045]对所述中间图形进行第二次构图工艺,形成位于所述布线区中的线路。
[0046]如上所述,受曝光机分辨率的限制,窄边框及高PPI产品在布线区的线路难以实现细线化制作,如果利用曝光机一次形成线宽和/或线距小于曝光机曝光精度极限的图形,制程中会存在线路断路和短路的风险。
[0047]本发明将高密度的布线区线路分为两次构图工艺进行制作,两次构图工艺采用两套分立的、图形密度低的掩膜板进行曝光,降低了对曝光机曝光精度的要求,使得曝光后形成的图形质量更高。并且,本发明能够实现布线区线路的细线化制作,与现有技术中采用一次曝光的方式相比,能够有效降低线路断路和短路的风险。
[0048]优选地,如图2a所示,对所述金属层进行第一次构图工艺,形成中间图形的步骤包括:
[0049]SI 1、在所述金属层上形成第一光刻胶层;
[0050]S12、采用第一掩膜板对所述第一光刻胶层进行曝光;
[0051]S13、对曝光后的第一光刻胶层进行显影;
[0052]S14、对所述金属层进行第一次刻蚀;
[0053]S15、剥离残留的光刻胶,得到所述中间图形。
[0054]优选地,如图2b所示,对所述中间图形进行第二次构图工艺,形成位于所述布线区中的线路的步骤包括:
[0055]S21、在所述中间图形上形成第二光刻胶层;
[0056]S22、采用第二掩膜板对所述第二光刻胶层进行曝光;
[0057]S23、对曝光后的第二光刻胶层进行显影;
[0058]S24、对所述中间图形进行第二次刻蚀;
[0059]S25、剥离残留的光刻胶,得到位于所述布线区中的线路。
[0060]在上述实施方式中,本发明采用光刻工艺逐步形成中间图形和最终线路。
[0061]进一步地,所述阵列基板还包括源漏极层,位于所述布线区中的线路与所述源漏极层中的源极和漏极同层形成。
[0062]通常,布线区中的