薄膜晶体管阵列基板及显示面板和显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,特别是涉及一种薄膜晶体管阵列基板以及具有该薄膜晶体管阵列基板的显示面板和显示装置。
【背景技术】
[0002]随着大尺寸显示面板的发展,在阵列基板的像素阵列中,有一种被称为半源极驱动(half source driving,HSD)架构。HSD架构的像素阵列中,两列相邻的像素是共用一条数据线,可使数据线的数目减半。对于显示面板而言,驱动芯片包括栅极驱动芯片(gatedri ver)和源极驱动芯片(source driver)都是必不可少的,源极驱动芯片由于其复杂的结构比栅极驱动芯片更为昂贵,而HSD架构由于可以使数据线数目减半,因此可降低源极驱动芯片的成本。
[0003]虽然采用HSD架构的显示面板可以让源极驱动芯片的驱动通道数减半,但由于同一行像素中的奇数个像素与偶数个像素分别与不同的扫描线连接,因此HSD架构中的扫描线数量加倍,因此HSD架构的像素阵列又称为双扫描线像素阵列。
[0004]图1为现有阵列基板的平面示意图,图2为图1的阵列基板的等效电路图,请参图1与图2,该阵列基板具有双扫描线像素阵列结构,包括多条扫描线11、多条数据线12、多个TFT 13以及多个像素电极14,每个像素电极14通过TFT 13与对应的扫描线11和数据线12相连,同一行像素电极中的每相邻两个像素电极14分别通过TFT 13连接在该行像素电极的上下两条扫描线11上。
[0005]为了保证每个TFT13的正常制程,每个TFT 13的栅极金属层需保证一定的线宽,使得整条扫描线11的线宽与TFT 13的栅极金属层的线宽相同,扫描线11占用面积较大,导致像素的开口率低,影响显示面板的光学特性。
【发明内容】
[0006]本发明的目的在于提供一种薄膜晶体管阵列基板,以及具有该薄膜晶体管阵列基板的显示面板和显示装置,以解决现有阵列基板的双扫描线像素阵列结构中扫描线占用面积较大,像素开口率低的问题。
[0007]本发明提供一种薄膜晶体管阵列基板,包括设置在衬底基板上的多条扫描线、多条数据线、多个TFT以及多个像素电极,每个像素电极通过TFT与对应的扫描线和数据线相连;两条相邻数据线之间设有两列像素电极,每条数据线与位于该条数据线两侧的两列像素电极相连;两条相邻数据线之间的、位于同一行的两个像素电极连接在同一条扫描线上;同一行的像素电极两两一组交替地分别连接在位于该行像素电极的上下两侧的两条扫描线上;该多条数据线将该多条扫描线中的每条扫描线分为与TFT相连的多个第一扫描段和未与TFT相连的多个第二扫描段,该第一扫描段和该第二扫描段均位于两条相邻数据线之间,每条扫描线上的第一扫描段和第二扫描段沿着扫描线的长度方向交替分布,该第二扫描段的线宽小于该第一扫描段的线宽;上下相邻两行的像素电极之间设有两条紧邻的扫描线,该两条紧邻的扫描线分别与该上下相邻两行的像素电极相连,该两条紧邻的扫描线上的第一扫描段沿着扫描线的长度方向交替分布,且该两条紧邻的扫描线上的第二扫描段也沿着扫描线的长度方向交替分布。
[0008]进一步地,同一行的像素电极中,位于奇数的像素电极组与该行像素电极的下侧的扫描线相连,位于偶数的像素电极组与该行像素电极的上侧的扫描线相连,其中每个像素电极组包括位于两条相邻数据线之间的、位于同一行的两个像素电极。
[0009]进一步地,同一行的像素电极中,位于偶数的像素电极组与该行像素电极的下侧的扫描线相连,位于奇数的像素电极组与该行像素电极的上侧的扫描线相连,其中每个像素电极组包括位于两条相邻数据线之间的、位于同一行的两个像素电极。
[0010]进一步地,该第二扫描段的线宽为该第一扫描段的线宽的三分之一。
[0011]进一步地,每个TFT的栅极金属层与对应的扫描线相连,每个TFT的源极金属层与对应的数据线相连,每个TFT的漏极金属层与对应的像素电极相连。
[0012]进一步地,该薄膜晶体管阵列基板还包括覆盖在每个TFT的源极金属层和漏极金属层上的钝化保护层,该钝化保护层上设有通孔,每个TFT的漏极金属层通过该通孔与对应的像素电极相连。
[0013]进一步地,该第一扫描段的线宽与每个TFT的栅极金属层的宽度相同。
[0014]本发明还提供一种显示面板,包括上述的薄膜晶体管阵列基板。
[0015]本发明还提供一种显示装置,包括上述的显示面板。
[0016]本发明提供的薄膜晶体管阵列基板,该薄膜晶体管阵列基板具有双扫描线像素阵列结构,使得数据线的数目减半,有利于降低源极驱动芯片的成本,另外通过将两条相邻数据线之间的、位于同一行的两个像素电极集中连接在同一条扫描线上,可以大幅缩减每条扫描线上未与TFT相连的扫描段的线宽,从而相对地提升像素电极的面积,提高像素的开口率,以解决现有阵列基板的双扫描线像素阵列结构中扫描线占用面积较大,像素开口率低的问题,并且每两个像素电极两两一组均匀地分布在阵列基板上,该阵列基板在搭配彩色滤光片基板制作成液晶面板时,本发明混色更加均匀,显示画质效果更优。
【附图说明】
[0017]图1为现有阵列基板的平面示意图。
[0018]图2为图1的阵列基板的等效电路图。
[0019]图3为本发明实施例中薄膜晶体管阵列基板的平面示意图。
[0020]图4为图3的薄膜晶体管阵列基板的等效电路图。
[0021]图5为本发明实施例中薄膜晶体管阵列基板的部分剖面示意图。
【具体实施方式】
[0022]为更进一步阐述本发明为达成预定发明目的所采取的技术方式及功效,以下结合附图及实施例,对本发明的【具体实施方式】、结构、特征及其功效,详细说明如后。
[0023]图3为本发明实施例中薄膜晶体管阵列基板的平面示意图,图4为图3的薄膜晶体管阵列基板的等效电路图,图5为本发明实施例中薄膜晶体管阵列基板的部分剖面示意图,请参图3至图5,该薄膜晶体管阵列基板具有双扫描线像素阵列结构,该薄膜晶体管阵列基板包括衬底基板20和设置在衬底基板20上的多条扫描线21、多条数据线22、多个TFT 23以及多个像素电极24,每个像素电极24通过一个TFT 23与对应的扫描线21和数据线22相连。
[0024]该多个像素电极24在衬底基板20上呈阵列分布,为了叙述方便,下面还以P丽代表一个像素电极,其中Μ表示该像素电极所在的行数,N表示该像素电极所在的列数。
[0025]两条相邻数据线22之间设有两列像素电极24,每条数据线22与位于该条数据线22两侧的两列像素电极24相连。如图3与图4所示,以图中第二条数据线和第三条数据线为例,第二条数据线与第三条数据线之间设有两列像素电极,分别为第三列像素电极和第四列像素电极,其中第二条数据线与位于该条数据线两侧的第二列像素电极和第三列像素电极相连,第三条数据线与位于该条数据线两侧的第四列像素电极和第五列像素电极相连。
[0026]两条相邻数据线22之间的、位于同一行的两个像素电极24连接在同一条扫描线21上。如图3与图4所示,以图中第一行的像素电极为例,位于第一条数据线与第二条数据线之间的两个像素电极Ρη、Ρ12连接在同一条扫描线(即位于第一行像素电极下侧的扫描线)上,位于第二条数据线与第三条数据线之间的两个像素电极Ρ13、Ρ14连接在同一条扫描线(即位于第一行像素电极上侧的扫描线)上,其余类推不再赘述。
[0027]同一行的像素电极24两两一组交替地分别连接在位于该行像素电极的上下两侧的两条扫描线21上。在本实施例中,同一行的像素电极24中,位于奇数的像素电极组与该行像素电极的下侧的扫描线21相连,位于偶数的像素电极组与该行像素电极的上侧的扫描线21相连,其中每个像素电极组包括位于两条相邻数据线之间的、位于同一行的两个像素电极24。如图3与图4所示,以图中第一行的像素电极为例,位于第一条数据线与第二条数据线之间的两个像素电极Ρη、Ρ12连接在位于第一行像素电极的下侧的扫描线21上,位于第二条数据线与第三条数据线之间的两个像素电极?13、?14连接在位于第一行像素电极的上侧的扫描线21上,位于第三条数据线与第四条数据线之间的两个像素电极Ρ15、Ρ16连接在位于第一行像素电极的下侧的扫描线21上,其余以此类推,从而使同一行的像素电极中,位于奇数的像素电极组与该行像素电极的下侧的扫描线21相连,位于偶数的像素电极组与该行像素电极的上侧的扫描线21相连。其中,Pll、Pl2和Pl5、Pl6为第一行像素电极的奇数像素电极组,Pl3、Pl4为第一行像素电极的偶数像素电极组。
[0028]可以理解地,在其他实施例中,同一行的像素电极24中,也可以是位于偶数的像素电极组与该行像素电极的下侧的扫描线21相连,位于奇数的像素电极组与该行像素电极的上侧的扫描线21相连,其中每个像素电极组包括位于两条相邻数据线之间的、位于同