本发明属于电子电路技术领域,具体涉及到一种浪涌电压动态抑制电路。
背景技术:
随着计算机及其他电子设备的广泛使用,电子设备遭受过压的危害已经引起人们的广泛关注。电路在遭雷击和在接通、断开电感负载或大型负载时常常会产生很高的操作过电压,这种瞬时过电压(或过电流)称为浪涌电压(或浪涌电流),是一种瞬变干扰。浪涌电压可能会引起通信系统的数据失真和丢失,甚至造成电子设备的损坏。而在芯片内部,浪涌电压的产生可能会造成器件的损坏,得使整个芯片损毁。
对于芯片内产生的浪涌电压,传统的方法采是采用滤波大电容来抑制,但大电容会占用较大的芯片面积,造成芯片成本上升。如何设计兼顾成本与可靠性的浪涌电压抑制电路成为关键。
技术实现要素:
本发明的目的,就是针对传统浪涌电压抑制电路的不足之处,提供一种动态抑制浪涌电压的电路,兼顾了芯片成本与电路可靠性。
本发明的技术方案:
一种浪涌电压动态抑制电路,包括第一nmos管mn1、第二nmos管mn2、第一pmos管mp1、第二pmos管mp2、第一电阻r1、第二电阻r2和电压产生电路,
第一pmos管mp1的栅漏短接并连接第二pmos管mp2的栅极和第一nmos管mn1的漏极,第一pmos管mp1的源极连接第二pmos管mp2的源极和第二nmos管mn2的漏极并作为浪涌电压检测及控制端;
第一nmos管mn1的源极接地,其栅极通过第一电阻r1后接地;第二nmos管mn2的源极接地,其栅极连接第二pmos管mp2的漏极并通过第二电阻r2后接地;
所述电压产生电路的输入端连接第一pmos管mp1的源极,其输出端连接第一nmos管mn1的栅极。
具体的,所述电压产生电路包括低通滤波器lpf、第三nmos管mn3、第四nmos管mn4、第五nmos管mn5、第三电阻r3、第四电阻r4、第五电阻r5、第六电阻r6、第七电阻r7、第八电阻r8、第九电阻r9、第一运算放大器op1、第二运算放大器op2和第三运算放大器op3,
低通滤波器lpf的输入端作为所述电压产生电路的输入端,其输出端通过第三电阻r3和第四电阻r4的串联结构后接地;第二运算放大器op2的正向输入端连接第三电阻r3和第四电阻r4的串联点,第二运算放大器op2的输出端连接其负向输入端并通过第七电阻r7后连接第一运算放大器op1的负向输入端和第四nmos管mn4的源极;
第一运算放大器op1的正向输入端连接第三nmos管mn3的栅极和漏极,其输出端连接第四nmos管mn4的栅极,第三nmos管mn3的源极接地;第三运算放大器op3的正向输入端连接第四nmos管mn4的漏极,其负向输入端连接第五nmos管mn5的源极并通过第九电阻r9后接地;第五nmos管mn5的栅极接第三运算放大器op3的输出端,其漏极作为所述电压产生电路的输出端;
第五电阻r5接在低通滤波器lpf的输出端和第三nmos管mn3的漏极之间,第六电阻r6接在低通滤波器lpf的输出端和第四nmos管mn4的漏极之间,第八电阻接在低通滤波器lpf的输入端和第五nmos管mn5的漏极之间。
具体的,所述浪涌电压检测及控制端通过第十电阻r0连接电源电压vsourse。
本发明的有益效果为:抑制了芯片中浪涌电压的产生,克服了传统用滤波大电容占用较大芯片面积的缺点;本发明可以根据实际需求自行设定浪涌电压抑制电路的启动电压值,检测到浪涌电压时自动抑制浪涌电压,将其降到合理的值,保护了芯片内部器件的安全工作;当浪涌电压特别严重时,可以额外的打开一条放电通路来抑制浪涌电压的产生。
附图说明
图1为本发明的原理示意图;
图2为本发明提出的浪涌电压动态抑制电路的结构示意图;
图3为图2中电压产生电路的具体实现电路结构示意图。
具体实施方式
下面结合附图和具体实施例对本发明进行详细的描述。
如图1所示为本发明的原理示意图,当芯片内部电源vin出现浪涌电压时,可能会对连接此电源的器件造成损坏,尤其是一些低压器件会因为耐压不够造成击穿。本发明的电路包括浪涌电压检测电路和动态吸波电路,浪涌电压检测电路实时检测vin处的电压值,并将此值与设定的启动动态吸波电路的开启阈值vt进行比较。如果vin>vt,便会开启动态吸波电路,将vin限制在正常的工作电压。
图2是本发明提出的动态抑制浪涌电压的原理图,包括第一nmos管mn1、第二nmos管mn2、第一pmos管mp1、第二pmos管mp2、第一电阻r1、第二电阻r2和电压产生电路,第一pmos管mp1的栅漏短接并连接第二pmos管mp2的栅极和第一nmos管mn1的漏极,第一pmos管mp1的源极连接第二pmos管mp2的源极和第二nmos管mn2的漏极并作为浪涌电压检测及控制端,在此处检测浪涌电压并在检测到浪涌电压时开启浪涌电压抑制电路,将此处电压限制在正常工作电压;第一nmos管mn1的源极接地,其栅极通过第一电阻r1后接地;第二nmos管mn2的源极接地,其栅极连接第二pmos管mp2的漏极并通过第二电阻r2后接地;所述电压产生电路的输入端连接第一pmos管mp1的源极,其输出端连接第一nmos管mn1的栅极。
当芯片电路正常工作时(即没出现浪涌电压),vin为一稳定的电压,记为vdc,为后续电路供电。当发生浪涌电压时,vin会急剧上升,当vin>v1+vth,第一nmos管mn1就会开启,并产生一股电流i1,该电流通过第一pmos管mp1和第二pmos管mp2的镜像关系,同时会产生电流i2,其中v1为电压产生电路的输出电压,vth为第一nmos管mn1的阈值电压,v1+vth即为设定的启动动态吸波电路的开启阈值vt。这两股电流i1和i2同时对浪涌电压检测及控制端vin的浪涌过冲量进行放电,进行浪涌抑制。特别需要声明的是,这两股电流的大小受vin电压过冲大小的控制,过冲的程度越严重,则产生的下拉电流i1和i2也会随之增大,提高抑制能力。如果vin电压的浪涌特别严重,导致可能仅仅利用i1和i2两股电流仍然无法将vin的浪涌过冲量抑制到合理范围,所以本发明利用电流i2、第二电阻r2和第二nmos管mn2进一步的增强抑制通路。
随着vin浪涌过冲量的进一步增加,i2电流会进一步增加。当i2×r2>vth时(vth为第二nmos管mn2的阈值电压),第二nmos管mn2支路会被开启,通过适当地将第二nmos管mn2的尺寸做大,则可以引入额外的大电流i3,加剧电路抑制浪涌电压能力。
另外浪涌电压检测及控制端通过第十电阻r0连接电源电压vsourse,抑制电流一方面直接减小芯片电源上的浪涌,同时第十电阻r0上的压降也会增加,从而让内部电压的幅值进一步下降。
本发明中的电压产生电路的输出电压v1可根据应用需要进行调节,v1是一个与vin稳态电压vdc相关的量。如果设定允许的vin浪涌过冲量为vdc×δ%,其中δ%为允许的浪涌过冲量与稳态电压的变化百分比,则其具体设置如下:
v1+vth=vdc(1+δ%),
即
v1=vdc-(vth-vdc×δ%),
当vin>v1+vth=vdc(1+δ%)时就会启动浪涌电压保护电路,抑制vin浪涌电压的发生。
图3为图2中电压产生电路的输出电压v1的一种实现电路,包括低通滤波器lpf、第三nmos管mn3、第四nmos管mn4、第五nmos管mn5、第三电阻r3、第四电阻r4、第五电阻r5、第六电阻r6、第七电阻r7、第八电阻r8、第九电阻r9、第一运算放大器op1、第二运算放大器op2和第三运算放大器op3,低通滤波器lpf的输入端作为所述电压产生电路的输入端,其输出端通过第三电阻r3和第四电阻r4的串联结构后接地;第二运算放大器op2的正向输入端连接第三电阻r3和第四电阻r4的串联点,第二运算放大器op2的输出端连接其负向输入端并通过第七电阻r7后连接第一运算放大器op1的负向输入端和第四nmos管mn4的源极;第一运算放大器op1的正向输入端连接第三nmos管mn3的栅极和漏极,其输出端连接第四nmos管mn4的栅极,第三nmos管mn3的源极接地;第三运算放大器op3的正向输入端连接第四nmos管mn4的漏极,其负向输入端连接第五nmos管mn5的源极并通过第九电阻r9后接地;第五nmos管mn5的栅极接第三运算放大器op3的输出端,其漏极作为所述电压产生电路的输出端;第五电阻r5接在低通滤波器lpf的输出端和第三nmos管mn3的漏极之间,第六电阻r6接在低通滤波器lpf的输出端和第四nmos管mn4的漏极之间,第八电阻接在低通滤波器lpf的输入端和第五nmos管mn5的漏极之间。
vin经过低通滤波器lpf后得到vdc,由图3可得:
其中vb1为第二运算放大器op2的输出端即b1点电压,vb为第二运算放大器op2的正向输入端即b点电压。
图3中第五电阻r5为一阻值很大的电阻,故流经第三nmos管mn3的电流很小,第三nmos管mn3的宽长比取值较大,由晶体管饱和区伏安特性:
可得vc1=vc≈vth,其中,kn表征晶体管电流能力,其单位为a/v2;w/l为晶体管宽长比;vgs为晶体管栅源电压;vth为阈值电压。
因此流经第六电阻r6和第七电阻r7的电流为:
取r6=r7,则可得d1处即第三运算放大器op3的负向输入端处的电压为:
取r8=r9,则可得a点处电压为:
这里的a点为电压产生电路的输出端,连接图2中所示的a点。
1、当没有浪涌电压的时候,vin=vdc,此时a点电压:
va=vth-δ%vdc
因为va<vth,此时第一nmos管mn1关闭,整个浪涌电压抑制电路不会开启,降低电路正常工作时的功耗。
2、当有浪涌电压时,如果vin=(1+δ%)vdc,此时a点的电压:
va=vth
这时第一nmos管mn1便会开启以抑制浪涌电压,让经过第十电阻r0上的电流增大,从而抑制vsource上的浪涌电压对vin节点的影响,提升vin节点的抗浪涌能力,避免后续器件的失效。而vdc×δ%就是设定的允许的浪涌过冲量,可以通过更改第三电阻r3与第四电阻r4的值来调节所允许的过冲量的值。
本领域的普通技术人员可以根据本发明公开的这些技术启示做出各种不脱离本发明实质的其它各种具体变形和组合,这些变形和组合仍然在本发明的保护范围内。